Одноразрядный к-значный сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1312566
Автор: Журкин
Текст
( ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(71) Ленинградский институт инженеров железнодорожного транспорта им. акад. В.Н,Образцова(56) Авторское свидетельство СССР В 1213476, кл. С 06 Р 7/50, 1984.Авторское свидетельство СССР Р 1275430, кл. С 06 Р 7/50, 1985. (54) ОДНОРАЗРЯДНЬФ К-ЗНАЧНЫЙ СУММАТОР(57) Изобретение относится к вычислительной технике и может быть использовано в качестве базового узла больших интегральных схем, функционирующих в многозначной логике и 801312566 А 1 выполненных по И 2 Л технологии. Целью изобретения является расширениеобласти применения одноразрядногоК-значного сумматора за счет расширения числа суммируемых операндовдо четырех. Одноразрядный сумматорсодержит три группы 1, 2, 3 входовпо четыре входа в каждой, объединенных по схеме токового суммирования,два пороговых детектора 8, 9 и восемь токовых отражателей 10-17, каждый из которых выполнен на одноми-р-и-транзисторе с инжекционным питанием, Для достижения поставленнойцели сумматор по сравнению с известным объектом дополнительно содержитвторой пороговый детектор и четыретоковых отражателя, а также новыесвязи, 1.ил 1 табл.6Формула Одноразрядный К-значный сумматор, содержащий четыре токовых отражателя и первый пороговый детектор, причем вход первого порогового детектора соединен с первой группой входов сумматора, объединенных по схеме токового суммирования, первый выход первого порогового детектора соединен с входом первого токового отражателя, выход которого соединен с выходом пе-, реноса сумматора, второй выход первого порогового детектора соединен с входом второго токового отражателя, выход которого соединен с входом третьего токового отражателя, вход четвертого токового отражателя соединен с второй группой входов сумматора, объединенных по схеме токового суммирования, о т л и ч а ю щ и й с я тем, что, с целью расширения области применения за. счет расширения числа суммируемых операндов до четырех, сумматор дополнительно содержит второй пороговый детектор, пятый, шестой, седьмой и восьмой токовые отражатели, причем вход второго порогового детектора соединен с третьей группой входов сумматора, объединенных по схеме токового суммирования, первый и второй выходы второго порогового детектора соединены с входами пятого и шестого токовых отражателей, выход пятого токового отражателя соединен с входом седьмого токового отражателя, выход которого соединен с выходом третьего токового отражателя и подключен к входу четвертого токового отражателя, выход шестого токо-вого отражателя соединен с выходом первого токового отражателя, выход четвертого токового отражателя подключен к входу восьмого токового отражателя, выход которого соединен с выходом суммы сумматора. Входной Значения тока в точках схемы 30 32 3 0 3,5 7,5 4 0 0 4 3 2 0 2,5 1 0 15 0 О 0,5 6,5 4 О 0 4 2 5,5 4 0 0 4 1 1 4,5 4 0 0 4 О 1 1 131256Изобретение относится к вычислительной технике и может быть использовано в качестве базового узла больших интегральных схем, функционирующих в многозначной логике и выполняемых по ИЛ-технологии.Цель изобретения - расширение области применения одноразрядного Кзначного сумматора за счет расширениячисла суммируемых операндов до четырех.На чертеже приведена принципиальная электрическая схема одноразрядного К-значного сумматора.Одноразрядный К-значный сумматор 15содержит три группы 1-3 входов 4-7,объединенных по схеме токового суммирования, пороговые детекторы 8 и9, токовые отражатели 10-17, шину 18нулевого потенциала, выход 19 суммы 20и выход 20 переноса. На чертеже показаны также контрольные точки 21-38.Пороговые детекторы и токовые отражатели выполнены на и-р-и транзисторах с инжекционным питанием в цепьбазы, Эмиттеры всех транзисторов соединены с шиной 18 нулевого потенциала. В базовые цепи элементов 8-17инжектируются следующие токи: 2 К0,5; К,5; ЗК; К; К; К; К; К;1; 1 единиц, где К - значность логики,Одноразрядный сумматор для К=4работает следующим образом.На входах 4-7 аргументы принимают 35все возможные значения из множестваЕ 1 = 0,1,2,3 и,следовательно, после токового суммирования могут образовывать вектор ( 01234567891011).Тогда работу одноразрядного сумматора удобнее всего представить с помощью таблицы. При этом считается, что для насыщения транзистора необходимо 0,5 еди ницы тока,2изобретения1312566 4Продолжение таблицы Значения тока в точках схемы 26 27 28 29 21 31 22 30 Входнойвектор 3 1 23 0 2 0 1 00 0 1 3 0 2 0 1 0 0 0 0 0 3 1 2 1 1 1 0 1 33 34 35 36 37 38 24 20 23 19 0 4 1 0 0 0 1 4, 1 0 0 0 2 4 1 0 0 0 3 4 1 0 0 0 4 0 0 4 1 4 1 3 2 О О 2 2 2 3 3Составитель А,СтепановТехред Л.Олейник Редактор В.Данко Корректор С.Черни Заказ 1972/47 Тираж 673 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5, Подписное Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4 4 3,5 4 0 0 4 5 2,5 4 0 0 4 6 1,5 4 0 0 4 7 0,5 4 0 0 4 8 0 0 4 4 09 0 0 4 4 0 10 0 0 4 4 0 11 0 0 4 4 0 5 0 0 4 1 4 6 0 0 4 1 4 7 0 0 4 1 4 8 0 0 4 1 4 9 0 0 4 1 4 10 0 0 4 1 4 11 0 0 41 4 4 8 4 8 4 8 4 8 0 4 0 4 0 4 0 4 0 0 0 0 0 0 0 0 0 0 0 1 0 2 0 3 1 0 1 1 1 2
СмотретьЗаявка
3920480, 28.06.1985
ЛЕНИНГРАДСКИЙ ИНСТИТУТ ИНЖЕНЕРОВ ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА ИМ. АКАД. В. Н. ОБРАЗЦОВА
ЖУРКИН ВАЛЕНТИН АНАТОЛЬЕВИЧ
МПК / Метки
МПК: G06F 7/50
Метки: к-значный, одноразрядный, сумматор
Опубликовано: 23.05.1987
Код ссылки
<a href="https://patents.su/3-1312566-odnorazryadnyjj-k-znachnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный к-значный сумматор</a>
Предыдущий патент: Устройство для сортировки чисел
Следующий патент: Узел формирования переноса в сумматоре
Случайный патент: Способ определения точки кюри в сегнетополупроводниках