Устройство цикловой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1231620
Автор: Гольцова
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 04 Ь 7/08 ЕТЕНИ ТЕЛЬСТ ТОР СКОМ РОНИ хн во СССР 1977.алообрачеик ГОСУДАРСТВЕННЫЙ НОМИТЕТ СПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНР 1:1 ИСАНИЕ И(71) Ленинградский электркий институт связи им. прМ.А. Бонч-Бруевича(56) Авторское свидетельсР 544160, кл. Е 1 04 Ь 7/08Техническое описание кзующей аппаратуры "ДУМКА"1 ЦФ Зш 3.089.044 ЭЗ. 1978. 54) УСТРОЙСТВО ЦИКЛОВОЦИИ(57) Изобретение относится к электросвязи и может использоваться в системах передачи дискретных сообщений.Повышается помехоустойчивость. Входной сигнал поступает на дискретныйопознаватель 2, выполняющий функциюдешнфратора определенной комбинации. С его выхода сигнал поступаетна дешифратор отклика синхросигнала(ДСО) 5, дополнительный ДОСС 8 и наэлемент И 1 О. В момент предполагаемого конца синхросигнала СС 1 цикловой распределитель 1 формирует сигпал "фазовая зона, 1", который поступает на ДОСС 4, ДСО 5 и триггер подцикла 3. При наличии СС сигнал от"клика синхросигнала с ДОСС 4 поступает на счетчик цикла 9 для егосбчоса. При отсутствии СС сигналс ДСО 5 поступает на счетчик сигна-,ла ошибки 11, который накапливаетсигналы отсутствия отклика синхросигнала и формирует сигнал выхода изсинхронизма. С помощью введенныхтриггера подцикла 3, Формирующего Изобретение относится к электросвязи и может быть использовано в системах передачи дискретных сообще" ций и цифровых системах передачи с импульсно-кодовой модуляцией, 5 Цель изобретения - повышение помехоустойчивости устройства.На чертеже изображена структурная. электрическая схема устройства циклоО вой синхронизации.Устройство цикловой синхронизации содержит цикловой распределитель 1, дискретный опознаватель 2, триггер 3 подцикла, дешифратор 4 15 отклика синхросигнала, дешифратор 5 сигнала ошибки, триггер 6 запуска, первый элемент И 7, дополнительный дешифратор 8 отклика синхросигнала, счетчик 9 цикла, второй элемент И 10 и счетчик 11 сигнала ошибки;Устройство цикловой синхронизации работает следующим образом.Входной групповой сигнал поступает на вход дискретного опознавателя 25 2, выполняющего функцию дешифратора определенной комбинации на каждом цикле входного группового сигнала.Цикловой распределитель 1 в момент предполагаемого конца синхросигнала (опознанного на этом месте ранее) формирует импульсный сигнал "Фазовая зона 1" (подставку под синсигнал "фазовая зона 2", и дополнительного ДОСС 8 учитывается откликсинхросигнала, появившегося на выходе дискретного опознавателя 2 впериод подцикла, предшествующийпредполагаемому СС. Приоритет отдается ранее принятому СС. Сигнал стриггера подцикла 3 устанавливаеттриггер запуска 6 в единичное состояние, при котором отклик синхросигнала с дискретного опознавателя2 проходит через элемент И 7 насчетный вход счетчика цикла 9. Сэтого момента счетчик цикла 9 начинает отсчитывать период для дальнейшей проверки СС через цикл. 1 ил. хросигнал).с длительностью, равной тактовому интервалу, который поступает на вторые входы дешифраторов 4 и 5. При этом в момент предполага" емого конца синхросигнала на выходах дешифраторов 4 и 5 формируются сигнал отклика синхросигнала при наличии синхросигнала или сигнал ошибки при отсутствии синхросигнала.Кроме того, с помощью триггера 3 подцикла, формирующего импульсный сигнал "Фазовая эона 2" (подставку под синхросигнал) с длительностью, равной длительности подцикла шестнадцати тактовым интервалам) и дешифратора 8, учитывается отклик синхросигнала, появившийся на выходе дис" кретного опознавателя 2 в период под" цикла, предшествующий предполагаемому синхросигналу, При этом несмотря на то, что длительность подставки под синхросигнал возросла от одного тактового интервапа до длительности подцикла, приоритет остается за той синхропозицией; -которая опознана ранее. Для формирования подставки под синхросигнал длительностью в подцикл, с выхода начала подцикла и выхода конца подцикла циклового распределителя 1, разнесенных на подцикл, поступают сигналы на входы620 Формула сизобретения Устройство цикловой синхронизации, содержащее последовательно соединенные триггер запуска, первыйэлемент И, счетчик цикла, второйэлемент И и цикловой распределитель,последовательно соединенные дискретный опознаватель и дешифратор отклика синхросигнала, последовательносоединенные дешифратор сигнала ошиб"ки и счетчик сигнала ошибки, объединенные установочные входы которогоподключены к выходу дешифратора отклика синхросигнала, выход дискретного опознавателя подсоединен к пер"вому входу дешифратора сигнала ошибки и вторым входам первого и второгоэлементов И, выход конца подциклациклового распределителя подсоединен к вторым входам дешифратора отклика синхросигнала и дешифраторасигнала ошибки, причем вход дискретного опознавателя и тактовьп входециклоого распределителя являютсясоответств информационным и тактовым входами уст тва, о т л ич а ю щ е е с я тем, что, с цельюповьппения помехоустойчивости,него введены последовательно соедье триггер подцикла и дополнительи дешифратор отклика сицхросигнала,при этом входы "Установка 1" и "Установка О" триггера подцикла подключены соответственно к выходу началаподцикла и выходу конца подциклациклового распределителя, входы"Установка 1" и "Установка О" триггера запуска подключены соответственно к прямому вьиоду триггера подцикла и выходу дополнительного дешифратора отклика синхросигнала, второйвход которого подключен к выходу дис-,кретного опознавателя, а выход дешифратора отклика синхросигнала подсоединен к объединенным установочнымвходам счетчика цикла. В этом случае, если отклик синосигнала не появляется ни в пред- ньч олагаемыи моме ни в пери одцикла, то последующем ггер 6 запу д предследуинтер- "3 еств го ему т ать ег але, поэается в т ка о единичн ейший п м состоянии иск. Тригг ходное нуле азре 6 не шая оз щается вт 40 ка не по состояние дося отклик сиСчетчик 1назначен длясутствия оттупающих с вьформированияфазности. ех порнхросигн ала.а ошибо сигиакопл предалов ота, пос 5 ф и з син сиги хросигешифрат клика си иода д сигнал выхода и Составитель В. ОрлоТехред О.Гортвай Редактор А. Реви Шекмар рект аказ 2662 58 Тираж 624 НИИПИ Государственног по делам изобретений 13035, Москва, Ж,Подписное сомитета ССоткрытийушская наб. д,45 Производственно-полиграфическое предприятие з 123 "Установка 1" и "Установка О" триггера 3 подцикла,Сигнал с прямого выхода триггера 3 подцикла, появившийся с началом подцикла, перебрасывает триггер 6 запуска в единичное5 состояние, разрешая таким образом прохождение отклика синхросигнала с выхода дискретного опознавателя 2 на счетный вход счетчика 9 цикла через первый элемент И 7. 1 ОТаким образом, отклик синхросигнала, появившийся в течение подцикла, будет зафиксирован в счетчике 9 цикла. Счетчик 9 цикла с момента появления отклика синхросигнала на 5 его счетном входе начинает отсчитывать период (252 тактовых интервала) для дальнейшей проверки синхросигнала через цикл. Однако (как указывалось вьше) приоритет отдается 20 ранее определенной синхропозиции. Поэтому, если в момент предполагаемой синхропозиции появится импульс на первом входе дешифратора 4, то его выходной сигнал сбросит показа ния счетчика 9 цикла, и триггер 6 запуска вернется в исходное нулевое состояние и закроет счетньп вход счетчика 9 цикла.ЭО Ужгород, ул. Проектная
СмотретьЗаявка
3710783, 14.03.1984
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА
ГОЛЬЦОВА НОННА ВЛАДИМИРОВНА
МПК / Метки
МПК: H04L 7/08
Метки: синхронизации, цикловой
Опубликовано: 15.05.1986
Код ссылки
<a href="https://patents.su/3-1231620-ustrojjstvo-ciklovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цикловой синхронизации</a>
Предыдущий патент: Адаптивное устройство для передачи данных с временным разделением каналов
Следующий патент: Устройство для контроля дуплексного канала связи
Случайный патент: Способ испытания на прочность призматического образца