Устройство задержки сигналов

Номер патента: 1173536

Автор: Вохмянин

ZIP архив

Текст

(51)4 Н 03 К фЕСЩ э р,ЯХЕ,",фуфаек НИЕ ИЗОБРЕТ 0 СИГ- и 1 ееся наль- фор- воль- ачки ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ А ВТОРСКОМУ СВИДЕТЕЛЬСТ(54) (57) УСТРОЙСТВО ЗАДЕРЖКИНАЛОВ по авт. св,944094, отличаютем, что, с целью расширения функционых возможностей устройства за счетмирования из пачки импульсов с произной длительностью между импульсами п импульсов с длительностью между импульсами, определяемой задержкой устройства с одновременным исключением потери импульсов во время задержки, оно дополнительно содержит пороговый элемент, последовательно соединенные реверсивный счетчик, дешифратор и элемент И, выход которого соединен с управляющим электродом тиристора запуска, зарядный конденсатор через пороговый элемент соединен со вторым входом элемента И, шина прямого счета реверсивного счетчика соединена с входной шиной устройства, а шина обратного счета - с выходной шиной устройства.Изобретение относится к импульсной технике и может быть использовано в автоматике, преобразовательной и измерительной 1 л з;1:1 о основР 1 омч авт. св.944094 известно усройВо задержки сигналов, содержащее источник питания, Времязадающую ЯС-цепь, 1 Одклю С 1 со выходом к эмиттеру однопсреходного транзистора, тиристор запуска, катод которого соединен с выходом времязада 11 цсй йС-цепи и одной из баз однопереходного транзистора, к другой базе которого по;1 ключен управляю 1 ций электрод выходного тиристора, выходной нагрузочный резистор и накопительный элемент, включаю 1 ций Входной резистор и зарядный конденс 11 тор, Одна обкладка которого подключена к отрицате,1 ы 1 ой шине источника питания,РОбк."здка подключена к аноду 11,11 С 1 Р 1 Я 11 УСК 1 И ЧЕ)ЕЗ ВХОДНОЙ РЗИСТОР к 1 Оложитель 1 ОЙ шине источника питания, като тиристора запуска соединен с анодом В:.ло,11 ОГО гРристора и через ВВеденный резнеОр подключсн к отрицательной шине ис 1 ч 1 ика питания, катод выходного тирис 1 ор сос 1:11 ии через Выходной нагрузочный резистор с отрицательной шиной источика111 Недостаток устройства - узкие функциональные Возможности.Целью изобретения является расширение функциональных возможностей устройства за счет формирования из пачки импульсов с произвольной длительностью между импульс 11 и 11 ы 1 ки импульсоВ с длительностью между импульсами, определенной задержкой уст 11 с 1 ва с одновременным исключением гор импульсов во время задержки.1 а чертеже изображена электрическая схема предлагаемого устройства задержки,Устройство задержки сигналов содержит источникпитания, состоящую из резистора 2 и конденсатора 3 времязадающую РС- цепь, генератор импульсов на однопереход 11 ом транзисторе 4, тиристор 5 запуска, накоптельный элемент, включающий входной резистор 6 и зарядный конденсатор 7, дополнительный резистор 8, выходной тиристор 9, Выходной нагрузочный резистор 10. Времязадающая РС-цепь соединена с генеоатором импульсов на Однопереходном транзисторе 4. Зарядный конденсатор 7 подсоединен одной обкладкой к отрицательному полюсу источика 1 питания, другой - к аноду тиристора 5 и через входной резистор 6 - к положительному полюсу источника 1 питания, Катод тиристора 5 запуска соединен с анодом тиристора 9, с одной из баз однопереходного транзистора 4, с резистором 2 ЯС-цепи и через дополнительный резистор 8 -- с отрица.Сльпым полюсом источника 1. Катод тиристора 9 соединен с выходным нагрузочным резистором 10. Управляющий электрод тиристора 9 подсоединен к другой базе одно- переходного транзистора 4. Входная шина 5 10 15 20 25 Зо 35 40 45 50 55 устройства через последовательно соединенные реверсивный счетчик 11, дешифратор 12, рол ь которого может выполнять элемент ИЛИ, входы которого соединены с единичными выходами триггеров счетчика 11, элемент И 13, соединен с управляющим электродом тиристора 5 запуска. Конденсатор 7 через пороговый элемент (стабилитрон) 14 соединен с вторым входом элемента И 13. Выходная шина устройства соединена с шиной обратного счета реверсивного счетчика 11.Устройство работает следуюц;им образом, При включении питания счетчик 11 автоматически устанавливается в нулевое состояние (схема установки в нулевое состояние счетчика 11 при включении питания не показана).В паузе между запускающими импульсами конденсатор 7 заряжается через входной резистор 6 от источника 1 питания. При подаче на вход устройства пачки (серии) импульсов счетчик 11 запоминает их количество. При запоминании счетчиком первого импульса на выходе дешифратора 12 появляется сигнал, элемент 13 открывается (стабилитрон 14 включен) и на управляющий электрод тиристора 5 подается сигнал. Тиристор 5 открывается и на резисторе 8 выделяется экспоненциальный импульс, который служит для импульсного питания всего устройства.Конденсатор 3 времязадающей ЛС-цепи начинает заряжаться через резистор 2 уже от источника импульсного питания и, как только напряжение на конденсаторе 3 достигает порога срабатывания однопереходного транзистора 4 генератора импульсов, на выходе последнего появляется импульс. Этот импульс поступает на управляющий электрод тиристора 9, который открывается и оставшаяся большая часть энергии импульсного питания разряжается на выходном нагрузочном сопротивлении (резисторе) 10. При открывании тиристора 9 на шину обратного счета счетчика 11 подается сигнал, при этом содержимое счетчика уменьшается на единицу. При разряде конденсатора 7 тиристор 5 закрывается. После закрытия тиристора 5 начинается заряд конденсатора 7. Г 1 ри достижении на конденсаторе 7 напряжения включения стабилитрона элемент И 13 включается, включая тиристор 5, и на резисторе 8 вновь выделяется экспоненциальный импульс (элемент И 13 может быть включен только при наличии в счетчике 11 информации). В дальнейшем процессы повторяются до тех пор, пока счетчик 11 не обнулится.Условием работы устройства (условием отработки всех поступивших на вход импульсов) является исключение переполнения счетчика .Достоинством предлагаемого устройства является возможность формирования из пачки импульсов с произвольной длительностью1173536 Составитель А. ТитовТехред И Верес Ко р ректор Е. Ро шкоТираж 872 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий1 3035, Москва, Ж - 35, Раушская наб., д, 4/5Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 Редактор Н. ШвыдкаяЗаказ 5077/54 между импульсами пачки импульсов с длительностью между импульсами, определяемой задержкой устройства. Кроме того, устройство исключает потерю (неотработку) импульсов, поступивших на вход устройства во время задержки данного импульса,

Смотреть

Заявка

3673316, 16.12.1983

ВОХМЯНИН ВЛАДИСЛАВ ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: задержки, сигналов

Опубликовано: 15.08.1985

Код ссылки

<a href="https://patents.su/3-1173536-ustrojjstvo-zaderzhki-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки сигналов</a>

Похожие патенты