Аналоговое запоминающее устройство

Номер патента: 1157573

Автор: Плеханов

ZIP архив

Текст

(57) АНАЛ ШЕЕ УСТРОИСТВО отличающееся тем, ч точности устройства ковый повторитель, соединен с первым в тора, второй вход и соединен с выходом а выход - с третьи вертора. тельскии, проектнологический инс опривода ельство СССР2/00, 1980 (прото ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕ(71) Научно-исследоваконструкторский и технтут комплектного электр(56) 1. Авторское свиде881866, кл. б 11 Стип). ОВОЕ ЗАПОМИНАЮпо авт. св.881866, то, с целью повышенияв него введен исто- первый вход которого ходом токового инверстокового повторителятокового инвертора, м входом токового инИзобретение относится к вычислительной технике, в частности к технике запоминающих устройств, и может найти применение в регистраторах быстропротекающих процессов в качестве устройства выборки-хранения аналоговых сигналов.По основному авт. св.881866 известно аналоговое запоминающее устройство, содержащее ячейку памяти, выход которой соединен с выходом устройства, дифференциальный усилитель, первый выход которого соединен с первым входом токового инвертора, второй выход дифференциального усилителя подключен к выходу токового инвертора и к первому входу ячейки памяти, первую шину питания, соединенную с вторым входом токового инвертора, второй выход дифференциального усилителя подключен к выходу токового инвертора и к первому входу ячейки памяти, шину управления, вторую шину питания, шину нулевого потенциала, элемент с нелинейной характеристикой (диод) и пассивные элементы (резисторы), один из выводов первого пз которых соединен с второй шиной питания, другой вывод первого резистора подключен к первому входу диЧ ференциального усилителя и к катоду диода, анод которого соединен с шиной управления, второй вход дифференциального усилителя подключен к одним из выводов второго и третьего резисторов, другой вывод второго резистора соединен с входом устройства, а другой вывод третьего резистора - с выходом устройства, третий вход дифференциального усилителя соединен с шиной нулевого потенциала.Недостатком известного устройства является то, что начальное смещение характеристики передачи зависит от напряжения питания токового инвертора, Объясняется это тем, что входной и выходной транзисторы токового инвертора находятся в неравных условиях по потенциалам коллекторов относительно общего потенциала их баз, Потенциал коллектора входного транзистора токового инвертора совпадает с потенциалом базы, а разность потенциалов между коллектором выходного транзистора и его базой определяется питающим напряжением инвертора тока. Указанное неравенство потенциалов коллекторов приводит к относительному смещению вольт-амперных характеристик базо-эмиттерных переходов этих транзисторов. Это приводит к погрешности коэффициента передачи токового инвертора, связанной с изменением питающего напряжения, а значит и к соответствующему смещению статической характеристики передачи устройства и к его большой погрешности.Целью изобретения является повышение точности устройства.40 дит уменьшение тока канала транзистора повторителя 3. При этом падают базовые 45 50 5 10 15 20 25 30 35 Поставленная цель достигается тем, что в аналоговое запоминающее устройство введен истоковый повторитель, первый вход которого соединен с первым входом токового инвертора, второй вход истокового повторителя соединен с выходом токового инвертора, а выход - с третьим входом токового инвертора.На чертеже, изображена функциональная схема предлагаемого устройства.Устройство содержит дифференциальный усилитель 1, токовый инвертор 2, истоковый повторитель 3, ячейку 4 памяти, пассивные элементы, например резисторы 5 - 7, элемент с нелинейной характеристикой, например диод 8, шину 9 управления, шины 10 и 11 питания и шину 12 нулевого потенциала.Устройство работает следующим образом.В исходном состоянии на шине 9 управления сохраняется высокий логический уровень потенциала. При этом ток резистора 7 протекает через диод 8, а базоэмиттерные переходы транзисторов дифференциального усилителя 1 заперты. Дифференциальный усилитель 1 обесточен. Обесточен поэтому и токовый инвертор 2. Входной ток ячейки 4 памяти - нулевой.В момент установления низкого логического потенциала на шине 9 управления диод 8 запирается, а эмиттеры транзисторов дифференциального усилителяоткрываются.В первый момент после появления эмиттерных токов дифференциального усилителя 1 коллекторный ток одного из транзисторов усилителя протекает через базоэмиттерные переходы транзисторов токового инвертора 2 и через канал транзистора повторителя 3. По мере установления коллекторных токов транзисторов, входящих в состав токового инвертора 2, происхотоки транзисторов инвертора 2, Этот процесс развивается до тех пор, пока базовый ток одного из транзисторов токового инвертора 2 не снизится до величины, необходимой для поддержания коллекторного тока этого транзистора, чтобы их сумма составила величину тока, равную коллекторному току соответствующего транзистора дифференциального усилителя 1. Транзистор повторителя 3 обеспечивает близость потенциалов коллекторов транзисторов токового инвертора 2. Выходной ток инвертора 2 с точностью до суммарного тока без транзисторов, входящих в его состав, повторяет входной ток. Разность выходных токов токового инвертора 2 и дифференциального усилителя 1 представляет собой ток, пропорциональный сигналу157573 Составитель А. Воронин Редактор А. Шишкина Техред И. Верес Корректор О. Билак Заказ 3380/49 Тираж 584 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытии 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП сПатент, г. Ужгород, ул. Проектная, 43рассогласования следящей системы. Его действие на входе ячейки памяти 4 изменяет выходное напряжение устройства в сторону уменьшения рассогласования.Коэффициент подавления влияния изменений подавления влияния изменений питающего напряжения + Еп на начальное смещение характеристики передачи для 4предлагаемого устройства равен 1000, для известного00. Максимальная приведенная относительная погрешность для предлагаемого устройства равна 0,1 о/о, для известного 0,8/о. Таким образом, точность регистрации мгновенных значений входного сигнала повышена по сравнению с известным в 8 раз.

Смотреть

Заявка

3608059, 16.06.1983

НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ, ПРОЕКТНО-КОНСТРУКТОРСКИЙ И ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ КОМПЛЕКТНОГО ЭЛЕКТРОПРИВОДА

ПЛЕХАНОВ ВЛАДИМИР СЕРГЕЕВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 23.05.1985

Код ссылки

<a href="https://patents.su/3-1157573-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты