Резервированное запоминающее устройство

Номер патента: 1076953

Авторы: Виглин, Клепиков, Петровский, Шастин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК БО 1076953(я) С 11 С 29/00 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ВТОРСКОМУ СВИДЕТЕЛЬСТВУ стин, В. П. Петровский,и А. А. Виглин.8)е свиде11 Ссвидетб Н С тельство СССР29/00, 1977.ельство СССР29/00, 978 (п ЗАПОМИ- жашее реорого соевного бло входы %оочих блоГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) (57) РЕЗЕРВИРОВАННОЕНА)ОШЕЕ УСТРОЙСТВО, содергистр адреса, одни из выходов котдинены с входами рабочих и резеков памяти, первый коммутатор,торого соединены с выходами раб ков памяти, а управляющие входы - с другимн выходами регистра адреса, сумматор, одни из входов которого соединены с выходами резервного блока памяти, а выходы подключены к одним из входов второго коммутатора, другие входы которого соединены с выходами первого коммутатора и входами блока контроля, выход которого соединен с управляющими входами второго коммутатора, элементы И, первые входы которых соединены с выходом генератора тактовых импульсов, вторые входы - с выходами второго коммутатора, а выходы яв. ляются выходамя устройства, отличакчцееся тем, что, с келью упрощения,в нем другие входы сумматора соединены с выходами рабочих блоков памяти и первого. ком. мутатора.ИзобрРтен 1 с Относится к Вечисзеитсле.- цой техцикс и может быть использовано ПРИ ОС ГРОс НИИ ЗаОМИНЯЮЩИХ УСтРОйетВ.Известно резервированное запомиающее устройство, содержащее блоки памяти, цепи фсрмироняееия адреса и коммутации информации. Г 1 арировяние неисправностей в этом устройстве осуществляется путем цел очиленного резервирования блоков я мяти.Недостатком указанного устройства является большой объем резервного оборудоаия памяти.111 Н более близким к предл Я гае мому является резервированное запоминающее устройство, содержащее регестр адреса, дна рабочих блока памяти, резервньей блок памяти (в который занесена поразрядная сумма по мт)дулю дна информации ячеек с одинаковыми адресами рабочих блоков памяти), первый и второй коммутаторы, входы которых соединены с соответствующими выходами рабочих блоков памяти, а управляющие входы .соединены с управляющими выходами регистра адреса, сумматор, первые входы которого соединены с выходами второго коммутатора, а вторые входы соединены с выходами резервного блока памяти, блок контроля, третий коммутатор, генератор тактовых импульсов, элементы И 2.Недостатком известного устройства является то, что при создании высоконадеж- ОГО резервированного запоминающего устройства при меньшем, по сравнению с прототипом, резервном оборудовании памяти требуется большой объем оборудоваеия, общего для всех блоков памяти. е 1,анный недостаток проявляется н значительном усложнении второго коммутатора при увеличении количества рабочих блоков памяти, приходящихся на один резервный блок, и В снижении надежности устройства.Цель изобретения - упрощение стройстна.Поставленная цель достигается тем, что юрезервированном запоминающем устройстВе, содержащем регистр адреса, одни из выходов которого соединены с, входами рабочих и резервного блоков памяти, первый коммутатор, входы которого соединены с выходами рабочих блоков памяти, а управляющие входы . - с другими выходами регистра адреса, сумматор, одни из входов которого соединены с выходами резервного блока памяти, а выходы подключены к одним из входов второго коммутатора, другие входы которого соединены с выходами первого коммутатора и входами блока контроля, выход которого соединен с управляющими входами второго коммута. тора, элементыИ, первые входы которых соединены с выходом генератора тактовых импульсов,- вторые входы - с,выхрдами второго коммутатора, а выходы являются 16 15 20 25 30 35 40 45 50 55 Выходами устройгтиз, друие и;Олы сумматра солиеы с Выходами рабочих блО К)ЕЕ ЕЗМ 51 ГИ И ЕЕРВЕ)ГО КОЛ ЫЛ ГЗТОРЯИсклкчецис из реультяОВ суммрова.и и я и н ф О р м я ц и и р сзе р и 1 у с ыеО В д 11 е 1 н ы Й момет блока пзмя 1 дЕстигегся Еутсм ес д В О й н О Г О с у л м и р О е я 11 и 51 1 и еф О р м я ц и я и я СЧМЛЗТОР ОДЗЕТС 51 1 ДВУМ ВХОЕЗМ . НС- посредственно с рабочеТ блока памяти и с Выхода первно коммутягоря). Б зтом случае орязрядяя сумма ЕО модулн) дня дВух ОдинякОВых дВОичыу чисел ряння (0, так кяк в каждом разряд чисел суммируется либо 0 с О, либо 1 сЕО Е ==- == О, 1 + 1 = О, переос Отбрасывается и остается 0), при зтом нс имсет значеия, правильцяя или неправильная информация еюстуает из рабочего блока памяти.Нее чертеже приведена структурная схема резернироняеОго ззпомиЯопего устрОЙст- ВЗ.Устройство содержит регистр 1 адреса, часть 2 из разрядов которого слл жит для управления считыванием информации из одного из рабочих блоков ЗЗК памяти, резервный блок 4 11 амяти, в который занесена сумма по модулю дна инфорлезции с одинаковыми адресами из рабочих блоков памяти, первый коммутатор 5, предцазцачецный для передачи я выходы информации одного Выбранного) рабочего блока памяти, сумматор 6, предназначенный для формирования резервной информации из информации резервного блока 4 памяти и информации рабочих блоков 33 памяти, блок 7 контроля, например по модулю, второй коммутатор 8, предназна-ченный для выдачи на его выходы информации с выходов первого коммутатора 5 или выходов сумматора 6, элементы И 9 (еЕО числу разрядов выдаваемой информации), .предназначенные для ньдачи ца выходы устройства достоверной информации по тактовым импульсам генератора 10 ГЯКТОЕЕЫХ ИМПУЛЬСОВ.Первый 5 и второй 8 коммутаторы выполнены, например, на коммутаторах со встроенной дешифрацией сигналов управления (на элементах 53 ЗКГ 111, 533 КП 3, 533 П 15 и т. д.) Сумматор б выполнен, например, на элементах 533 ЛП 5.Блок 7 контроля выполнен ца элементах контроля четности ЗЗИП 2.Устройство работает следующим Обоазом.Адрес ячейки, к которой е)еобхсдимо обратиться, записывается В регистр 1, в часть 2 разр 5 Оя .ОорОГО заносится признак обращения к однол из к,;.-.Сч;:,. блоков 3, Зпамяти. Если Обращение производится к блоку Зе. ГО читаилЯез из него иформация через переьй коммутатор 5 поступает на . входы б"Ока 7 контроля, первые входы второгокомму-Ятора 8, к + 2-е входы сумматора б. 1)1 еевреме,:,ЕО076953 Составитель В. РудаковТехред И. Верес Корректор И. МускаТираж 75 ПодписноеВНИИПИ Государетвениого комитета СССРпо делам изобретений н открмтнй13035, Москва, Ж - 35, Раушская наб., д. 4/ЬФилиал ППП Патент, г. Ужгород, ул. Проектная, 4 Редактор А. ВласенкоЗаказ 758/48 на к +входов сумматора 6 поступает информация, считанная по тому же адресу из соответствующих рабочих 3 Зк и резервного 4 блоков памяти.Сумматор 6 реализует функцию поразрядного суммирования по модулю два поданной на его (к+2) входов информации. При этом информация с выходов первого рабочего блока 3, памяти просуммируется дважды по первым и к+2-м входам сумматора 6). Так как поразрядная сумма по модулю два одинаковых двоичных чисел равна Оъ, то на выходы сумматора 6 поступит информация, равная поразрядной сумме по модулю два информации, считанной из всех блоков памяти, кроме первого. При этом при отсутствии неисправностей на вторые входы второго коммутатора 8 подается информация, равная информации, считанной из первого рабочего блока 3, памя:и (резервная информация). 4Если блоком 7 контроля не зарегистри.ровано искажение информации, поступаю.щей с выходов, первого коммутатора 5, то блок 7 вырабатывает сигнал, разрешаюгци й прохождение этой информации через второй коммутатор 8 на входы элементов И 9. Если результат контроля отрицательный, то на выходы второго коммутатора 8 поступает информация с выходов сумматора 6. На элементах И 9 по тактовым им пульсам генератора 10 происходит выделение достоверной информации.Аналогично происходит считываниеинформации и из других рабочих блоков памяти.Предлагаемое техническое решение, посравнению с прототипом, позволяет исключить из состава оборудования, общего для всех блоков памяти, коммутатор (используемый при формировании резервной информации) путем увеличения количества входов сумматора, что упрощает устройство.

Смотреть

Заявка

3449454, 04.06.1982

ПРЕДПРИЯТИЕ ПЯ В-2969

ШАСТИН ВАДИМ АЛЕКСАНДРОВИЧ, ПЕТРОВСКИЙ ВАЛЕРИЙ ПЕТРОВИЧ, КЛЕПИКОВ ИГОРЬ ИВАНОВИЧ, ВИГЛИН АЛЕКСАНДР АЛЬФРЕДОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, резервированное

Опубликовано: 28.02.1984

Код ссылки

<a href="https://patents.su/3-1076953-rezervirovannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное запоминающее устройство</a>

Похожие патенты