Номер патента: 1051584

Авторы: Морозов, Пужай

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 5 И С 11 С 19/1 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙОПИСАНИЕ ИЗОБРЕТЕНИ 18-24 429532/ 2.04.82 0.10.83. Бю .М.Пужай и 81.327.66(0Авторское 43, кл. Н 0 "Электроник 60 (прототисодержащая трансфорх обмоток тственно си второго езисторах,второго реой питания, щие элеменрых соединцами ператоро с шиной тый пасторах и Юк СНОМУ СВИДЕТЕЛЬСТВУ(54) (57) ЯЧЕЙКА ПАГ 1 ЯТИ, накопительный элемент на маторах, начала первичны которых соединены соотве первыми выводами первого пассивных элементов на р вторые выводы первого и зисторов соединены с шин первый и второй шунтирую ты на диодах, аноды кото нены соответственно с ко вичных обмоток трансформ катоды диодов соединены питания, третий и четвер сивные элементы на резис,ЯО 1051584 А шину нулевого потенциала, о т л и ч а ю щ а я с я тем, что, с целью повышения помехоустойчивости ячейки памяти, в нее введены элемент запрета, первый и второй инверторы, выходы которых соединены соответственно с концами первичных обмоток трансформаторов и являются выходами ячейки памяти, конец вторичной обмотки первого трансформатора соединен через третий резистор с шиной питания, начало вторичной обмотки первого трансформатора соединено с концом вторичной обмотки второго трансформатора, начало вторичной обмотки которого соединено с шиной нулевого потенциала, начало первичной обмот- д ки второго трансформатора соединено через четвертый резистор с входом первого инвертора и выходом элемента запрета, входы которого являются входами ячейки памяти, вход второго инвертора соединен с началом первичной обмотки первого трансформато- Б равайЬИзобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может бытьиспользовано при построении регистров и счетчиков, сохраняющих информацию при перерывах выключения питания.,Известна ячейка памяти, содержащая двухобмоточное реле с самоудержанием и управляющие коммутирующие контакты источника питания 1 , 1 ОНедостатки ячейки памяти - низкаянадежность и значительные габаритывследствие применения в ней реле смеханическими контактами.Наиболее близкой по технической 15сущности к предлагаемой являетсяячейка памяти, содержащая четыреэлемента И-НЕ, два трансформатора,четыре резистора и два диода Г 23.Недостатками известной ячейки 2 Опамяти являются значительные габариты вследствие наличия четырех элементов И-НЕ и недостаточная помехоустойчивость вследствие влияниявходных сигналов и самих элементовИ-НЕ на входе ячейки памяти на основной триггер, выполненный на третьем и четвертом элементах И-НЕ, чтоможет приводить к потери информацииячейки памяти в момент включения 30и выключения питания,Цель изобретения - повышение помехоустойчивости ячейки памяти.Поставленная цель достигается тем, что в ячейку памяти, содержащую 35 накопительный элемент на трансформаторах, начала первичных обмоток которых соединены соответственно с первыми выводами первого и второго пассивных элементов на. резисторах, 4 О вторые выводы первого и второго резисторов соединены с шиной пигания, первый и второй шунтирующие элементы на диодах, аноды которых соединены соответственно с концами первичных обмоток трансформаторов, катоды диодов соединены с шиной питания, третий и четвертый пассивные элементы на резисторах и шину нулевого потенциала, введены элемент запрета, первый и второй инверторы, выходы которых соединены соответственно с концами первичных обмоток трансфоматоров и являются выходами ячейки памяти, конец вторичной обмотки первого трансформатора соединен через третий резистор с шиной питания, начало вторичной обмотки первого трансформатора соединено с концом вторич- . ной обмотки второго трансформатора, начало вторичной обмотки которого 60 соединено шиной нулевого потенциала, начало первичной обмотки второго трансформатора соединено через четвертый резистор с входом первого инвертора и выходом элемента запрета,входы которого являются входамиячейки памяти, вход второго инвертора соединен с началом первичнойобмотки первого трансформатора.На чертеже приведена электрическая схема ячейки памяти,Она содержит элемент 1 запрета,инверторы 2 и 3, накопительный элемент 4 на трансформаторах 5 и б,шунтирующие элементы на диодах 7и 8, пассивные элементы на регисторах 9-12, шину 13 нулевого потенциала и шину 14 питания.Ячейка работает следующим образом,В режиме записи на второй входячейки памяти подают сигнал, который,поступая на управляющий вход элемента 1 запрета, разрешает прохождение информации в виде логического "О" или "1" с первого входа ячейки памяти на вход первого инвертора 2. Пусть, например, необходимозаписать в ячейку памяти логическую "1", Пройдя через открытый элемент 1 запрета, логическая "1" поступает на вход первого инвертора 2,который инвертирует ее в логический"О". С выхода инвертора 2 черезтрансформатор 5 поступает логическан "1" на вход второго инвертора 3,С выхода последнего логическая"1" поступает через резистор 11 навход первого инвертора 2, замыкаявзаимную обратную связь триггера,выполненного на двух инверторах 2и 3.После снятия сигнала разрешенияэлемент 1 запрета отключается отинвертора 2 и на его выходе устанавливается высокий импеданс, исключающий всякое влияние элемента 1запрета и сигналов на его входе наинверторы 2 и 3 как в момент включения и выключения питания, так ив режиме хранения информации.Запись логического "О" в ячейкупамяти производится аналогично. Резистор 11 при этом служит для развязки выходов элемента 1 запретаи второго инвертора 2 в момент занесения информации,лемент 1 запрета в ячейке памяти может быть выполнен на третьем инверторе, имеющем вход "Блокировка", соединенный с вторым входом ячейки памяти, При этом в отсутствии сигнала разрешения записи на втором входе ячейки памяти на выходе инвертора (не показан) сохраняется высокоимпедансное состояние, а логическое состояние на входе инвертора 2 определяют только значением напряжения на выходе второго инвертора 3, припоженного через резистор 11. В этом случае в отличие от прототипа обеспечиваются лучшие условия восстановления ячейки вЗаказ 8 б 75/50 Тираж 594 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, РаУшская наб., д. 4/5Филиал ППП "Патент", г, Ужгород, ул, Проектная, 4 момент подачи напряжения питания. В режиме записи укаэанный инвертор не показан ) заносит информацию в инверторы 2 и 3 как обычный инвертор, выходной сигнал с ячейки памяти при этом берется с выхода инвертора 3.Кроме того, элемент 1 запрета может быть выполнен на .интегральном переключателе, вход которого подклю" чен к первому входу, а управляющий 10 вход - к второму входу ячейки памяти. В режиме записи на его управляющий вход подается сигнал разрещения, который открывает переключатель, осуществляя таким образом за.нос информации в инверторы 2 и 3,В режиме хранения информации переключатель находится в выключенномсостоянии и не оказывает влиянияна триггер. Таким образом, помехоустойчивость предлагаемой ячейки памяти по сравнению с прототипом возросла более чем в 3 раза.

Смотреть

Заявка

3429532, 22.04.1982

ПРЕДПРИЯТИЕ ПЯ Г-4018

ПУЖАЙ АНАТОЛИЙ МАКСИМОВИЧ, МОРОЗОВ ВЛАДИМИР МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 19/14

Метки: памяти, ячейка

Опубликовано: 30.10.1983

Код ссылки

<a href="https://patents.su/3-1051584-yachejjka-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Ячейка памяти</a>

Похожие патенты