Номер патента: 1626444

Авторы: Буланов, Буланова, Горохов, Левашов

Есть еще 12 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

/О ГОСУДАРСТ 8 ЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР(71) Московский институт связи (72) В.А.Буланов, Т.А,Буланова, В.А.Горохов и Б.И.Левашов(56) Ллойд Ром. Интегральная схем коммутационной матрицы на 256 каналов для передачи речи и данных. Электроника, 1981, т, 54, 1 20,69-73.(57) Изобретение относится к техникеэлектрической связи и может быть использовано в системах автоматическойкоммутации. Целью изобретения является сокращение времени установлениясоединения путем определения состояния каналов в линиях импульсно-кодовой модуляции. Электронный коммутаторсодержит блок 1 задания формата входных данных, блок 2 памяти данных,мультиплсксор 3 выхода, блок 4 зада1626444 Коман а 2 Коман а 1 Подпрограмма 1;Подпрограмма 2 Подпрограмма 1;Подпрограмма 2 4 установлен 7 Да Нет 80 установлен 7 Да Занят Состояние 80 7(Блок 67): (Блок 67) - 1 Свободен Занят Состояние 64(Блок 83) = (Блок 83) - 1 Свободен Шина адреса(Регистр бф ихоиииих Шина адреса(Регист анных брос Коне г. 5(Регистр 69) (Регистр (Регистр 8"(Регистр (Блок 67 - (Регистр блок 66) - (Регистр (3 выход блока 1 ф ф флок 83) - (Регистр (блок 82) - (Регистр 18)егистр 18)18)18) ина егист 85егистр 19) адреса уисхо ныхлок ),вободен Занят Состояние 64Занят Состояние 80Свободен Свободен Занят Состояние 80Свободен од блок ина вьговнцых ег,стр 1 11 гга (Регистр 69(Р . гис тр 1 ф ел пес авходг щихфлок 17)(1 егист 6.1) Р -ист 69 Шина адресавходящих канало ггг ист 06 - - 11 "на адресаисхо яг х каналов Загись ви П области блока 17;1 г, П области блока 7(Регистр бфгица вдреса входящих каналов(Регист 8 ши а ес схоЗапись ви П оолвгти блока 17; и П области блока 7(Рщстр М- входящих кШина адреса1626444 1 О ц сь 11 ст;,хоьх данных, буферп Фо 1 ро;тс.ь 5, первый мультис ягор 6 адреса, блок 7 памяти соедис и"., буферцьп регистр 8, второйлу;ексор 9 адреса, контроллер10, 6:ок 11 упранпения, первьп счет -с 12, блок 13 ключей, второй счетик 1, блок 15 сбора данных входяппх каналов, бгок 16 сбора данныхисходящих каналов, дополнительцьпблок 17 памяти соединений, регистрвывода 18, регистр команд 19, шину20 ннод данных, шину 21 вывода данИзобретение относится к технике20 электрической связи и может быть использовано в системах автоматической коммутации.1 ель изобретения - сокращениевремени установления соединения путемопределения состояния каналов в линиях импульсно-кодовой модуляции.Иа Фиг, 1 приведена структурнаясхема электронного коммутатора; наФиг, 2 - схема 6 ока управления; на30Фиг, 3 - схема блока сбора данныхвходящих каналов; на фиг. 4 - схемаблока сбора данных исходящих каналов; ца Фцг, 5-19 - алгоритмы выполнения команд,.1 ектронньй коммутатор (фиг. 1)35содержит блок 1 задания формата входных ланньж, блок 2 памяти данных,мультиплексор 3 выхода, блок 4 задания Формат выходных данных, буфер 40цыйормирователь 5, первый мультиплексор 6 адреса, блок 7 памяти соединений, буферньп регистр 8, второймультиплексор 9 адреса, контроллер10, блок 11 управления, первый счет 45чик 12, блок 13 ключей, второй счетчик 14, блок 15 сбора данных входящих каналов, блок 16 сбора данньжисходящих каналов, дополнительныйблок 17 памяти соединений, регистр18 вывода, регистр 19 команд, шину5020 ввода даьг, шину 21 вьвода данных, шину 22 оступа.Блок 11 упранлсиия (фиг. 2) сопержит узел 23 постоянной памяти,узел 24 микропрограммного упранлеция, перин,о; лительный буферйрегистр 25, с рньп 26 и второй 27с метИ,р. ггер 28 адреса, рецых, шину 22 доступ. Коммутатор осуществляет сростраствено-временнуюкоммутацию каналов и трех режимах искания: линейном, групповом и свободном, что позволяет обеспечитьтранзитные соединения, доступ внешнего управляющего устройства к любому временному интервалу н информационных входах и выходах электронногокоммутатора. При выполнении командавтоматически осуществляется поисксвободных каналов и определяетсясостояние каналов, 19 ил. гистр 29 адреса выхода, первый 30и второй 31 элементы сравнения, первьп счетчик 32 каналов, второй дополнительный буферный регистр 33, регистр 34 адреса входа, дешифратор 35,счетчик 36 тактовых импульсов, первый 37 и второй 38 триггеры, триггер 39 разрешения считывания, первые40, второй 41, третий 42, четвертый43, пятьп 44, шестой 45, седьмой 46,восьмой 47 и девятые 48 входы, первый 49, второй 50, третий 51, четвертый 52, пятый 53, шестой 54, седьмой 55, восьмой 56, девятый 57, десятый 58, одиннадцатый 59, двенадцатый 60, тринадцатый 61, четырнадцатый62 и пятнадцатый 63 выходы.Бло15 сбора данных входящих каналов (фг. 3) содержит третий 64и че.вертьп 65 триггеры, первый формирователь 66 кода занятости, первыйсчетчик 67 свободных каналов, второйсчетчик 68 каналов, первый регистр 69адреса, третий элемент И 70, первую71, вторую 72, третью 73 и четвертую74 вентиляционные схемы, первый 75,вторые 76 и третьи 77 входы, первьп78 и вторые 79 выходь,Блок 16 сбора данных исходящих каналов (Фиг. 4) содержит пятый 80 ишестой 81 триггеры, второй формирователь 82 кода занятости, второйсчетчик 83 свободных каналов, третийсчетчик 84 каналов, второй регистр85 адреса, четвертый элемент И 86,пятую 87, шестую 88, седьмую 89 ивосьмую 90 вентильные схемы, первые91, второй 92 и третьи 93 входы, первые 94 и вторые 95 выходы,Фиг. 19 Составитель В. Паницкий Техрел М.Дидик Корректор М.Пожо Редактор Н, Тупица Тираж 380 Подписное Ваказ 288 ВНИИПИ Государственного комитета по изобретениям и открьпиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб д, 451626444 30 Коммутатор работает следующим образом.Коммутатор может работать в трех режимах: установление соединения (свободное, групповое и линейное искание как по информационным входам, так и выходам); разъединение; транзитный режим, по командам, алгоритмы выполнения которых приведены на фиг. 5- 19.Рассмотрим алгоритм установления соединения в электронном коммутаторе при линейном искании в режиме установления соединения (фиг. 8). 15С начала цикла импульсно-кодовой модуляции на вход ЦСИ блока 11 приходит цикловой синхроимпульс, который устанавливает все счетчики электронного коммутатора в нулевое состояние, 20 а второй триггер 38 устанавливает в единичное состояние, выходной сигнал которого поступает на первый вход разрешения сдвига регистра 19 команд.Запись в регистр 19 команд произ водится до момента переключения второго триггера 38, переход которого в нулевое состояние осуществляется сигналом с соответствующего выхода (1) дешифратора 35.В регистр 19 команд по шине 20 ввода данных поступает соответствующая команда управления.С третьего выхода регистра 19 команд по пятому входу 44 блока 11 управления код операции данной команды поступает в узел 24 микропрограммного управления, который задает начальный адрес программы выполнения данной команды, хранящейся в узле 23 посто О янно.В соответствии с поступившим адресом из узла 23 постоянной памяти считываются сигналы управления блоками электронного коммутатора и адрес сле дующей микрокоманды, которая выполняется аналогично после завершения текущей микрокоманды. Адрес следующей микрокоманды может быть изменен в соотретствии с результатами выполнения очередной микрокоманды, которые поступают из соответствующих блоков электронного коммутатора на второй 4 1 и седьмой 46 входы блока 11.В соответствии с алгоритмом выполнения команды (н апример, четвертой, фиг. 8) начинают одновременно выполняться подпрограмма 1 (Фиг. 18) и подпрограмма 2 (Фиг. 19). Через третьи 73 и седьмые 89 вентильные схемы соответственно в шины адреса входящих и исходящих каналов поступают 1 о 8 И и 1 оя М младших разрядов адреса (1 о 8 И и 1 оя М и коды чисел каналов во входящем и исходящем групповых тактах - линиях ИКМ, включенных в информационные входы и выходы электронного коммутатора) .. ппдссд входящих качаловчд;с пый вход дополнительного бло пдмт ссединений поступдет,.рос входлще о кднала.Пд упрдвлнп( вход второго муиь 5 нсппгк орд 9 ддресд поступают сигцды с выходаторого счетчика 14, ца вх которогс поступают тактовые мпуьсы Т.Одпичие тдктового импульса ца упрдвпникем входе второго мультцплексорд 9 ддресд обеспечивает появление цд его выходе и, соответственно, нд ддрес.ном входе блока адреса исходящсго кдцдлд с ппцы адреса исходящихкдд, о ,С пятого 53 и шестого 54 в:.ходовб.пкд 1 1 цд входы управления здпис;считывдцп блока 7 памяти соедиелсполтсгього блока 17 поступаютсгнлы рдэрепения считывания по мцорддрдцьп шинамС выхода цаццых дополнительногоб.;окд 17 пдмяти соединений инфармавя о состоянии входящего канала,гьбрдого по поступившему адресу,поступает цд счетный вход первогосчетчика 67 свободных каналов.В случде, если канал свободен итрс:тий триггер 64 установлен, то егэоднгш сит цдл поступает через второй вход 41 в блок 11, который производит пррдсецие содержимого первогосчетчкд 67 свободных каналов через35ервый вход 75 блока 15 сбора данныхвходяих кдцдлов. В случае, ест кдцдл здцят приращения це происходит.Одцсвремецно и аналогично происхолит поверкд состояния исходящегокдцалд и, соответс гвенно, приращениеворц о счетчикд 83 свободных кана -в блока 16 по сигналу с трицддцдтого выхода 6 1 блока 11, если даццый-ходящи кддГ с вободен 1 пят и 45триггер 80 ус 1 дцовлен, Если кдл здпят, приращения це происходит,Если третий 64 и пятый 80 триггерыце установлены, а соответствующий кацап свободен, то происходит устаов 50кд три герд голдчей нд его гервыйвход сигнала состояния с выходов сответствункппх блоков 7 и 17 чередвторые 92 и третьи 77 входы блоков 15и 16. Из блока 11 поступдет сигналрдэрешеци эдпгси в первьй 69 и вто 55ро 85 регп.тр ддреса (этот сцгнапостуд при вьполени комднцьу тр, псв яоецицения) После этого провводится припдщс цпе стветствуюцего первого 67 иц второго 83 счетчика свободьГхдцдоЕсли содер;имое второго 68 и третьего 84 счетчиков кдцдлов блоков 15и 16 меньше числа временных каналовв группов,х трактах ИКМ, включенныхсоответственно в информационные входи выход электронного коммутатора, топо сигналу из блока 11 происходит ихприращение и описанная процедуравторого такта повторяется.В слу:.ае, если содержимое второго68 и треть.го 84 счетчиков каналовстднет равным числу каналов в групповых трактах ИКМ, включенных соответственно в информационные вход ивыход электронного коммутатора, тоцд их выходах переполнения формируется сигнал, который поступает в блок 11, и происходит переходк следующему такту работы.Третий такт, По разрешающему сигналу с девятого выхода 57 блока 11,поступающему на первый вход регистра19 команд, с его первого вьжодд черезшину адреса нд второй вхоц данныхблока 7 и на адресный вход дополнительного бл."с 17 поступает адресвходящего канала, а с второго выхода регистра 9 команд через шинуэдресд исходших каналов на второйвход цднцых дополнитепьного блока 17 иерсз первый мультиплексор 6 считыванияадреса ц,:. адресный вход блока / поступает д ср, исходящего канала. С пятого53 и шестого 54 выходов блока 11пд блоки 7 и ,7 поступают сигналыразрешения считыванич,А 1 алогично второму такту осуществляетсяя запоминание с.ос гояния каналов в третьем 64 и четвертом 65,пятом 80 и шестом 8 триггерах блоков 15 и 16.Четвертьп такт. В случае, еслитретй 64 и пятый 80 триггеры у:танолес с каналы свободнь), то посигцдпу, поступающему с их вьс,оцовв блок 11 по вторым 4 1 и седьмым46 входам, последний выцдет сигналраэрепеция записи цд блохи 7 и 17,нд первые вх.дь которьж поступаютсцгцдль занятия соединяемых кдцалоь,Пр том в пе вую область блок зди;сьпдется со тояние исходящего кавдлд, д во вторун облас.ть - адресхогящегс кдцдлд. Лдлсгичо в пергчн облдс ь лс по.итспьцого блокд 1710 записывается состояние входящегоканала через первый вход данных,а во вторую область - адрес исходящего канала.С двенадцатого 60 и тринадцатого61 выходов блока 11 по соответствующим разрядам многоразрядной шины навходы обратного счета первого 67 ивторого 83 счетчиков свободных каналов поступает сигнал, уменьшающийих содердимое на единицу.Таким образом, соединение междузаданными каналами установлено.Пятый такт. В случае, если соединение установлено, по разрешающимсигналам с двенадцатого 60 и тринадцатого 6 1 выходов блока 11, подаваемым на управляющие входы третьих 73,четвертых 74, седьмых 89 и восьмых 2090 вентильных схем, и сигналу разрешения записи, подаваемому на первыеи вторые входы регистра 18 вывода,из регистров 69 и 85 адреса записываются адреса каналов, между которыми 25установлено соединение,Шестой такт. По сигналам, поступающим с выходов третьего 64 и пятого80 триггеров на входы адреса еоног,66 и второго 82 формирон;.толей ;:одазанятости, по сигналам иэ блока 11.подаваемым на вход разрешения счи-ывания, и по раэрешакщему сигналу,подаваемому из блока 11 нс первую 71и пятую 87 вентильные схемы, а также35по сигналам разрешения записи иэ блока 11, подаваемым на управляющие третий и четвертый входы, происходит запись в регистр 18 вывода соответственно кодов занятости или свободностниз первого 66 и второго 82 формирователей кодов занятости и количествасвободных входящих и исходящих каналов иэ первого 67 и второго 83 счет -чиков свободных каналов. 45Седьмой такт. По разрешающим сигнала с девятого выхода 57 блока 11,поступающим на первый вход регистра19 команд и на девятый вход регистра18 вывода, код операции переписывается из регистра 19 команд н регистр18 вывода.На этом заканчивается установление соединения и формирование сообщения о результатах выполнения команды. Далее следует вывод результатов.Под действием сигналов разрешениясдвига и тактовых сигналов Ти, поступающих из блока 11 на регистр 18 вывода, с выхода крайнего разряда (последовательного вывода данных) записанное сообщение выводится из электронного коммутатора, Таким образом, цикл выполнения команды закончен и можно приступать к выполнению следующей команды.Рассмотрим процесс разъединения на примере пятой команды (фиг. 9).Зались команды в регистр 19 команд, последовательная выборка микро- команд в блоке 11 происходит аналогично описанному для предыдущей команды,В соответствии с алгоритмом выполнения команды (фиг. 9) и поступившим адресом из узла 23 постоянной памяти (в результате расшифровки кодаоперации) блок 11 выдает следующиесигналы.Первый такт, По разрешающему сигналу из блока 11, подаваемому напервый вход регистра 19 команд, сего первого выхода на вход первогорегистра 69 адреса (по первому входу 75 блока 15) и на адресный входдополнительного блока 17 гоступаетадрес нхолящего канала, которыйнужно раэьедни.т ь.По сигналу из блока 11 с ны.одадополнительного блока 17 считывается адрес исхсдящего качала, с которым соединен данный входящий, и поступает на первый вход 91 блока 16.Чо разрешающему сигналу из блок: 11, подаваемсму на управляющиев:оды первого 69 и второго 85 регистров адреса, н них записываются адреса соответственно входящего и исходящего каналов.Второй такт. По сигналу из блока11, под ваемому на управляющие входытретьей 73, четвертой 74, седьмой 89н носьмо . 90 вентильных схем из соответствующих первого 69 и втор го85 регистров адреса э-.нх блоков через псрныс ныход: 78 и 94 блоков15 и 16 каналов соответственно, считыгаются адреса входящего н исходяшего каналов, ко-орые требуется разъединить,Адрес входящего канала поступаетна дресный вход дополнительного блока 17, а адрес исходящего качала через перный мультиплексор 6 считывания адреса поступает на адресныйвход блока 7.По сигналам разрешения записи и сигналу разъе;Еенения, подаваемому на четвертый и Второй входы соответственно 61 ока 7 и дополнительного блока 17, происходит запись состоя 5 ш:,: разъед;Еленин соответственно В первые области блока 7 и дополнительного блока 17.Таким образом, определен адрес Есходящего канала, с которым был соединен зданньп входящий канал, и произведено разъединение данных капалов.По си нялу из блока 11, поступающему на вход установки четвертого 65 и шестого 81 триггеров, эти триггеры устанавливаются и сигналы г их выхо,ов зпре 1 Еаст Вере;ачу сигнала у; - р влепив из блока 11 через третий 70 О и четвертый 86 элементы И на вход разрешения записи первого и Второго 85 регистров адреса.,алев одновременно выполняются подпрограмма 1 (фиг. 18) и подпрограмма 2 (фиг. 19) в соответствии с действиями, описанными при выполнении предыдущей команды.Третий такт. После выполнения псцпрограмлЕ 2 осуществляется посЕе ДОВЗТЕПЬНЫИ В ЕВОЕ Рс:ЗУПЬтатОВ ВсЯЕОЛЕЕеея колаедЕ: из э;Еектронного коллеутатора на шину 21 вывода данных. Это происходит аналогично тому, как это описано для предыдущей команды путем считывания (перезаписи) первого бб и второго 82 формирователей кода заня-. тости, содержимого первого 67 и второго 83 счетчиков свободесых кацапов, первого 69 и Второо 85 регистров 4 О адреса и кода операции с третьих выходов регистра 19 команд в ре,истр 18 ВВОдя И СдВИГа ИНФОрМацнн В с:ГЕС.". ".18 Выв ода .В транзитном режиме работы электронного коммутатора используются блок 1 задания формата Входных данных, блок 2 памяти данных, мультевлексор 3 выхода, блок 4 задания формата выходных данных, буферный форлерова тель 5, первьей мультиплексор б адреса, буферный регистр 8, блок 7 памяти соединений, второй мультиЕлексор 9 адреса, первый 12 и второй 14 счетчики и контролпер 10.55При этом считаем, что все требуемые соединения установлены и не происходит разъеднсний. Ичформаця поступает на и входов блока 1 задания формата ьхадных данных по групповымтрактам ИКМ, Блок 1 служит для дополнительного временного уплотненияВходящих групповых трактов ИКМ водин тракт,Блок 2 памяти данных, на вход данных которого поступает информация свыхода блока 1, осуществляет в четные такты запись в последовательнорасположенные ячейки, адресуемые спомощью второго счетчика 14 (тактовая частота подаваемая на первыйссстчик, в 2 раза выше частоты следования временных сигналов в уплотненном тракте), в нечетные такты адресасчитываемых ячеек задаются путем считывания содержимого буферного регистра 8 через второй мультиплексор 9адреса а адресный вход блока 2.Считанная из блока 2 информацияЕвступает через мультилеесор 3 выхода ня блок 4 задания формата выходных данных, который ,ормирует исходя 1 ее групповые тракты путем разуплотяеЕия,СФормированные групповые трактыпос гупают на входы буферного формироВатспя 5 И даЛЕЕ На ИНФОрМацИОННЫйВьв,од электронного колмутатор приЕ;.Ечеи разрешающих сигналов, прихо 1 ящих из буферного регистра 8 через контроллер 10.В буферный регистр 8 информацияо состоянии соединения и адреса време;ных .тервалов считы-аются с блока 7 пя"яти соединений в четныет; кты.Управление считыванием из блока 7осуществляется путем передачи в четные такты информации из первого счетчика 12 через первый мультиплексор Ьсчитыва, ;. адреса на адресные входыблока 7. При этом блок 13 ключей втечение четного такта закрет поддействием управляющего сигнала. смл едшего разряда первого счетчик 12,том самым запрещается передача информации с второго выхода данныхлока 7 на шину адреса Входящихкчалов. В нечетные такты происходеегобращение к блоку 7 гри работе нре;яме (соединения и разъедине:ия)коммутации,Блок 11 работает следующим образом. Шина 22 дос 1 упа связывает блок11 управления с уира зля эшлим устройством системы, в которой используется данный электронный .о,еутатор.1 О Код операции команды расшифровывается узлом 24 микропрограммного управления, выдается сигнал разре 55 шения записи на вход регистра 29 адреса выхода. При этом с второго выхода регистра 19 команд в регистр 9 адреса выхода записывается адрес каШина доступна двунаправленная с временным разделением,Рассмотрим процесс ввода содержимого канала в шину доступа (команда 10, Фиг. 14). В регистр 19 команд5по шине 20 ввода данных в электронный коммутатор поступает команда насоединение заданного канала ИКМ сшиной 22 доступа.Код операции команды расшифровывается в узле 24 микропрограммногоуправления блока 11, из которого выдается сигнал разрешения записи науправляющий вход регистра 34 адресавходаПри этом с первого выхода регистра 19 команд в регистр 34 адреса входа записывается адрес канала,содержимое которого требуется ввести в шину 22 доступа. 20Адрес канала с регистра 34 поступает на второй вход второго элемента31 сравнения и сравнивается с адресами исходящих каналов, которые соответствуют поочередно поступающим кодам 25с выхода первого счетчика 32 каналов.При совпадений кодов адресов второй элемент 31 сравнения формируетсигнал, поступающий на вход разрешения сдвига второго дополнительногобуферного регистра 33, при этом свыхода блока 2 памяти данных по тактам, приходящим на третий вход 1 Тц)второго дополнительного буферногорегистра 33, в него переписываетсясодержимое выбранного временногоканала.Из второго дополнительного буферного регистра 33 в шину 22 доступа 40информация считывается по сигналуразрешения, поступающему на его управляющий вход через второй элементИ 27 с выхода 1 г дешифратора 35.При записи инфсрмации с шины 22 45доступа в заданный временной каналИКМ в регистр 19 команд электронногокоммутатора по шине 20 ввода данныхпоступает команда на соединение шины 22 доступа с заданным каналом ИКМ 5 Ов данный временной канал. нала, в который нужно ввести информацию еАдрес канала с регистра 29 адреса выхода поступает на второй вход первого элемента 30 сравнения и сравнивается с адресами исходящих каналов, которые соответствуют поочередно поступающим кодам с выхода первого счетчика 32 каналов.При совпадении кодов адресов первый элемент 30 сравнения формирует сигнал, поступающий на вход разрешения сдвига первого дополнительного буферного регистра 25. При этом информация с выхода дополнительного буферного регистра 25 через мультиплексор 3 выхода считывается в заданный канал уплотненного группового тракта.Запись информации в первый дополнительный буферный регистр 25 с шины 22 доступа производится по сигналу разрешения записи, поступающему с выхода 1 г дешифратора 35.Формула изобретенияЭлектронный коммутатор, содержащий последовательфэ соедтгненные блок задания Формата входньгх данных, блэк памяти данных, мультиплексор вг.хода, блок задания формата выходных,цакных и буферный Формирователь, к управляющим входам которог- подключеньг последовательно соединенные первый му.гьтиплексор адреса, блок памяги соединений, буферный регистр и контр.ллер,блокгравления и вгорой мульт:шлексор адреса, вггход которого подключен к адресным входам блока памяти данных, выход которого нодключен к первому входу блока управления, а второй выход буферного регист 1 га соединен с ггервым входом второго мулътиплексо,-. адреса, о г л и ч а ю ш и й с я тем, что, с целью сокращения времени установления соединения путем определения состояния каналов в линия импульсно-кодовой модуляции, введены последовательно соединенные первый счетчик, выход которого подключен к первому входу первого мультиплексора адреса, блок ключей, выход которого подключен к второгг входу блока памяти соедине-, ний, и блок сбора данных входящих каналов, второй выход которого подключен к второму входу блока управле 1626444 6и я, второй счетчик, выход которого соединен с вторым входом второго мультиплексора адреса, последовательно соединенные блок сбора данных исходящих каналов, второй вход которого соединен с первым выходом блока памяти соединений, и дополнительный блок памяти соединений, первый вход которого объединен с его первым выходом, регистр команд и регистр вывода, первьп, второй, третий и четвертый входы которого соединены соответственно с первым, вторым, третьим и четвертым выходами блока управления, пятый, шестой, седьмой и восьмой выходы которого соединены соответственно с третьим и четвертыми входами блока памяти соединений, вторым и третьим входами дополнительного блока памяти соединений, четвертый вход которого объединен с вторым входом блока памяти соединений, пятым входом регистра вывода, третьим входом блока управления и подключен к первому выходу команд, второй выход которого подключен к первому входу дополнительного блока памяти соединений, второму входу первого мультиплексора, шестому входу регистра вывода и четвертому входу блока управления, девятый и десятый выходы которого соединены соответственно с первым и вторым входами регистра команд, третий выход которого подклюен к пятому входу блока управления и седьмому входу регистра вывода, выходы которого являются шиной кывода данных устройства, шиной вводаданных которого являются третьи входырегистра команд, четвертый вход которого является тактовым входом устройства и объединен с первыми входами первого и второго счетчиков, шестым входом блока управления и восьмымвходом регистра вывода, девятый входкоторого соединен с одиннадцатым выходом блока управления, двенадцатыйи тринадцатый выходы которого подключены соответственно к второму входублока сбора данных входящих каналови третьему входу блока сбора данныхисходящих каналов, второй выход которого соединен с седьмым входом блока управления, четырнадцатый и пятнадцатчй выходы которого соединены 20 соответственно с вторым информационным и управляющим входом мультиплексора выхода, а второй выход блокапамяти соединений подключен к второму входу блока ключей, первый вход 25 которого соединен с третьим входомблока памяти данных, управляющимивходами первого и второго мультиплексоров адреса и буферного регистрапричем второй выход дополнительного ЗО блока памяти со, динений подключен ктретьему входу блока сбора данныхвходящих каналов, а вторые входы первого и второго счетчиков и восьмойвход блока управления являются входами цикловой синхронизации, девятыевходы которого являются выводами шины доступа.

Смотреть

Заявка

4608452, 23.11.1988

МОСКОВСКИЙ ИНСТИТУТ СВЯЗИ

БУЛАНОВ ВЛАДИМИР АЛЕКСЕЕВИЧ, БУЛАНОВА ТАТЬЯНА АЛЕКСЕЕВНА, ГОРОХОВ ВАДИМ АЛЕКСЕЕВИЧ, ЛЕВАШОВ БОРИС ИВАНОВИЧ

МПК / Метки

МПК: H04M 3/00

Метки: коммутатор, электронный

Опубликовано: 07.02.1991

Код ссылки

<a href="https://patents.su/20-1626444-ehlektronnyjj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Электронный коммутатор</a>

Похожие патенты