Устройство для приема сигналов с частотно-фазовой модуляцией

Номер патента: 1600000

Авторы: Иванов, Кудинов

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

1600000 Изобретение относится к радиотехнике и может использоваться для совершенствования высокоскоростных радиосистем цифровой связи.Цель изобретения - повьпиение помехоустойчивости при воздействии двухсосредоточенных помех.На Фиг. 1 представлена структурнаяэлектрическая схема предлагаемогоустройства; на фиг. 2 - схема блокаприемника; на фиг. 3 - схема блока упуправления.Устройство содержит частотный детектор 1, первый интегратор 2, первый 15аналого-цифровой преобразователь (А 11 П)3, первый коммутатор 4, первый ивторой режекторные фильтры 5 и 6,первый блок 7 приемника, первый адаптивный фильтр 8, блок 9 управления,второй блок 10 приемника, второйадаптивный фильтр 11, первый и второйанализаторы 12 и 13, сумматор 14, широкополосный усилитель 15, блок 16задержки, вычитатель 17, второй коммутатор 18, блок 19 выделения несущей,генератор 20 частоты, ключ 21, фазовыйдетектор 22, второй интегратор 23,второй аналого-цифровой преобразователь (ЛЦП) 24.Блок 7 и 10 приемника содержитвходной блок 25, смеситель 26, усилитель 27 промежуточной частоты, аналого-циФровой преобразователь (АЦП)28, гетеродин 29, частотный детектор20, пороговый блок 31, второй. управитель 32, генератор 33 пилообразного напряжения, триггер 34, блок35 задержки, первый управитель 36.Блок 9 управления содержит генератор 37 меток, первый и второй счетчи 40ки 38 и 39, блок 40 сравнения данных,блок 41 сравнения .времени, первый ивторой элементы И-НЕ 42 и 43, первыйинвертор 44, первый формирователь 4545адреса, первое оперативное запоминающее устройство (ОЗУ) 46, второй инвертор 47, первый блок 48 сравнения адресов, третий и четвертый инверторы 49и 50, второй формирователь 51 адреса,второе ОЗУ 52, пятый инвертор 53, второй блок 54 сравнения адресов, шестойинвертор 55.Устройство работает следующим образом,Входное воздействие Ч (С) (1) одновременно подается на первый вход коммутатора 4, сигнальные входы режекторных фильтров 5 и 6 на первые входыблока 7 и блока 10 и вход блока 16. Выделение интенсивных ПСН М (с) иэвходного воздействия Ч (г.) й дальнейшее слежение за ними осуществляетсяблоком 7 и блоком 10. Их подробнуюработу рассмотрим на примере работыблока 10. Блок-схема блока 7 отличается от блока 10 тем, что в ней отсутствует блок 35, а выход управителя 36 непосредственно соединен с выходом управителя 32. При включениипредлагаемого устройства для приемасигналов с ЧФМ.генератор 33 синхронно в блоке 7 и 1 Ц начинает вырабатывать управляющее напряжение 11,; коЬторое возрастает по линейному закону.В момент включения ( = 0) Ппра в момент срыва генерации (Т = ,),11 пр, = 11 о макс Далее процесс генерации для обоих генераторов 33 повторяется с периодом Т =.Выход генера 1тора блока 33 и 7 и в блоке 10 соединен с входом управителя 36. Под воздействием управляющего напряжения 11 ,с выходов обоих генераторов 33 в управителях 36 изменяется емкость варикапа, вносимая одновременно в контургетеродина 29 и в контур входного блока 25, Так как в блоке 7 отсутствуетблок 35, то перестройка блока 7 подиапазону частот принимаемых полезныхсигналов Б(Г) начинается сразу повключении предлагаемого устройства, а перестройка блока 10 - со сдвигом во времени на 1 = Т , равным времени блока35. Такое запаздывание во времени перестроики блока 10 обеспечивает захвати удержание ПСП И (1:) сначала блок 7.Непосредственно захват ПСП И (Т) происходит следующим образом, Поскольку ПСП11 (С) интенсивна и по своему уровнюпревышает средний уровень принимаемыхполезных сигналов, то при появленииэтой помехи на входе порогового блока 31, на его выходе появится положительный импульс, означающий превышение порога срабатывания пороговогоблока 31, настроенного на среднийуровень принимаемых сигналов Я(с)Положительный импульс с пороговогоблока 31 переводит триггер 34 в состояние "1", являющееся запретным дляработы генератора 33, Управляющее напряжение Пр генератор 33 принимаетпр,определенное значение, соответствующее моменту остановки генерации, иперестройка блока 7 по диапазону прекращается. На выходе входного блока25 имеются выделенная интенсивнаяПСП 11(Т) часть полезного сигнала1600000 При захвате ПСП Мданные отАЦП 28 в цифровой форме поступают напервый вход блока 40. Одновременноимпульс "1" с выхода триггера 34 разрешает однократный запуск формирователей 45, выход которого одновременноподключен к адресному (первому) входуи входу данных (второму) ОЗУ 46, таккак в этот момент на вход Ъ 7 (третий) 35 подается логический "0" (за счет прохождения " 1" через инвертор 44), вОЗУ 46 происходит запись числа 0001,соответствующего ПСП М 1(С), в первуюадресную ячейку. Импульс "1" с вы хода триггера 34 прекращает подсчетвременных импульсов с работающего непрерывно с момента включения предлагаемого устройства (С = О)., Генератор 37в счетчике 38. Таким образом, в счет чике 38 происходит запись времени захвата ПСП М , поступающего на первыйвход блока 4 1. Допустим, что эту жеПСП М(С) через вреМязахватил блок10. Тогда данные с АЦП 28 поступают 50 на второп вход блока 40, Одновременно .импульс логической "1" с выхода триггера 34 разрешает однократный запускФормирователя 51, выход которого под-;ключен одновременно к адресному (пер вому) входу и входу данных второму)ОЗУ 52, так как в этот момент на входУ (третий) подается "0" (за счетпрохождения "1" через инвертор 50)в ОЗУ 52 происходит запись числа 0010,(2) Е -Г =Г ВЦ г пч ф 8 (с), попавшая в полосу пропускани, "данного контура, и флуктуационныешумы п(С) Ч (е) = М,(с) + 8 (Е) + п(С), (1 где 7- выходной сигнал входногоблока 25.Чц(С) одновременно подается на вход АЦП 28,.преобразующий аналоговое напряжение в дискретную форму, и на первый вход смесителя 26, на второй вход которого подается напряжение с выхода гетеродина 29. Следует отметить, что АЦП 28 начинает работать только с момента прихода логической "1" с выхода порогового блока 31, а выходной сигнал ЛЦП 28 ЧАблока 7 поступает на первый вход блока 40, на второй вход которого подается выходной сигнал АЦП 28 ЧдЦп(Т) блока 10,Напряжение с выхода гетеродина 29 имеет такую частоту, чтобы выполнялось условие где 1 - частота сигнала с выходаЧьвходного блока 25;Г- частота сигнала гетеродина 29;Е - промежуточная частота БП 1и БП 2 10.На выходе смесителя 26 получается .набор комбинационных частот+ф 1 з+и т.д. , (3) Указанный набор комбинационныхсигналов (3) поступает на вход усилителя 27, на выход которого проходит только сигнал частоты 1, удовлетворяющий условию (2). Выходной сигнал усилителя 27 Чп(С) одновременно подается на сигнальный вход адаптивного фильтра 8 и на вход частотного детектора 30, выход которого соединен с входом управителя 32 Частотный детектор 30 и управитель 32 образуют систему автоматической подстройки частоты (АЛЧ), т.е. систему подстройки частоты резонанса контура входного блока 25 и частоты гетеродина 29 Гза возможными изменениями положения центральной частоты 1 ,на частотной оси. Система АПЧ работает следующим образом. Если(4) 5 10 15 20 25 то частотный детектор 30 вырабатывает соответствующее управляющее напряжение П ч, воздействующее на управитель 32, в качестве которого используется варикап. Схема управителя 32 и его функции в блоке 7 и блоке 10 идентичны управителю 36, однако система АПЧ обеспечивает подстройку блока 7 и блока 10 под.принимаемые ПСП М(С), а система генератора 33 - управитель 36 обеспечивают перестройку частоты приема блока 7 и блока 1 О по линейному закону во всем диапазоне принимаемых полезных сигналов Я(С).Аналогично описанному осуществляется прием и слежение за ПСП И(й) в блоке 10. Принципиальное отличие состоит не в приеме и слежения за ПСП М(С), а в различении этих помех при приеме и возобновлении слежения за ними соответствующих блоков памяти при пропадании и дальнейшем появлении укаэанных выше ПСП, Для этого подробно рассмотрим работу блока 9.соответствуюцего не ССП М, а ПСП М(Т) во вторую адресную ячейку.Импульс "1" с выхода триггера 34 прекращает счет временных импульсов,с 5 работаюцего непрерывно генератора 37 в счетчике 39. Таким образом, в счетчике 39 происходит запись времени захвата не ПСП Г 1, а ПСП Г 1, поступающего на второй вход блока 41. Поскольку числа, записанные в блок 40, равны (произошел захват блока 7 и блока 10 одной и той же ПСП М то на выходе блока 40 появится импульс "1" который поступает одвновременно на первые входы элементов И-НЕ. Так как блок 7 захватил ПСП Г(1:) раньше, то на первом выходе блока 41 появится импульс "1". В результате на входах элемента.И-НЕ 42 будут "1", на выходе 20 также появится импульс "1", разрешающий считывание записанного числа 0010 в втором адресе ОЗУ 52, Это число через инвертор 53 подается одновременно на вход блока 48 и блока 54. В 25 блоке 48 постоянно записано число 0001, а в блоке 54 - число 0010. Так как совпадение происходит в блоке 54, то на выходе фока 54 появляется импульс "1", который через инвертор 55 30 поступает на вход триггера 34, разрешая вновь продолжить работу генератора 33, осуществляя тем самым дальнейший поиск ПСП блока 10 по диапазону частот. При дальнейших захватах . ПСП 11,(С) блока 10 будет происходить то же: прием ПСП Г 11(г;) будет продолжать вести блок 7, а блок 10 продолжит поиск дальше.При захвате ПСП Г 1(С) блока 10 40 произойдет только зайись числа 0010 во второй адрес ОЗУ 52 и блок 10 будет отслеживать ПСП М (С). При попадании ПСП 11,(г;) импульс 0 с триггера 34 разрешит дальнейшую работу гегератора 33, блок 7 продолжит поиск ,и захватит ПСП Г 1(Т). При захвате этой помехи данные с АЦП 28 поступают на первый вход блока 40, импульс"1" с выхода триггера 34 разрешает однократный запуск формирователя 45, выход которого одновременно подключен к адресному (первому) входу и входу данных (второму) ОЗУ 46. Поскольку в этот момент на вход И (третий) подается "0" (за счет прохождения "1" через инвертор 44, то в ОЗУ 46 происходит запись числа 0001 впервую адресную ячейку, Импульс логической "1" с выхода триггера 34 прекрацает счет временных импульсов в счетчике 38, в котором происходит запись времени захвата ПСП Г 1(С), поступающего на первый вход блока 41, Ввиду того, что числа, записанные в блок 40, равны, то на выходе блока 40 появится импульс "1", который пос тупит одновременно на первые входы элементов И-НЕ 42 и 43, так как блок 10 захватил ПСП М раньше, то на втором выходе блока 41 появится импульс "1". В результате на входах элемента И-НЕ 43 будут "1", на выходе также появится импульс "1", разрешающий считывание записанного числа 0001 в первом адресе ОЗУ 46. Далее импульс совпадения появится на выходе блока 48 и этот импульс "1" через инвертор 49 поступит на вход триггера 34, разрешая вновь. продолжить работу генератора 33, осуществляя тем самым дальнейший поиск ПСП блока 7, Инверторы 47 и 53 установлены вследствие того, что выход ОЗУ 46 и выход ОЗУ 52 инвертирующие.Сигнал с входного блока 25 подается на вход анализатора 12, т.е. на входы всех параллельных полосовых фильтров. Выход каждого полосового фильтра соединен с сигнальным входом отдельного компаратора. При появлении ПСП Г 1 в полосе частот одного из полосовых фильтров, его выходное напряжение превысит порог срабатывания соответствуюцего ему компаратора, на выходе которого появится импульс "1". Этот импульс подается на один из входов ш-входовой схемы сравнения и на вход отдельного усилителя постоянного тока (УПТ). Все отдельные выходы УТП подключены в анализатор 12 к соответствующим входам т-входного сумматора, на выходе которого сформируется управляюцее напряжение, обеспечиваюцее перестройку режекторного фильтра 5 по диапазону и его настройку строго на ПСП 1 . Указанный импульс "1", поступая на вход ш-входовой схемы сравнения, приведет к появлению на ее выходе тоже импульса "1". Это напряжение поступает на третий вход коммутатора 4 и третий вход коммутатора 18. В результате этого на выход данных коммутаторов поступят не сигналы соответственно с входа предлагаемого устройства и с входа блока 16, а с выхода режекторного фильтра 5 и свыхода вычитателя 17 соответственно, т.е. в этом случае н сигналах на выходах коммутаторов 4 и 18 будет практически отсутствовать ПСП М 1(С). Аналогично первому работает анализатор 13, осуществляя настройку режекторного фильтра 6 под ПСП Ми управляя работой коммутаторов 4 и 18,Сигнал на входе адаптивного фильт ра 8 можно представить в видегде Я ,(1) - часть полезного сигналаБ(С), попавшая в полосу пропускания Ьй, усилителя 27,Выходной сигнал адаптивного фильтра 8 имеет вид:с., (С) = И (т)ЧБ (С), (6)где И(С) - изменяемая во времениимпульсная характеристика 25адаптивного фильтра.При воздействии сигнала ошибки Я(.) с выхода широкополосного усилителя 15 на управляющий вход адаптивного , фильтра 8, передаточная функция И,(С) последнего изменяется таким образом, что в вычитателе 17 обеспечивается оптимальное (по критерию минимума среднеквадратической ошибки) подавление ПСП И(С) во входном воздействии Ч,. Действительно совокупность из последовательно соединенных перемножителя и интегратора адаптивного фильтра 8 образует коррелятор, выходной отклик которого 2характеризует степень линейной стохастической взаимосвязи между воздействием Ч,(с)на сигнальном (т.е. свыхода усилителя 27 и управляющем Я(С) (т,е. с выхода широкополосного усилителя 15) входах адаптивного фильтра 8. Этим и обеспечивается формирование выходного сигнала 21(С) адаптивного фильтра 8, в максимальной степени похожего на подавляемую ПСП М (с) (а значит и ее подавление в 50вычитателе 17) . При этом можно показать, чтоцд,=1.пИ,(с) Ч п,=М,. (7)-юж 1 ф "Р 5Сигнал на входе адаптивного филь-тра 11 можно представить в видеЧ Б=М (С)+8 (С) +и (С)(8)1 где Я (1) - часть полезного;сигналаЯ(Т), попавшая в полосу пропускания ДЙ усилителя 27.Выходной сигнал адаптивного фильтра 11 имеет видЕ 2(С)И 2(С) ф Ч Б .(Е) э (9)где И (С) - изменяемая во времени им 2пульсная характеристикаадаптивного фильтра 11.При воздействии сигнала ошибки (С) с выхода широкополосного усилителя 15 на управляющий вход адативного фильтра 11 передаточная функция У(С) последнего изменяется таким образом, что в вычитателе 17 обеспечивается оптимальное (по критерию минимума среднеквадратической ошибки) подавление ПСП М (с) во входном воздей 2ствии Ч(Г). Адаптивный фильтр 8 и адаптивный фильтр 11 идентичны, поэтому для адаптивного фильтра 11 справедливо1 зшф й 1ф 1 2 ЧБР 22(С) (10)-воо-сюВыходные сигналы адаптивных фильтров 8 и 11 складываются в сумматоре 14 и с его выхода поступают на инвер- тирующий вход вычитателя 17Таким образом, адаптивный фильтр 8 учитывает и устраняет др, вычитателя 17 возможные различия характеристик при прохождении ПСП М(Е) от входа предлагаемого устройства через блок 16 до неинвертирующего входа вычитателя 17 и от входа устройства через блок 7, адаптивный фильтр 8 и сумматор 14 до инвертирующего входа вычитателя 17, В то же время адаптивный фильтр 11 учитывает и устраняет до вычитателя 17 возможные различия характеристик при прохождении ПСПМ (г) от входа предлагаемого устройства через блок 16 до неинвертирующего входа вычитателя 17 и от входа предлагаемого устройства через блок 10, адаптивный фильтр 11 и сумматор 14 до инвертирующего входа вычитателя 17.Кроме того, необходимо устранить ПСП М, (й), претерпевшие частотноселективные искажения в блоке 16 с практически неибежной дисперсионностью его,характеристик. Адаптивные фильтры 8 и 11 также позволяют устранить влияние изменения характеристик1600000 ПСП М(й) во времени (поскольку предполагается, что параметры ПСП М(С) изменяются медленнее, чем параметры самого сигнала 8, который5 по условию является существенно более широкополосным по сравнению с подавляемыми ПСП МНа неинвертирующий вход вычитателя 17 поступает через блок 16 входное воздействие Ч 1(Г), а на инвертирующий вход - сигнал с выхода сумматора 14 Ч (к) Ч=(Е) + Е (С). (11) Адаптивные фильтры 8 и 11 настраиваются таким образом, чтобы минимизировать мощность Р . Отсюда следует, что минимизируется мощность разностей Рм - Ре и Рмг Рг, В этом12 случае, выходной сигнал сумматора 14 Ч(1) является наилучшей оценкой 30 М,(С) в смысле минимума среднеквадратической ошибки.Шумы, п(С) не коррелированные с ПСП М 1(С), остаются нескомпенсированными. Сигнал 8(С) проходит на вы ход вычитателя 17 практически беэ искажения, так как передаточная функция для сигнала 8(г;) адаптивных фильтров 8 и 11 равна 1.Для минимизации искажений сигнала 40 8(с) необходимо повышать отношение сигнал/шум Ь 8(е) м,г 7 мтт.(,)(13)45 на неинвертирующем входе вычитателя 17, а также уменьшить отношение сигнал/шум Ь на сигнальном входе адаптивного фильтра 8 и уменьшать отноНшение сигнал/шум Ь на сигнальном входе 11 адаптивного фильтра Ь - (14)ц .м,тт 4 т 7дтДО"Д55Таким образом, если ПСП М(С) присутствуют, то очищенный сигнал Чщ, + Ч рДс выхода режекторных фильтров 5 и 6 через второй вход коммутаИз соотношений (1) и (11) следует,что выходной сигнал вычитателя 17Чможно представить в виде20Чьей)=Ч, -Е,(с)-Е(е) =Ы(е)+м, ++М (Е)+и(С) -Е, (с)-Е (С) . (12) 12тора 4 поступает на вход частотного детектора 1, а очищенный сигнал Ч (Т) (12) с выхода вычитателя 17 через второй вход коммутатора 18 постунает на вход блока 19 и на первый вход фазового детектора 22. Если же обе ПСП М 1(С) отсутствуют, то входное воздействие Ч 1(С) с входа предлагаемого устройства через первый вход коммутатора 4 поступает на вход частотного детектора 1 и это же входное воздействие Ч(С) с выхода блока 16 через первый вход коммутатора 18 поступает на вход блока 19 и на первый вход фазового детектора 22.На выходе частотного детектора 1 по результатам приема элемента сигнала Б (г:) за тактовый интервал времени сформируется напряжение Ц (Т), которое является функцией отклонения значения мгновенной средней частоты принятого элемента сигнала 1от частоты настройки частотного детектора 1(15)Данное напряжение Цч (Т) интегрируется за время тактового интервала интегратора 2, выходное напряжение которого равнол1и, Сс) = ц,ас, (16)ЛгОгде ь - постоянная времени интегратора 2.Напряжение 01(С) с выхода интегратора 2 поступает на вход АЦП 3, который преобразует данное напряжение в код, соответствующий мгновенной средней частоте Г принятого теку 1 его элемента сигнала Ы, который и выдается на первый выход предлагаемого устройства.Блок 16 производит задержку входного воздействия на время Сравное длительности обработки одного элемента сигнала 8 , с момента поступления его на вход предлагаемого устройства до момента выдачи решения о частоте Г данного элемента сигнала 8(г.) в виде кода с выхода АЦП 3,В блоке 19 опорная частота Е иподстраивается под,мгновенную частотусигнала Б(Г) лишь в моменты поступления элементов сигнала Бк(С) с частотой Г6 1 ГоОпорный сигнал Ыс частотой Гдс выхода блока 19 поступает на вход генератора 20, 1600000 14Напряжение Н (С) интегрируется интегратором 23 и поступает на вход АЦП 24, который преобразует его в код, соответствующий фазе принятого элемента сигнала Бк. Дальнейшая работа предлагаемого устройства дпя приема сигналов с ЧфМ происходит аналогично описанному циклу приема одного элемента сигнала Б к(С).Ф о р м у л а изобретения 30 35 1. Устройство для приема сигналов с частотно-Фазовой модуляцией, содер 40 жащее последовательно соединенные частотный детектор, первый интегратор и первый аналого-цифровой преобразователь, выход которого является первым выходом устройства и соединен45 с входом ключа, первый вход первого коммутатора соединен с первым входом первого режекторного Фильтра и входом блока задержки и является входом устройства, выход первого режекторного фильтра соединен с вторым входом первого коммутатора, выход которого соединен с входом частотного детектора, выход блока задержки соединен с Первым входом второго коммутатора и первым входом вычитателя, второй вход второго коммутатора соединен с входом широкополосного усилителя, выход второго коммутатора соединен с входом который преобразует данный сигнал 1Б(1) в множество опорных сигналов ф /1 Ы. Каждый опорный сигнал Бос отдельного выхода генератора 20 по 5 ступает на соответствующий сигнальный вход ключа 21. В ключе 21 под действием кода, содержащего информацию о мгновенной средней частоте Гпринятого элемента сигнала Бк(1), производится коммутация К-го сигнального входа, соответствующего данной частоте на выУ ход ключа 21. Опорный сигнал Бо, центральная частота которого равна мгновенной средней частоте Г, принятого элемента сигнала Б с выхода ключа 21 поступает на второй вход фазового детектора 22, на первый вход которого поступает задержанный.на время с, текущий элемент сигнала 8.20 На вьдсоде Фазового детектОра 22 сформируется напряжение Н , являющееся функцией разности фаз принятого и /.(С) и опорного Б и (С) сигналов блока выделения несущей и первым входом фазового детектора, выход которого через второй интегратор соединенс входом второго аналого-цифровогопреобразователя, выход которого является вторым выходом устройства, выходблока выделения несущей через генератор частоты соединен с соответствующими входами ключа, выход которогосоединен с вторым входом фазовогодетектора, а также первый адаптивныйфильтр и первый анализатор,.о т л ич а ю щ е е с я тем, что, с цепьюповышения помехоустойчивости при воздействии двух сосредоточенных помех,введены второй режекторный фильтр,блокуправления, два блока приемника,второй адаптивный Фильтр, второй анализатор и сумматор, причем первыевходы второго режекторного Фильтрапервого и второго блоков приемниковявляются входам устройства, выход второго режекторного Фильтра соединен свторым входом первого коммутатора,третий вход которого и третий входвторого коммутатора соединены с первыми выходами первого и второго анализаторов, второй выход первого анализатора соединен с вторым входом первогорежектарного Фильтра, второй выходвторого анализатора соединен с вторым входом второго режекторного фильтра, первый выход первого блока приемника соединен с входом первого анализатора, вход второго анализаторасоединен с первым выходом второгоблока приемника, вторые выходы первого и второго блоков приемниКа соединены соответственно с первыми входами первого и второго адаптивных фильт,ров, вторые входы каторых соединеныс выходом широкополосного усилителя,вход которого соединен с выходом вычитателя, второй вход которого соединен с выходом сумматора, входы которого соединены с выходами адаптивных фильтров,третий выход первого блока приемникасоединен с первым входом блока управления, второй и третий входы которогосоединены с четвертым выходом первогоблока приемника, третий выход второгоблока приемника, соединен с четвертымвходом блока управления, пятый и шес-той входы которого соединены с четвертым выходом второго блока приемника,первый и второй выходыблока управления соединены соответственно с вторы 16 ООООО б30 ми входами первого и второго блоков приемника.2. Устройство по п. 1, о т л и ч аю щ е е с я тем, что блоки приемника содержат входной блок, первый вход которого соединен с входом порогового .блока и является первым входом блока 1 приемника, первым выходом которогоявляется выход входного блока, соеди ненный с первыми входами смесителя и аналого-цифрового преобразователя,выход которого является третьим выходом блока приемника, выход порогового блока соединен с вторым входом аналогоцифрового преобразователя и входом триггера, который является вторым входом блока приемника, четвертым выходом которого является выход триггера, соединенный через последовательно соединенные генератор пилообразного напряжения, первый управитель, блок задержки и гетеродин с вторым входом смесителя,. выход частотного детектора через второй управитель соединен с 25 вторым входом входного блока, выход смесителя через усилитель промежуточной частоты соединен с входом частотного детектора и является вторым вы-.ходом блока приемника.3. Устройство по п. 1, о т л и -ч а ю ц е е с я тем, что блок управления содержит генератор меток, выход которого соединен с первыми входами первого и второго счетчиков,вторые входы которых являются соответственно третьим и шестым входамиблока управления, выходы счетчиковсоединены с входами блока сравнениявремени, входы блока сравнения данных1 40 являются первым и четвертым входами блока управления, а выход соединен с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с соответствующими выходами блока сравнения времени, входы первого инвертора и первого формирователя адреса являются пятым входом блока управления, выход первого формирователя адреса соединен с первым и вторым входами первого оперативного запоминающего устройства, третий вход .которого соединен с выходом первого инвертора, соединенным с выходом второго элемента И-НЕ, выход первого оперативного запоминающего устройства через последовательно соединенные второй инвертор и первый блок сравнения адресов соединен с входом третьего инвертора, выход которого является первым выходом блока управления, входы четвертого инвертора и второго формирователя адреса являются вторым входом блока управления, выход второго формирователя адреса соединен с первым и вторым входами второго оперативного запоминаюцего устройства, третий вход которого соединен с выходом четвертого инвертора, соединенным с выходом первого элемента И-НЕ, выход второго опе. ративного запоминаюцего устройства через пятый инвертор соединен с входами первого.и второго блоков сравнения адресов, выход второго блока сравнения адресов соединен с входом шестого инвертора, выход которого является вторым выходом блока управления.1600000 Составитель Н, ЛазареваТехред М,Дидык Корректор Л. Бескид актор ЮСереда Тираж 527 Подписно Заказ 3151 водственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 П Государственного комитета по иэобретени 113035, Москва, Ж, Раушская и открытиям при Габ., д 4/5

Смотреть

Заявка

4620516, 14.12.1989

ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И

ИВАНОВ МИХАИЛ АНАТОЛЬЕВИЧ, КУДИНОВ СЕРГЕЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: H04L 27/32

Метки: модуляцией, приема, сигналов, частотно-фазовой

Опубликовано: 15.10.1990

Код ссылки

<a href="https://patents.su/9-1600000-ustrojjstvo-dlya-priema-signalov-s-chastotno-fazovojj-modulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема сигналов с частотно-фазовой модуляцией</a>

Похожие патенты