Устройство для преобразования входных двоичных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 886299
Авторы: Заславский, Ройзин, Трест
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(61) Дополнительное к авт, свид-ву(22) Заявлено 200979 (21) 282 б 399/18-09с присоединением заявки Но -(51)М, Кт,зН 04 Ь 25/08 Н 04 Ь 11/08 Государственный комитет СССР по делам изобретений н открытий(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ВХОДНЫХ ДВОИЧНЫХ СИГНАЛОВИзобретение относится к устройствам передачи данных и может использоваться в устройствах выявления ошибок при передаче двоичной инФормации.Известно устройство для преобразования входных двоичных сигналоваппаратуры передачи данных, содержащее первый амплитудный селектор,первый вход которого соединен с первым входом второго амплитудного селектора и является одним из входовустройства, другим входом которогоявляется второй вход второго амплитудного селектора, соединенный совторым входом первого амплитудногоселектора, выход которого через инвертор подключен к первому входувыходного триггера (11,Однако известное устройство имеет нйзкую достоверность преобразования.Цель изобретения - повышение до"стоверности преобразования путемопределения обрыва линии на входахустройства после установления соединения.Для достижения поставленной целив устройство для преобразования входных двоичных сигналов аппаратуры передачи данных, содержацее первый амплитудный селектор, первый вход которого соединен с первым входом второго амплитудного селектора и является одним из входов устройства,другим входом которого является второй вход амплитудного селектора, соединенный со вторым входом первого амплитудного селектора, выход которогочерез инвертор подключен к первомувходу выходного триггера, введеныдополнительный инвертор, включенныймежду выходом второгб амплитудногоселектора и вторым входом выходноготриггера, и последовательно соединенные элементы И и элемент задержки,выход которого подключен к третьемувходу выходного триггера, при этомвыходы первого и второго амплитудных селекторов подключены ко входам20 элемента И,На чертеже представлена структур"ная электрическая схема предлагаемого устройства.Устройство для преобразованиявходных двоичных сигналов аппаратуры передачи данных содержит первый1 и второй 2 амплитудные селекторы,инвертор 3 и дополнительный инвертор4,элемент И 5, элемент 6 задержки и30 выходной триггер 7.886299 Формула изобретения 85 Тираж 701 Подписное каз 1 ВНИИПИ тф, г.ужгород,ул.Проектная,4 иал ПП Устройство работает следующим образом.При наличии на входе устройства сигналов, соответствующих определен" ным позициям, например А и Е;на выходах раэнополярных амплитудных селекторов 1 и 2 соответственно появ 5 ляются (после инвертирования в инверторах 3 и 4) единичные сигналы управления выходным триггером 7.,При этом на выходе элемента И 5 возникают короткие сигналы управления, длительность которых равна длительности фронтов и срезов входных сигналов на уровне порогов срабатывания амплитудных селекторов 1 и 2.Поскольку время задержки элемен та 6 выбрано заведомо большим возможной длительности фронтов и срезов входных сигналов, то на выходе элемента 6 задержки не появляются сигналы, воздействующие на выходной триг-щ гер .7.При пропадании. на входах устройства сигналов, соответствующих позициям А и 2, одновременно на выходе ам.плитудных селекторов 1 и 2, появляются единичные потенциалы, а на выходах инверторов 3 и 4 - сигналы нулевого уровня, которые не воздействуют на выходной триггер 7.Наличие единичных потенциалов на входах элемента И 5 приводит к появлению на выходе элемента б задержки через время, равное выбранному времени задержки, сигнала управления. Этим сигналом выходной триггер устанавливается в положение, соответст 35 вующее наличию на входе устройства сигнала позиции А.Таким образом, в предлагаемом устройстве при обрыве линии после установления соединения выходной 4 триггер 7 устанавливается в положение, соответствующее приему стартовой позиции на входе устройства,т.е. в положение, при котором в устройстве по истечении определенного времени фиксируют перерыв и, следовательно, исключается ложный отсчет ошибок.Информация о пропадании на входе устройства сигналов обеих полярностей одновременно (обрыв линии) в виде сигнала управления выходным триггером 7 может быть выведена.непосредственно на индикатор.Предлагаемое устройство позволяет повысить достоверность преобразования информации, передаваемой в виде двоичных сигналов. Устройство для преобразованиявходных двоичных сигналов аппаратуры передачи данных, содержащее первый амплитудный селектор, первыйвход которого соединен с первым входом второго амплитудного селектораи является одним из входов устройства, другим входом которого являетсявторой вход второго амплитудного селектора, соединенный со вторым входом первого амплитудного селектора,выход которого через инвертор подключен к первому входу выходноготриггера, о т л и ч а ю щ е е с ятем, что, с целью повышения достоверности преобразования путем определения обрыва линии.на входах устройства после установления соединения, в него введены дополнительныйинвертор, включенныи между выходомвторого амплитудного селектора ивторым входом выходного триггера, ипоследовательно соединенные элементы И и элемент заДержки, выход которого подключен к третьему входу выходного триггера, при этом выходыпервого и второго амплитудных селекторов подключены ко входам элемента И,Источники информации,принятые во внимание при экспертизе1. Входное устройство к комплекту аппаратуры передачи данных Аккорд.-РЮ 2.770.033.Т 07, 1978.
СмотретьЗаявка
2826399, 20.09.1979
ПРЕДПРИЯТИЕ ПЯ В-8791
ЗАСЛАВСКИЙ ВИКТОР ИЗРАИЛЕВИЧ, РОЙЗИН ВЛАДИМИР ЛЬВОВИЧ, ТРЕСТ АРОН ИСААКОВИЧ
МПК / Метки
МПК: H04L 25/08
Метки: входных, двоичных, преобразования, сигналов
Опубликовано: 30.11.1981
Код ссылки
<a href="https://patents.su/2-886299-ustrojjstvo-dlya-preobrazovaniya-vkhodnykh-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования входных двоичных сигналов</a>
Предыдущий патент: Стартстопное приемное устройство
Следующий патент: Частотный манипулятор
Случайный патент: Устройство для отладки программ