Устройство для приема адресных сигналов в асинхронно импульсных системах связи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 777870
Автор: Хомич
Текст
(1 1) 777870 С 1 ПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советский Социалистический Республик(43) Опубликовано 07.11.80. Бюллетень4 (45) Дата опубликования описания 07,11.8(71) Заявитель Пензенский завод-ВТУЗ при Заводе ВЭМлиал Пензенского политехнического института 4) УСТРОЙСТВО ДЛЯ ПРИЕМА АДРЕСНЫХ СИГНАЛ В АСИНХРОННО-ИМПУЛЬСНЪХ СИСТЕМАХ СВЯЗИр д Государственный комитет (23) Приоритет 1Изобретение относится к электросвязи и может применяться в радиотелеметрических системах с кодовым разделением каналов (сообщений) .Известно устройство для приема сигналов в асинхронно-импульсных системах связи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми 10 входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сигналов и входами приемников информации 11.Однако известное устройство обладает 15 повышенной вероятностью выделения ложного сигнала, вызванного сочетанием кода адресов других сообщений (каналов) .Цель изобретения - повышение помехоз ащищенности. 20Для этого в устройство для приема адресных сигналов в асинхронно-импульсных системах связи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сигналов и входами приемников информации, 30 введены последовательно соединенные пороговый блок и логический блок, выходы которого подключены к дополнительным входам регистра сдвига, при этом выходы дешифратора соединены с входами порогового блока и соответствующими входами логического блока.На чертеже приведена структурная электрическая схема предложенного устройства,Устройство для приема адресных сигналов содержит блок 1 приема импульсных сигналов, регистр сдвига 2, дешифратор 3, ключи 4, приемники 5 информации, логический .блок б, пороговый блок 7,Устройство работает следующим обр зом.С блока 1 приемника импульсных сигналов коды адресов передаваемых сообщений поступают в регистр сдвига 2, имеющий отводы, соответствующие кодам адресов с пассивной паузой.Дешифратор 3 осуществляет выделение адресов при полном или частичном совпадении импульсных сигналов на определенных отводах регистра сдвига 2 и открывает соответствующий ключ 4 для поступления кода измерения в приемник 5 информации,Одновременно селектируемый адрес с выхода дешифратора 3 поступает на логический блок б кодов адресов, который выИзд.579 Тираж 772Государственного комитета СССР по делам изобретений 113035, Москва, Ж-З 5, Раушская наб д. 4(5 Заказ 49/1НПО По одписное открытий ография, пр. Сапунова, 2 рабатывает сигналы, предназначенные для стирания импульсов, соответствующих коду выделенного адреса, в регистре сдвига 2 с помощью элементов НЕТ.В результате этого импульсы кода вы деленного адреса в сочетании с принимаемыми импульсами последующего кода адреса не смогут образовать ложный адрес сообщения, что выгодно отличает предложенное устройство от прототипа. 10Необходимо отметить, что хотя на передаче коды адресов различных сообщений выбираются так, чтобы они имели определенные, свойственные только им интервалы между импульсами, тем не менее, возможно образование ложного кода адреса и при одновременном приеме кодов адресов нескольких сообщений. При этом выделение ложного адреса может привести к невыделению последующих передаваемых адресов. Поэтому для защиты устройства от ложного выделения адресов при одновременном приеме кодов адресов к выходам дешифратора 3 подключен пороговый блок 7, срабатывающий при одновременном выделении (К+1) или больше адресов и блокирующий логический блок 6, а при необходимости и приемник 5 информации.Если при этом ансамбль кодов адресов выбран таким образом, что одновременная передача К или меньше адресов в сумме йе образует кода другого адреса или на передаче ограничено число одновременно передаваемых адресов величиной К, то на приеме пороговый блок 7 при срабатыва 4нии обнаружит ситуацию ложного выделе. ния адреса.Таким образом, предложенное устройство позволяет существенно снизить вероятность выделения ложного адреса, вызванного сочетанием кодов адресов других сообщений, как в случае одновременного приема кодов адресов нескольких сообщений, так и при приеме последующих кодов адресов сообщений. Формула изобретенияУстройство для приема адресных сигналов в асинхронно-импульсных системах связи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сигналов и входами приемников информации, о т л ич а ю щ ее с я тем, что, с целью повышения помехозащищенности, введены последовательно соединенные пороговый блок и логический блок, выходы которого подключены к дополнительным входам регистра сдвига, при этом выходы дешифратора соединены с входами порогового блока и соответствующими входами логического блока,Источники информации,принятые во внимание при экспертизе1. Агаджанов И, А, и др. Основы радиотелеметрии, М., Министерство обороныСССР, 1971, с. 148 - 151 (прототип).
СмотретьЗаявка
2675770, 13.10.1978
ПЕНЗЕНСКИЙ ЗАВОД-ВТУЗ ПРИ ЗАВОДЕ ВЭМ ФИЛИАЛ ПЕНЗЕНСКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА
ХОМИЧ ИГОРЬ ФРАНЦЕВИЧ
МПК / Метки
МПК: H04L 25/30
Метки: адресных, асинхронно, импульсных, приема, связи, сигналов, системах
Опубликовано: 07.11.1980
Код ссылки
<a href="https://patents.su/2-777870-ustrojjstvo-dlya-priema-adresnykh-signalov-v-asinkhronno-impulsnykh-sistemakh-svyazi.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема адресных сигналов в асинхронно импульсных системах связи</a>
Предыдущий патент: Клавишный переключатель
Следующий патент: Устройство для формирования сложного сигнала с частотной и частотно-фазовой манипуляцией
Случайный патент: Интегратор