Устройство циклового фазирования
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалистических Республик(22) Заявлено 15.07.77 (21) 2508050/18-09 04 1. 7/О вки-присоединением з3) Приоритет --арстеенный номететСССРделам изобретенийн открытий 3) УДК 62.39 .6 Б 2 (088,8) бликовано 25.04.79. Бюллетень 15 ия описания 26. Оф,Дата опубликЕмельянов, В. А, Зеленцов и таш 7) Заявите 54) УСТРОЙСТВО ЦИКЛОВОГО фАЗИРОВА ния содери третий триггер 6, элемента фазиров й, второ четчнк 5, 8 и два раб ледуИзобретение относится к технике связи и может использоваться в системах связи, где требуется осуществление циклового фазирования в условиях интенсивных помех,Известно устройство циклового фазирования. содержащее дешифратор и последовательно соединенные первый и второй элементы ИНЕ, счетчик, триггер и третий элемент И - НЕ, выход которого подключен к другому входу триггера и входу второго элемента И - НЕ, на другой вход которого и вход первого элемента И - НЕ подан синхросигнал Ц.Однако данное устройство имеет невысокую точность синхронизации.Цель изобретения - повышение точности синхронизации. Для этого в устройство циклового фазирования, содержащее дешифратор и последовательно соединенные первый и второй элементы И - НЕ, счетчик, триггер и третий элемент И - НЕ, выход которого подключен к другому входу триггера и входу второго элемента И - НЕ, на другой вход которого и вход первого элемента И - НЕ подан синхросигнал, введены два элемента ИЛИ и два элемента И, при этом пеовый выход дешифратора че 2рез последовательно соединенные первый элемент И и первый элемент ИЛИ подключен к другом вход первого элемента И - НЕ и к другому входу третьего элемента ИНЕ, выход которого подключен к дополнительному входу счетчика, а через последовательно соединенные второй элемент ИЛИ и второй элемент И - к другому входу первого элемента ИЛИ, причем выход триггера соединен с другим входом первого элемента И, дополнительный выход триггера подключен к другому входу второ о элемента И, при этом первый выход дешифратора подключен к другому входу второго элемента ИЛИ.На чертеже изображена структурнаяложенного устройэлектрическая схема предства,Устройство цикловогожит дешифратор 1, первы.элементы И - НЕ 2, 3; 4, сдва элемента ИЛИ 7,И 9, О,2 С П редложен ное устройющим образом. При появлении в дешифраторе 1 комбинии, отличающейся от маркера не более ч1)5876)5 Формула изобретения 031 ИИПИ Заказ 2080/55 Тираж 774 Подни(нрФилиал П ПП П ат( нт, г. Уа горо)3, ул. Проентнан в Р 1)а:1 Р 51,33 х, 31 а (.ГО 811 хО(3 с 3 О 151 л 51 етсЯ им- ИУ,1 ьс: Е Як как в н 33(азы 1 оч с(ктЯнии 11 олГО- танлинакиций нот(нцмл с три Срз 6 полает. с 51 на элсмен Г9, то имихльс с;и н 13(фратори 1 иП)холиг через эчеч(нт И 9, ИЛИ 8, И НЕ. 4 на пьхол устр3(ства. Этот же импульс с выхода элемента ИНЕ. 4 перебрасывает триггер 6, закрывая тем самым элемент И 9 лля прохождения сигнала о наличии маркера и Открывая элемент И 1 О, Устройство перехолит из режима поиска маркерарежим поллержания синхронизма, что характеризуется прежде всего работой по более грубому порогу дешнфратора 1 (допускается большее число ошибок в маркере).Импульсы, свидетельствуктщие о поступлении в дешифратор 1 комбинаций, отличаю. щихся от маркера не более, чем в В+р разрядах, где Ви р выбира(отся в за(зисимости от структуры маркера, минимального хеммингова расстояния его до л)обой комбинации такой же длительности в информационной последовательности, характеристик помех) про - ходят через элемент ИЛИ 7, элемент И 1 О, элемент ИЛИ 8 на вход элемента И - НЕ 2. Элемент ИНЕ 2 выдает сигнал верно, поступающий на вход триггера 6, устанавливая счетчик 5 в нулевое состояние. Если же дешифратор 1. не обнаружил маркера в этот момент времени, входной импульс проходит чеез элемент И - НЕ 3 как сигнал невер 3(озаписывает в счетчик 5 единицу. При поступлении двух полрял сигналов неверно счетчик 5 выдает сигнал, поступакнций на вход триггера 6 и перебрасывающий последний в исходное состояние. Такич образом, элемент И 9 вновь открыт, а элемент И 1 О в - закрыт для прохождения импульсов с децифратора 1. Устройство возвра 3 пается в исходное состояние и переходит вновь в режим поиска маркера по меньшему порогу. Г 1 ри использовании предложенного устройства увеличивается вероятность вхождения в цикловой синхронизм в условиях интенсивных помех, когда возможны искажения отдельных элементов маркерной последовательности за счет рабо.ты дешифратора 1 в начальный момент при поиске маркера по ненулевому порогу, Уменьшается вероятность сбоя синхронизча, так как при переходе в режим поддержания синхронизма дешифраторработает по более грубому порогу, чеч в н(1 чальныи чмен( Возможность такой работы ус:О 3 л( на тс м, что устро 3 ст 3 О в этом рс жиче Осу(цествляет опрос лешифратора 1 на наличие в неч чаркера лишь в строго Определенные моменты времени, когда появление маркера наиболее вероятно.Кроме того, уменыненне вероятностисбоя синхронизма достигается тем, что репиние о сбое синхронизма и переход в режим поиска маркера принимается лишь при 2 х сбоях полряд. В условиях сильных помех вероятность искажения элементарного символа в маркерной последовательности очень велика, поэтому возможно возникновение чис.ла ошибок, большего, чем порог.1 э Устройство пиклового фазирования, содержащеее дешифратор и последовательно со 26 елиненные первый и второй элементы И - НЕ,счетчик, триггер и третий элемент И - НЕ,выход которого подключен к другому входутриггера и вхолу второго элемента И - НЕ,на другой вход которого и вход первого эле 2мента И - НЕ подан синхросигнал, отличаюи 4 ееся тем, что, с целью повышения точностисинхронизации, введены два элемента ИЛИи лва элемента И, при этом первый выход дешифратора через последовательно соединенные первый элемент И и первый элементАЙ(3 ИЛИ подключен кдругому входу первогоэлемента И - НЕ и к другому входу третьегоэлемента И - -НЕ, выход которого подклн)ченк дополнительному входу счетчика, а черезпоследовательно соединенные второй элемент ИЛИ и второй элемент И - к другомувходу первого элемента ИЛИ, причем выход .триггера соединен с другим входом первогоэлемента И, дополнительный выход триггераподключен к другому входу второго элемента И, при этом первый выход дешифратораподключен к другому входу второго элемента ИЛИ,Источники информации, принятые во внимание при экспертизе1. Шляпоберский В. И. Основы техни 3 сипередачи дискретных сообщений. М., Связщ4 1973. с, 297.
СмотретьЗаявка
2508050, 15.07.1977
ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО
ЕМЕЛЬЯНОВ ВАСИЛИЙ АЛЕКСЕЕВИЧ, ЗЕЛЕНЦОВ ВЯЧЕСЛАВ АЛЕКСЕЕВИЧ, ОСТАШОВ ИВАН ТИХОНОВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: фазирования, циклового
Опубликовано: 25.04.1979
Код ссылки
<a href="https://patents.su/2-658765-ustrojjstvo-ciklovogo-fazirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство циклового фазирования</a>
Предыдущий патент: Устройство автоматической установки оптимальных соотношений между напряжением порога и двоичного сигнала
Следующий патент: Устройство предсказания оценки качества в контрольных системах дискретных каналов связи
Случайный патент: Способ получения энантиомера 2-арилпропионовой кислоты