Анализатор сигнала тактовый синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П Союз Советских Социалистических Республик142,2.-09 ,51 0 рисоединением аявки "е Гасударственный номит Совета Министров ССС по делам изаоретенийи открытий 23) Приор 43) Опубликован 5. 04. 78, Бюл ець Хе 14 3) УДЬ. 601.394 ,662, О088,8 Дата опубл овац 1 я описани) Заявител НА,(ИЗАТОР С 1 ГНА.ГА Т 1 ТОО;.1 СИНХРОН ЗА: 11Изобретение относится к технике передачи дискретной информации и может использоваться в моделях систем с однократной и многократной фазовой модуляцией.Известен анализатор сигнала тактовой снхронизации, содержаший объединенные по вхйду основных н два дополнительных измерителя переходных помех, выходы которых подключены к соответствуюшим входам коммутатора, 2 выходы двух основных измерителей переходных помех через блок вычитания подключен к входу интегратора-сумматора 11.Однако известный анализатор облала, большим временем вхождения В синрониз.Цель изобретения - сокрашение времени вхождения в синхроцизм.Для этого в предлагаемый анализатор сигнала тактовой синхронизации введены делитель частоты, два элемента И, элемент И;11 и формирователь коротких импульсов. при этом выходы коммутатора подключены соответственно к одному из входов двух элементов И и к входам элемента ИЛИ, выход которого через формирователь коротких импульсов подключен к другим входам двух элементов И, между выходами которых и выходом интегратора-умматора включен делитель частоты. Н 11 ЧЕПТЕу(Е ,Е .ТВ.1 СН 2 СТрКГМПНся 2,1( ", йнче.кя хс,: .рс, 2 с 1( ГО 1 нс(,н(за1 р: С и ГН 2 Л; Та КТОБйй СН Н Х ОН П 32 НЦГ 1.Ана,111321 йр(1 лсрм 1 гт Ооъел 11 ненныс по 1 й ,В( ОСОВНЫ 11 ЛБН ЛОПОЛН 11 ТЕЛЬНЫХ 1131(." р(ггеля 1, 2 и 3. 4 нерехолн:х помех, Выходы К О Т 0 Р Ы Х0 Л К Г ГОС Н Ы К С 0 0 Г В Е Т С Т Б 10 Ш П 1 Б , 0- Л(1 М Кй л ТБТОР 2 О, 2 БЫ.ОЛЫ ЛБМХ ОС НОВ ЦЫ нз(ссо 1(т(е 1 1. 0 О" ньх помех четез л 01 (1 Быч 11 Г(1 пня полключец к Входу цнтс ратора. с 1. матор,. 7, делитель 8 частоты, лва элемента И 9 и 1 О, элемент 1,1 И 11 ц формирователь 2 КОРОТК. 1131 П,1 ЬСОВ, ГРИ ЭГОМ БЫ;ОЛЫ 1 йММ ТБТОра д ПОЛл 10 ЧСН 1 СйответТВец(10 ; 0 дцй 1 цз вколов двух элементов И ( ни к входам элемента И, И1 ыхол последцегй через формирователь 2 кйрйткцх импульсов (ц 1 лключсн к лрГ 1(к Вхйла 31:1 Б х э 101 ентов1, 11 1(.1, ежлм Выоле 1 м. кй Гй 1 ых н ВыхОло.1 1(нтсгт(2. тор 2-с 312 тйра Г (з(л(йчен делтель 8 ча.". (ть.Ан(11 цзатог райОтае лел ю 1 цнм Обр 230 Г 1 осгпаюшпй на вйл анализатора гру 1 поБой с 1(гнал, пйелставляюшцй обой 1 Ослслйвательность пось(лок с границам(1 между н 1(м;1, Подаст 1 ПБР 2, ЛЛЬНО Н 2 В;Одь ОНОВНЫХ Н дйпол н;(тельны измерителей 1 - -1 соответт Бенно с Б 32; мнй смсшснными зонамп (нн;срвал;1- мн ) и нтеГр(1 й(2 н(1 я.60335 Составитель В. ВеляковицТехрел О. Луговая Корректор Л. Гриц нко Тираж 805 Подписное Т. Янов8/56 сдактВякаяннсров СС 1.ид. 4/5роектная, 4 ега Советаний и открьаушская наб ж город, ул. осударственного ко 1по делая нвобрете35, Москва, Ж-З 5.ППП Патент, г. П 1 ИПИ 13 лиа,Величина выходного напряжения л 1 обого из основных и дополнительных измерителей 1-4 пропорциональна величине переходной помехи, которая минимальна у тех основных и дополнительных измерителей в 4, чьи зоны интегрирования попадают внутрь посылок. В случае точного синхронизма минимум переходной помехи обеспечивается на выходе основного измерителя 1 (2), осуществляющего интегрирование сигнала в пределах своей зоны (минимум напряжения на выходах основных измерителей 1 или 2). Если же границы посылок попадают внутрь одной из зон, то выходное напряжение соответствующего основного измерителя 1 (2) окажется большим. Коммутатор 5 определяет номер зоны, интегрирование сигнала внутри которой обеспечивает минимум переход ной помехи.Если минимум находится в пределах первой или второй зоц, то коммутатор 5 совместно с элементами И 9 и 10, элементами ИЛИ 11 и формирователем 12 не вырабатывает команду об изменении перенумерации) зоч. 11 роин 20 тегрцрованцая разность напряжений ца выходах основных измерителей 1 или 2 является сигналом рассццхроцизациц на выходе ацализе 1 тоэа, В результате чего Обесг 1 е 111 вается ОснОВ- цой режим с 1 аццоцарной подстройки границ ПОСЬ 1 ЛОК.Прц цсн 1 цда 1 иш границ посылок в третью цли четверту 1 о зону (минимум напряжения на Выходе дополнительного измерителя 3 4) на одном цз выхочов коммутатора 5 появляется полонитслНое напряжение, которос открывает спиц цз элементов И 9 (10), на другой вход которого В это же Время 1 юступает короткий по,1 Ожцте;1 ьцыц импульс, Выраоотанный форх 1 цроцатег 1 сх 12 1 рц идаче на него через элемс 1 п 1 ЛИ 1 эОо же по,1 ож 1 пельного напряжения. 1 мцульс ца Выходе элемента И 9 10) ;с 111 Н 11 вл 11 В 11 е 1 тниггер делителя 8, Г 1 рц котором минимум переходных пох 1 ех обеспечивается на основном измерителе 1 (2). 11 роцесс перецумерации зон заканчивается после подачи импу.1 ьса с элемента И 9 (О) на управляющие входы триггеров делителя 8, и время отработки сигнала коррекции определяется только быстродействием логических элементов.Время вхождения в синхронизм в этом анализаторе в два раза меньше по сравнению с известным, так как определяется временем выработки сигнала на выходах основных и дополнительных измерителей 1 - 4 и временем выработки команды перецумерации зон коммутатором 5, элементами И 9 и 10, элементами ИЛИ 11 и формирователем 12, чем достигается практически безынерционная отработка сигнала коррекции. Формула изобретенияАнализатор сигнала тактовой синхронизации, содержащий объединенные по входу два основных и два дополнительных измерителя переходных помех, выходы которых подключены к соответствующим входам коммутатора, а выходы двух основных измерителей переходных помех через блок вычитания подключен ко входу интегратора-сумматора, отличающийся тем, что, с целью сокра 1 цения времени вхождения в сццхронизм, введены делитель частоты, два элемента И, элемент ИЛИ и формирователь коротких импульсов, при этом выходы коммутатора подключены соответственно к одному из Входов двух элементов И и ко входам элемента ИЛИ, выход которого через формирователь коротких импульсов подключен к другим входам двух элементов И, между выходами которых и выходом интегратора-сумматора включен делитель частоты.Источники информации, принятые во внимание при экспертизе:1. Авторское свидетельство ГССР ЛЪ 496688, кл. 1 04 1. 7/02, 1974.
СмотретьЗаявка
2368142, 04.06.1976
ПРЕДПРИЯТИЕ ПЯ Р-6510
ПАЛОЧКИН ЮРИЙ ПЕТРОВИЧ, ЕВДОКИМОВ ВЛАДИМИР КУЗЬМИЧ, ГРИШУКОВ АЛЕКСАНДР АНДРЕЕВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: анализатор, сигнала, синхронизации, тактовый
Опубликовано: 15.04.1978
Код ссылки
<a href="https://patents.su/2-603135-analizator-signala-taktovyjj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Анализатор сигнала тактовый синхронизации</a>
Предыдущий патент: Устройство для преобразования двоичнодесятичного кода в аналоговый сигнал
Следующий патент: Устройство для синхронизации асинхронных импульсов записи и считывания информации
Случайный патент: Способ диагностики фаз острого перитонита