Аналоговая ячейка памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(23) ПриоритетОпубликовано 15.12.75,Дата опубликования о Гвсударственныи ковтитет Совета Уинистров СССР,327,668.8) ллетець М 46 по делам изобретений н открытийания 31.03. 2) Авторы изобретен И, Кузьмичев, Б ман и В. Г. Лесков 71) Заявитель 4) АНАЛОГОВАЯ Я Ч ЕЙ КА ПАМЯТ ыть использована в ифровых вычислих квантования сигх задержки и т. п. ейка памяти, содеррого соединен с завходом усилителящий вход - с источалов. В режиме замкнут, входной сигпамяти. В режиме сигсточникохт управляю Недостатком рассмотренной аналогово" ячейки памяти является малое время хранени информации, обусловленное дрейфом нуля усилителя-повторителя, конечным значением его входного сопротивления, конечной величиной сопротивления изоляции конденсатора памяти и утечки через разомкнутый ключ. При этом утечка через разомкнутый ключ существенно зависит от разности потенциалов между его электродами, т. е, от величины запомненного сигнала.В целях увеличения времени хранения информации предлагаемая ячейка содержит дополнительныц ключ, выход которого соединен с входом основного ключа, первый вход - с выходом усилителя-повторителя, второй вход - с входом ячейки памяти, а управляюи Я ю15 Ячейка памяти может б аналоговых и аналого-ц тельных машинах в схема палов по времени, в линияИзвестна аналоговая яч жащая ключ, выход кото поминающим элементом и повторителя, а управляю ником управляющих сиги писи информации ключ за нал заряжает элемент хранения ключ разомкнут,щпи вход - с ю щих налов.На чертеже показана схема предлагаемойаналоговой ячейки памяти.5 Выход дополнительного ключа 1 ячейкипамяти соединен с входом ключа 2, выход которого подключен к конденсатору 3 памяти и входу усцлителя-повторителя 4. Выход последнего соединен с входом ключа 1, второй 10 вход которого является входом ячейки памяти. Управляющие входы ключей подключены к источнику 5 управляющих сигналов.Аналоговая ячейка памяти работает следущцм образом,Прц появлении управляющего импульса цавыходе источника 5 ключ 2 замытыется, а ключ 1 переключается в такое положение, прц котором вход ячейки памяти соединяется через ключ 2 с конденсатором 3 и входом усц лцтеля-повторцтеля 4. Входной сигнал я:ейкцзапоминается ца конденсаторе и воспроизводиггся на выходе усилителя-повторителя (ца выходе ячейки), Этот режим работы ячейки является режимом запоминания.25 При исчезновении управляющего импульсана выходе источника 5 ячейка памяти переходит в режим хранецця, прц этом ключ 2 размыкается, а ключ 1 перекидывается в положение, прц котором выход усилителя-повторцте.30 ля соединен с входом ключа 2. На конденса.. Ю 1)ипкова За: аа 819,12 Из,1. М 21 5 Тиргек 590 Ц 1-1 ИИПИ Государствеи го комитета Совета Министров ССС по делам каобрстепий и открьггпш 113035, .33 сскс 1, 31(-85, Ращскак 1 аб., д. 1 5"пзасгся за счет уме.1 ь:исии 5. ОН 1 пбки хратес 1 и 51 осггсловлеппой т те:11:,аап 1 )е 13 сз к,1.О та 11 кяк ме 5 кд егО элскт 1)Ода 1 пп 3 в зтО:,1 13 еак 11- ыс р язпоств потенциалов р 213 иа Огпнокс усип 1 тсл 51-повто 1)ителя, г. с, О;111 зкя и иул 10. Формула изо Орете.1 И 51Аналоговая ячейка памяти, со:1 е 135 кащая 10 кл 1 О 1, вв 1 ход кото 13 ОО сое 11 ииспзапо 3111 Я 1 Ошпм з,.емеитом и входом усилителя-повтори. тсл 5:, я м.ЯЗ:яОщи 1 Вход -- с истОчникОм упра 13.,51 ющпх сигналов, О т л и и а ю щ я я с я тем, ит, с 11 ел 1 ио увслинеиия времени хранения .Н 1111 О 1)м 1 и 1:1 И, Она содер 5 кит дополнительныЙ КЛЮ:., ЗЫХОД КОТОРОГО СОЕДИНЕН С ВХОДОМ ОС;киного к.по 1 Я, псрв 11 й вход- с выходом усилителя-повторигеля, второй вход - с входом ячеики памяти, а управляющий вход - с ис. тсии:1 ком уп 1311 вляюших сигналов.
СмотретьЗаявка
1884148, 14.02.1973
ПРЕДПРИЯТИЕ ПЯ А-7284
КУЗЬМИЧЕВ ВЛАДИМИР ИВАНОВИЧ, ЛАНЦМАН БОРИС ИОСИФОВИЧ, ЛЕСКОВ ВИКТОР ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговая, памяти, ячейка
Опубликовано: 15.12.1975
Код ссылки
<a href="https://patents.su/2-495710-analogovaya-yachejjka-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговая ячейка памяти</a>
Предыдущий патент: Способ изготовления матриц для индуктивного постоянного запоминающего устройства
Следующий патент: Устройство для контроля цилиндрических стержневых запоминающих устройств
Случайный патент: Соединительная головка для пневматической магистрали