Устройство для синхронизации импульсов

Номер патента: 409353

Авторы: Бровнков, Савельев

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕН И Я К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 409353 Союз Советских Социалистических РеспубликЗависимое от авт. свидетельстваЗаявлено 13.Х 1.1971 ( 1724309/26-9)с присоединением заявкиПриоритетОпубликовано ЗО,Х 1.1973, Бюллетень4Дата опубликования описания 18.1 Ч,1974 М. Кл. Н 031 с 1/16 осударственный камит Совета Министров ССС по делам изобретений УДК 621.374.33(088,8) открмтии Авторыизобретения. П. Бровкков и Н, В. Савелье Заявите УСТРОИСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ 2 Изобретение относится к области импульсной техники и может использоваться для синхронизации цифровых устройств и для контроля аппаратуры.Известно устройство для синхронизации им пульсов, содержащее триггер, подсоединенный одним входом к источнику входных импульсов, а другим через каскад задержки к выходу устройства, и комбинационную логическую схему, включенную между выходом триггера 10 и выходом устройства.Однако при работе таких устройств на выходе устройства появляются паразитные выборы с частотой следования синхронизирующих импульсов. 15Целью изобретения является повышение надежности устройства.Это достигается тем, что в предлагаемом устройстве комбинационная логическая схема выполнена в виде синхронизированного триг гера, состоящего из последовательно соединенных двухвходовой схемы совпадения и триггера со счетным входом. Выход схемы совпадения, подсоединенной одним из входов к источнику синхронизирующих импульсов, под. 25 ключен к счетному входу триггера.На чертеже приведена блок-схема предлагаемого устройства для синхронизации импульсов.Оно содержит триггер 1, подсоединенный 30 входом 2 к источнику входных импульсов, а входом 3 через каскад 4 задержки к выходу 5 устройства, и комбинационную логическую схему 6, выполненную в виде синхронизированного триггера, состоящего из последовательно соединенных двухвходовой схемы 7 совпадения и триггера 8 со счетным входом. Комбинационная логическая схема 6 включена между выходом 9 триггера 1 и выходом 5 устройства, Выход схемы совпадения, подсоединенной входом 10 к источнику синхронизирующих импульсов, подключен к счетному входу триггера 8.Устройство работает следующим образом.В исходном состоянии триггер 1 находится в состоянии О, на выходе 9 триггера также нулевой потенциал, который поступает на вход схемы 7 совпадения. Независимо от потенциала на входе 10 схемы совпадения на ее выходе поддерживается нулевой потенциал. Триггер 8 со счетным входом находится в исходном состоянии, и на выходе 5 устройства сигналотсутствует.При поступлении на вход 2 триггера 1 входного импульса последний опрокидывается, и 1 с выхода 9 триггера поступает на вход схемы 7 совпадения. Поступивший вслед за этим на вход 10 импульс синхронизации проходит через схему совпадения, поступает на счетный вход триггера 8 и опрокидывает его.Тираж 780тета Совета Министров СССРий и открытийская наб д. 4/5 Изд. ЛЪ 10 Э 7 Государственного конг по делам изобрете Москва, Ж, Раушказ 853/3ЦНИИ дписно Типография, пр, Сапунова, д. 2 3Следующий синхронизирующий импульс, поступивший на вход 10, проходит через схему совпадения и возвращает триггер 8 в первоначальное состояние. Зтот же импульс с выхода триггера 8 проходит на выход 5 устройства и на вход каскада 4 задержки. Задержанный импульс поступает на вход 3 триггера 1 и возвращает его в исходное состояние.При работе устройства возможны случаи перекрытия импульсов на входах 2 и 10 в любых комбинациях. Разрешающий прохождение синхронизирующих импульсов потенциал с триггера 1 и синхронизирующий импульс с входа 10 могут перекрыться произвольным образом. В результате первый прошедший через схему 7 совпадения синхронизирующий импульс может быть поврежден (укорочен). Однако этот импульс не является выходным и служит лишь для опрокидывания триггера 8. Если длительность поврежденного импульса на выходе схемы 7 совпадения достаточна для срабатывания триггера 8, последний перебрасывается. Следующий синхронизирующий импульс возвращает триггер 8 в исходное состояние, поступает на выход 5 устройства и через каскад 4 задержки на вход триггера 1, возвращая его в исходное состояние. 4Если с выхода схемы совпадения снимаетсяпервый синхронизирующий импульс, настолько укороченный, что он не в состоянии перебросить триггер 8, то триггер перебросится вто рым синхронизирующим импульсом, а третийсинхронизирующий импульс поступит на выход 5,Предмет изобретения10 1. Устройство для синхронизации импульсов, содержащее триггер, подсоединенный одним входом к источнику входных импульсов, а другим через каскад задержки к выходу устройства, и комбинационную логическую схему, 15 подключенную между выходом триггера ивыходом устройства, отличающееся тем, что, с целью повышения надежности, в нем комбинационная логическая схема выполнена в виде синхронизированного триггера, 20 2. Устройство по п. 1, отличающеесятем, что синхронизированный триггер содержит последовательно соединенные двухвходовую схему совпадения и триггер со счетным входом, при этом выход схемы совпадения, 25 подсоединенной одним из входов к источникусинхронизирующих импульсов, подключен к счетному входу триггера.

Смотреть

Заявка

1724309

Авторы изобретени витель

В. П. Бровнков, Н. В. Савельев

МПК / Метки

МПК: H03K 5/153, H03L 7/099

Метки: импульсов, синхронизации

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-409353-ustrojjstvo-dlya-sinkhronizacii-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации импульсов</a>

Похожие патенты