Аналого-цифровое делительное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалистических Реслуолик( 1609962/18-24 Кл. Ст 06 д 7/1 аявлено ЗО,Х.19 аявкис присоединениПриоритет Комите ло делам зооретеиий и открытий ори Совете Министров СССРллетень1 УДК 681,335,513(088.8) убликовано 05.Ч.19 та опубликования описания 26.Ч.197 Авторыизобрете В. Д. Самойлов и Л, И. Тарасенко - Зелена Институт кибернетики АН Украинской ССР Заявител НАЛОГО-ЦИФРОВОЕ ДЕЛИТЕЛЬНОЕ УСТРОЙСТВ входом езистор ния. Д входы вателей с управляющи правляемогоком пер емножпоступают нающих преобраз мяти соединено рядного кодоу цифровым бло х, и делитель рядных следя лог в к. ази с имое -разНа чертеже показа длагаемое устрой Изобретение относится к области вычислительной техники и может быть применено в аналого-цифровых вьсчислительных системах.Известны делительные устройства, использующие устройства умножения с комбинированным представлением информации, включенные в цепь обратной связи решающего усилителя.Такое конструктивное исполнение известных устройств не позволяет применять их в матричных моделях, так как проводимость, включения и обратную связь решающего усилителя, влияет на значение всех коэффициентов данной строки системы уравнений,Цель изобретения - расширение функциональных возможностей устройства.Это достигается тем, что в него дополнительно введены два тт-разрядных следящих преобразователя аналог - код, устройство памяти и цифровой блок перемножения. При этом цифровой выход первого и-разрядного следящего преобразователя аналог - код соединен с устройством памяти, цифровой выход второго - с цифровым блоком перемножения, а аналоговый выход второго преобразователя - с аналоговым входом и-разрядного резистора. Цифровой блок перемножения связан с управляющим входом тт-разрядного кодоуправляемого резистора, устройство паство.10 Оно состоит из Й-разрядного кодоуправляемого резистора 1, и-разрядного кодоуправляемого резистора 2 (причем Йп), подключенных к точке 3 суммирования, и двух и-разрядных следяющих преобразователей 4 и 5 15 аналог - код. Выходы 6 и 7 преобразователей - цифровые (кодовые) - соединены соответственно с устройством 8 памяти, выдающим значения кодов в Й-разрядный кодоуправляемый резистор 7, и с цифровым бло ком 9 перемножения, выдающим значения кодов в и-разрядный кодоуправляемый резистор 2. Выходы 10 и 11 - аналоговые, причем напряжение в виде приращения переменной с выхода 11 является опорным напряжением 25 и-разрядного кодоуправляемого резистора 2,Устройство работает следующим образом.хДля выполнения операции деления х, = -х проводится математическое преобразование337790 1=х, С +Лх, х, т,. Изд, Мо 689 Тираж 448 Подписное Заказ 154816 ЦНИИПИ Типография, пр. Сапунова, 2 позволяющее заменить операцию деления операцией умножения. Для этого функцияЯх,) = -1Х 1 аппроксимируется кусочно-линейной функцией Ях,) = с, + т Лх 1 = 1 д, где С; - ордината середины -го отрезка ломаной;т, - тангенс угла наклона 1-го отрезкаломаной;и - количество отрезков ломаной,Тогда операцию деления можно представить в видех, = х,(с, + т,Лх,) = х,с + хатЛх, = х,с ++х, т,Лх где х, - значение переменной в кодовом виде.Параметры .ломаной с; и т; записаны в . устройство 8 постоянной памяти, Значение переменных(х", х 2), поступающие на входы 12 и 18 и-разрядных следящих,преобразователей4 и 5-аналог - код, разделяется на две части (известный принцип комбинированного представления переменных): одну наиболее существенную - выходы 6, 7, представленную после аналого-цифрового преобразователя небольшим числом старших разрядов, и другую - выходы 10, 11, представленную в аналоговой форме и равную разности между полной величиной и ее основной частью.х=х+Лх,где х - старшие разряды значения переменной в цифровой форме; Лх - приращение переменной в аналогой форме,Опорным налряжением для й-разрядного кодоуправляемого резистора 1, моделирующего коэффициент с; отрезка ломаной, является делимое х 2, Опорным напряжением для и-разрядного кодоуправляемого резистора 2, моделирующего произведение х т;, - приращение переменной в аналоговом виде на выходе 11 делителя х. Кодовое значение на выходе б делимого х 2, поступающее в блок, памяти, и кодовое значение на выходе 7 делителя х, в 5 момент их изменения служат сигналом на выполнение цифровым блоком 9 перемножения операции умножения х т; и на запись в кодоуправляемые резисторы 1, 2 новых значе ний коэффициент С; и произведения х т;.Выходной ток, поступающий к точке 3 суммирования, с точностью до отбрасываемого члена второго порядка малости, равного т; Лх Лхь модулирует операцию деления двух, переменных Предмет изобретения 20Аналого-цифровое дел ительное устройство,содержащее Й-разрядные и и-разрядные (причем Й и) кодоуправляемые резисторы, подключенные к точке суммирования, отли чающееся тем, что, с целью расширенияфункциональных возможностей устройства, в него введены дополнительно два а-разрядных следящих преобразователя аналог - код, устройство памяти и цифровой блок перемно жения, причем цифровой выход первого иразрядного следящего преобразователя аналог в к соединен с устройством памяти, цифровой выход второго и-разрядного следящего преобразователя аналог - код 35 соединен с цифровым блоком перемножения, аналоговый выход второго а-разрядного следящего преобразователя аналог - код соединен с аналоговым входом лразрядного резистора, цифровой блок пере множения соединен с управляющим входоми-разрядного кодоуправляемого резистора, устройство памяти соединено с управляющим входом Й-разрядного кодоуправляемого резистора и с цифровым блоком перемножения, а 45 входы первого а-разрядного следящего преобразователя аналог - код и й-разрядного кодоуправляе мого резистор а объединены.
СмотретьЗаявка
1609962
В. Д. Самойлов, Л. И. Тарасенко Зелена Институт кибернетики Украинской ССР
МПК / Метки
МПК: G06G 7/163
Метки: аналого-цифровое, делительное
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/2-337790-analogo-cifrovoe-delitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровое делительное устройство</a>
Предыдущий патент: Множительно-делительное устройство
Следующий патент: Устройство для возведения в квадратвсссоюэнаяпатгйткмлшшбиъл •d”t; a j-tf•••v-. “l»gt; amp; jjkta; xatvgt; amp;
Случайный патент: Вертикальный слип