Сеточный электроинтегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 241114
Авторы: Амель, Есенин, Озерский, Центральный
Текст
24 П 14 Союа Советских Социалистических Реслублик, 42 пт 4, 7/4 вле с присоединением заявкиКомитот оо делам изобретений и открыт ори Совета Министре СССР1 ПЕ, 6 06 а риорите 1,1 Ч.1969. Бюллет бликовано УДК 681.333.001.57(088 опубликования описания 26 Х 1 П.196 вторызобретепиявител ЕТОЧНЬ 1 Й ЭЛЕКТРОИ НТЕГРАТОР 20 Изобретение относится к области моделирования полей методом электрических сеток.Известны сеточные электроинтеграторы для определения характеристик нестационарны.;. процессов, например теплопроводности, содержащий сетку резисторов, блоки для задания начальных и конечных условий, запоминающий блок, коммутатор узловых точек сетки, измерительное устройство и регистрирующий блок.Основными недостатками известных устройств являются невысокая точность измерений и невозможность изменения параметров модели в процессе моделирования. Предложенныи электроинтегр атор отличается тем, что коммутатор узловых точек сетки, выполненный на щаговых искателях, через переключатель ограничения опрашиваемых узлов подключен к коммутатору циклов, один выход которого соединен с переключателем элементов памяти запоминающего блока, а другой - с индикатором циклов, а два других выхода коммутатора узловых точек сетки подключены к индикатору опрашиваемых узлов сетки и к последовательно соединенным измерительному устройству и регистрирующему блоку. Благодаря этому устройство повышает точность и ускоряет процесс измерения потенциаЛов узловых точек сетки. На чертеже показана функциональная схема предложенного автоматизированного сеточного электроцнтегратора.Интегратор содержит пульт управления 1, блок питания 2, задающий интегратор 8, шаговый коммутатор 4 опроса ц индикации узлов, переключатель 5 ограничения опрашиваемых узлов, шаговый коммутатор 6 циклов ц индикации циклов, индикатор 7 циклов, ицдкатор 8 опрашиваемых узлов, релейные переключатели 9 элементов памяти, измерительное устройство 10, регистрирующий блок 11 элементов памяти (запоминающего устройства) 12, блоки задания начальных ц граничных условий 18, конденсаторы 14 и 15.Узловые точки 1 - 1 подключены к элемецтам памяти запоминающего устройства 12, выполненного, например, по известной схеме ца емкостях с операционным усилителем, и к ламелям второго поля шагового коммутатора 4 опроса и индикаци узлов. Щетка искателя первого поля шагового коммутатора 4 опроса и индикации узлов подключена к общей заземленной точке, ламелц первого поля коммутатора 4 подключены к индикатору 8 опрашиваемых узлов, а пятые, десятые, двадцатые н т.д, ламели параллельно подключены к переключателю 5 ограничения опрашиваемых узлов. Общий вывод переключагеля 5 подключен к одному концу оомот и реле исходногооложе.Подписноео делампри Совете аказ 1868/6 Тираж 48 ЦНИИПИ Комитета зобретений и открытий Министров СС Москва, Центр, пр. Сова, д. 4 Типография, пр, Сапунова, 2 ния, на другой конец которой через первьш главный контакт шагового искателя подается питание +26 в.Щетка шагового искателя второго поля коммутатор а 4 подключена к из мер ительному уст. ройству 10, выход которого соединен с регисчрирующим блоком 11, Щетки обеих полей шагового искателя коммутатора б циклов и индикации циклов подключены к общей заземленной точке - 26 в.Все четные ламели первого поля коммутатора б запараллелены и подключены к обмоткам релейных переключателей 9 элементов памяти, другие концы обмоток которых соединены с источником питания +26 в. К контактам релейных переключателей 9 подключены конденсаторы 14 и 15 запоминающего устройства 10, причем конденсаторы 14 подключены одним концом к узловым точкам гх-сетки, а другим концом - к заземленной клемме; конденсаторы 15 подключены в обратные связи операционных усилителей запоминающего блока. Ламели второго поля коммутатора б подключены к индикатору 7 циклов.Пульт управления 1 соединен с блоком питания 2. Он управляет работой всех элементов интегратора и задающего генератора, а также задает начальные и граничные условия на Р- сетку через запоминающее устройство 12. Выходы схемы запоминающего устрой."гвг 12 через истоковые резисторы сетки осуществляют подачу начальных условий на Я-сетку в течение каждого цикла в ходе решения задачи,Предмет изобретения Сеточньш электроинтегратор для определения характеристик пестационарных процессов, например теплопроводности, содержащий сетку резисторов, блоки для задания начальных и конечных условий, запоминающий блок, коммутатор узловых точек сетки, измеритель ное устройство и регисгрирующий блок, отличаюа 1 ийся тем, что, с целью повышения точности и ускорения процесса измерения потенциалов узловых точек сетки, в нем коммутатор узловых точек сетки, выполненный на шаговых искателях, через переключатель ограничения опрашиваемых узлов подключен к коммутатору циклов, один выход которого соединен с переключателем элементов памяти запоминающего блока, а другой - с индикатором циклов, а два других выхода коммутатора узловых точек сетки подключены к индикатору опрашиваемых узлов сетки и и последова.тельно соединенным измерительному устройству и регистрирующему блоку.
СмотретьЗаявка
1220290
Е. Л. Есенин, П. П. Озерский, А. В. Амель нчик, Центральный научно исследовательский институт технологии
МПК / Метки
МПК: G06G 7/46
Метки: сеточный, электроинтегратор
Опубликовано: 01.01.1969
Код ссылки
<a href="https://patents.su/2-241114-setochnyjj-ehlektrointegrator.html" target="_blank" rel="follow" title="База патентов СССР">Сеточный электроинтегратор</a>
Предыдущий патент: Пневматическое чувствительное устройство
Следующий патент: Устройство для определения суммарных потерь мощности
Случайный патент: Массообменная тарелка