Матричный коммутатор с контролем

Номер патента: 1798914

Автор: Брусенин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 9)) 3 К 177 5)5 НОЕ ГОСУДАРСТВЕННОЕ ПАВЕДОМСТВО СССРГОСПАТЕНТ СССР) РЕТЕ АВТОРСКО СВИДЕТЕЛ(57) ком поль мах соде соде тран верт матике и быть исх системутатор )х узлов, еле, два а 2 И, инке селекифратор, триггер. муль 1 з.п зо 17 (ША) поступиесу коммутаторарует сигнал "Адивает в единиц ОПИСАНИЕ(56) Авторское свидетельство СССРМ 947353, кл. Н 03 К 17/74, 1984,(54) МАТРИЧНЫЙ КОММУТАТОР С КОНТРОЛЕМ Изобретение относится к автоматике и коммутационной технике и может быть использованодля непосредственной коммутации низкочастотных сигналов, а также для коммутации импульсных сигналов, цепей управления и контроля различных автоматизированных систем контроля и управления,Цель изобретения - повышение быстродействия и достоверности коммутации.На чертеже представлена функциональная схема устройства.Управляемый коммутатор содержит группу 1.1.1,16 поляризованных реле 2 с элементами Н Е 3, элементами 2 И 4,5 и транзисторными ключами б, 7, каждая из которых содержит четыре идентичных разряда коммутации 8,18.4, селектор адреса 9, стробируемый дешифратор групп реле 10, мультиплексор 11, четырехразрядную схему сравнения 12 и триггер 13, шины 14 и 15, выходы 16.Коммутатор работает следующим обраПусть по шине адреса код, соответствующий адр селектор адреса 9 форми рес", который устанавл Изобретение относится к авто мутационной технике, может зовано в автоматизированнь контроля и управления. Ко ржит матрицу комутационнь ржащих поляризованное р зисторных ключа, два элемент ор, контрольный выход, а так, адреса, стробируемый деш типлексор, схему сравнения, ф-лы, 1 ил. триггер 13 и разрушает работу дешифратора 10 и мультиплексора 11. Дешифратор 10 в соответствии со старшими разрядами шины данных 0407 выводит сигнал управления логической единицы на одну из вертикальных шин 15,1-15.16, поступающий на первые входы элементов 2 И 4,5. При наличии на горизонтальных шинах 14.1 - 14.4, образованных младшими разрядами шины данных 0003, сигналов уровня логической единицы схема 2 И 4 откроет транзисторный ключ 6 и контакты реле 2 переключатся й отключат корпус от конт- О рольных выходов 16,1 - 16.И, транзисторный (О ключ 7 в этом случае закрыт. При наличии на ь) горизонтальных шинах 14 сигналов уровня логического нуля элемент 2 И 5 откроет трэн- р зисторный ключ 7 и контакты реле 2 переключатся в исходное положение, соединив корпус с контрольными выходами 16.1 - 16 Я. Мультиплексор 11 подключает конт- ф рольные выходы 16.1 - 16.г) той группы реле 1,1 1,16, код которой определяет сгаршие разряды шины данных 04,07, на входы схемы сравнения 12. На вторые входы схемы сравнения 12 приходят сигналы младших разрядов шины данных 0003. При совпадении 0003 с контрольными выхо1798914 Составитель А.ЧаховскийТехред М, Моргентал Корректор А.Козори дак аказ 779 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5Производственно-издательский комбинат "Патент", г. Ужгород, ул Гагарина. 101,дами 16 схема сравнения 12 выдает сигнал совпадения (СС), который сбрасывает триггер 13. Сигнал с выхода триггера 13 "Данные приняты" через обратную связь (ОС) запрещает работу дешифратора 10, который убирает. сигнал логической единицы с вертикальных шин 15.1 - 15.М, через элементы 2 И 4, 5, транзисторные ключи 6, 7 снимают напряжение с обмоток реле 2, Соединениеустановлено и коммутатор сохраняет свое состояние до следующей команды управления.Формула изобретения 1. Матричный коммутатор с контролем, содержащий дешифратор, вертикальные и горизонтальные шины, в каждой точке пересечения которых расположен коммутационньтй узел, содержащий первый ключ, контакты которого образуют входы и выходы узла, о т л ич а ю щ и й с я тем, что, с целью повышения быстродействия и надежности, введены селектор адреса, триггер, мультиплексор, элемент сравнения, выход которого соединен с первым входом триггера, второй вход которого соединен с входом селектора и первым входом стробирования дешифратора, второй вход стробирования которого соединен с выходом "Данныеприняты" триггера, вход селектора адреса соединен С синхровходом матричного коммутатора, шина адреса которого соединена с адресным входом селектора адреса, первая группа разрядов шины данных соединена с входом дешифратора, каждый вход которого соединен с соответствующей вер тикальной управляющей шиной, с которойсоединен управляющий вход соответствующего коммутатора узла, горизонтальные управляющие шины соединены с второй группой разрядов шины данных, информа ционными входами соответствующих коммутационных узлов и первой группой входов элемента сравнения, вторая группа входов которого соединена с выходом мультиплексора, информационные входы которого соединены с контрольными выходами коммутационных узлов. 2, Коммутатор поп,1,отличающийс я тем, что каждый коммутационный узел 20 содержит второй ключ, инвертор, первый ивторой элементы И, поляризованное реле, первая и вторая обмотки которого соединены с выходом первого и второго ключей соответственно, входы которых соединены с 25 выходами первого и второго элементов И,первые входы которых соединены с управляющим входом. второй вход первого элемента И соединен с информационным входом, который подключен через инвертор 30 к второму входу второго элемента И, контакт реле соединен с контрольным выходом,

Смотреть

Заявка

4866759, 22.06.1990

КАЗАНСКИЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ РАДИОТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ

БРУСЕНИН АЛЕКСАНДР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03K 17/74

Метки: коммутатор, контролем, матричный

Опубликовано: 28.02.1993

Код ссылки

<a href="https://patents.su/2-1798914-matrichnyjj-kommutator-s-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Матричный коммутатор с контролем</a>

Похожие патенты