Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1169018
Автор: Протасеня
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛ ИСТИЧЕСКРЕСПУБЛИК 19) (И 901 4 611 С 9/00 СЕ(/Ятт с)3,фйл ПИСАНИЕ ИЗОБРЕТЕН СКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свид1030855, кл. б 11Авторское свидете1109798, кл. б 1127 тельство СССРС 19/00, 982.льство СССР С 19/00, 1983. Ж СР ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) (57) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее элемент ИЛИ, первую группу элементов ИЛИ, выходы которых подключены к входам элемента ИЛИ, элемент задержки и блок памяти, состоящий из групп регистров слова, группы триггеров, второй группы элементов ИЛИ и первой группы элементов задержки, выходы которых соединены с первыми управляющими входами регистров слова первой группы, группы элементов И, первые входы которых подключены к выходам регистров слова второй группы, и группы формирователей сигналов записи, первые входы которых являют ся одними из информационных входов устройства, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет фиксации момента времени поступления информации и обеспечения независимой записи информации по каждому из нескольких входов, в устройство введены дополнительные блоки памяти, таймер, генератор импульсов, формирователь одиночного импульса, распределитель пачек импульсов и распределители уровней напряжения, одни из входов которых соединены с выходами распределителя пачек импульсов, первый вход которого и вход элемента задержки подключены к выходу генератора импульсов, другие входы распределителей уровней напряжения, второй вход распределителя пачек импульсов, входы генератора импульсов, формирователя одиночных импульсов и таймера объединены и являются установочным входом устройства, информационным и тактовым входами котороло являются соответственно выход элемента ИЛИ и выход элемента задержки, при этом в каждый блок памяти введена вторая группа элементов задержки, выходы которых соединены с первыми входами элементов ИЛИ второй группы, выходы которых подключены к первым входам триггеров группы, вторые входы которых и вторые управляющие входы регистров слова первой группы соединены с выходами формирователей сигналов записи группы, первые входы которых соединены с первыми информационными входами регистров слова первой группы, выходы которых подключены к информационным входам регистров слова второй группы, входы блокировки которых соединены с выходами триггеров группы и входами элементов задержки первой группы, причем входы элементов задержки второй группы и вторые входы элементов И группы подключены к соответствующим выходам распределителей уровней напряжения, выходы элементов И группы соединены с соответствующими входами элементов ИЛИ первой группы, вторые информационные входы регистров слова первой группы и вторые входы формирователей сигналов записи подключены к выходу таймера, третьи управляющие входы регистров слова первой группы и вторые входы элементов ИЛИ второй группы соединены соответственно с выходом и входом формирователя одиночных импульсов, при этом в каждом дополнительном блоке памяти первые входы формирователей сигналов записи являются другими информационными выходами устройства, 1169018Изобретение относится к вычислительной технике, в частности к регистровым запоминаюцим устройствам.Целью изобретения является расширение функциональных возможностей устройства за счет фиксации момента времени поступлепя информации и обеспечения независимой записи информации по каждому из нескольких входов.На чертеже изображена функциональная схема предложенного устройства.Устройство содержит таймер 1, генератор 2 импульсов, распределитель 3 пачек импульсов, распределители 4 уровней напряжепия, первую группу элементов ИЛИ 5. элемент ИЛИ 6, формирователь 7 одиночного импульса и блоки 8 памяти, каждый изОд, .;:т пе 1, х 9 вторую 10 грушы регистров слова, группу триггеров 11, вт ру 0 груг пу элементов ИЛИ 12, группу э,сссптОБ И 13, формирователь 14 сигналов запс, первую 15 и вторую 16 группы э.с;гтов задержки. Устройство содержит такж э. лпт 17 задержки. Г 1 ри этом обозпачспы устаповочкыи 18 и информационные 19 входы, формационный 20 и тактовый 21 вход устройства.Число элементов ИЛИ 5 в группе, число рс 3 СП "свде.ТС;СЙ 4 урОВНЕЙ НакряжЕНИя И ело входов элементов ИЛИ 6 равно каждос числу выходов распределителя 3 пачек мпульсов. Число блоков 8 памяти равно сиолу раскрсделнтслсй 4 уровней напряжения, а ч ло формирователей 14 в каждом бок; 8 памя-, число регистров 9 и 10 слова, трпгсзов 11, элементов ИЛИ 12, элемекгов И 13 элементов 15 и 16 задержки, в каждогруппе равно числу выходов распрсдсллл 4 уровней напряжения. Ус гройство работает следующим обра- ЗОМ.Гсерсд началом работы по переднему фроту мпульского сигнала сброса, постусс .о га вход 18, устанавливаются в исх, .е положение таймер 1, распределитель: сп пределтели 4, запускается формирователь 7 и чепсз э.сет ИЛИ 12 сбрасываОтс . т;.сггерс 11.Расределтсь 3 формирует пачкимг, п,соя;, мпулв Ов, поступаОщих от генеРс СР; ,Р;сРС;СГЯЕТ ИХ ПОСЛЕДОВатСЛЬ- ю 00 м ВтсхО, ям слева псаправо 1 а КсД, ПЫ.;0П,Псс ОЧЕРСДУЮ ПаЧК М- уЬсос С .ОТ сПуЛЬСОВ В ПаЧКЕ, На Един:у бопя шсла выходов распределителя - 0 О.,спот с выходом распределите- Л, , с РсЛ ПОСЛЕДИй ИМПУЛЬС. КажДОй и,.,СопоступспоШей через пре- ,П,С цсГ. ВВС,с, 11 ССрССдСЛТСя 3, ОБа ,НСГ; .,РСсС ПСРВЫМ МПУЛЬСОМ ПаЧКИ д ул в Ов, осту нюшей через последуюЙ схо. распрсдс,тсля 3. Таким Образом,установкой в исходное положение распределителя 3 является установка его на первый слева выход.Каждый из распределителей 4 формирует на каждом своем выходе из поступающей пачки импульсов от распределителя 3 прямоугольный импульс, передний фронт которого совпадает с передним фронтом соответствующего этому выходу импульса пачки, 10а задний фронт совпадает с передним фронтом следующего импульса этой пачки и одновременно с передним фронтом прямоугольного импульса на следующем (слева направо) выходе этого же распределителя 4.Таким образом, с поступлением пачкиимпульсов на каждом слева направо выходе распределителя 4 поочередно появляется один импульс с длительностью, равной расстоянию между соседними импульсами пачкипо заднему фронту последнего импульса этой же пачки импульсов распределитель 4 устанавливается в исходное положение, при котором на всех его выходах отсутствуют сигналы.Формирователь 7 по переднему фронтусигнала сброса формирует одиночный импульс, передний фронт которого задерживается относительно переднего фронта сигнала на время, большее времени установки в исходное (нулевое) положение таймера 1, а также и на время, большее времени снятия сигнала блокировки с первого управляюше- ЗО го входа каждого регистра 9 после сбросаодноименного с этим регистром 9 триггера 11 по переднему фронту этого же сигнала сброса.Задний фронт одиночного импульса с выхода формирователя 7 появляется раньше, чем задний фронт соответствующего ему сигнала сброса, на время, большее временизадержки любого регистра 10, т. е. интервала времени между появлением информации на информационном входе регистра 10 и на его выходе плюс время задержки переписывания этой информации на выход соответствуюшего регистра 9,По переднему фронту сигнала с выходаформирователя 7, поступаюшего на третийуправляюший вход каждого регистра 9, вкаждый регистр 9 записывается параллелькый двоичный код первоначальной информации, присутствуюшей на его втором информационном входе, и параллельный двоичный код первоначальной информации, присутствующей на его первом информационком входе (нулевое значение момента времени с выхода таймера 1),:а по заднему фронту этого импульсного сигнала всяинформация в каждом регистре 9 переписывается ка его выход (таким образом, информация, записанная в любом из регистров 9, всегда присутствует на его выходе). С выхода регистра 9 информация поступает навход одноименного регистра 10 и через его время задержки появляется на его выходе.После этого по заднему фронту этого же сигнала сброса (по переднему фронту которого формирователь 7 сформировал импульс), запускаются таймер 1 и генератор 2.Таким образом, длительность импульса сигнала сброса выбирается с учетом временных задержек логических элементов, из которых изготовляется устройство, и времени полного выполнения описанных процессов.Генератор 2 импульсов формирует непрерывную периодическую последовательность одинаковых прямоугольных импульсов, скважность и период которых выбираются минимальными с учетом временных задержек элементов, из которых изготовляются распределители 3 и 4.Информация, представленная параллельным двоичным кодом (не в виде кодовых импульсов, а в виде уровней напряжения), поступает на вход 19 регистра 9 и вход формирователя 14 какого-либо из блоков 8 памяти. При изменении любого информационного уровня напряжения (с нуля на единицу или с единицы на нуль) на входе 19 формирователь 14 формирует одиночный импульс записи, который появляется на его выходе только сразу же после изменения младшего разряда (с нуля на единицу или с единицы на нуль) параллельного двоичного кода текущего времени (также представленного в виде уровней напряжения), поступающего с выхода таймера 1.По переднему фронту импульса записи, поступающего на второй управляющий вход регистра 9 и вход триггера 11, информация, представленная информационным словом, содержащим параллельный двоичный код изменившейся информации и параллельный двоичный код момента времени, когда произошло изменение этой информации, записывается в регистр 9, а по заднему фронту этого же импульса записи переписывается на его выход. При этом по переднему фронту этого же импульса записи перебрасывается триггер 11, формируя сигнал блокировки, запрещающий запись информации в регистр 10 и поступающий через элемент 15 задержки, где задерживается на время записи информационного слова в этот регистр 9, на первый управляющий вход регистра 9, блокируя запись в него очередной информации (для того, чтобы не потерять первоначально изменившуюся информацию).Точность момента времени изменения кода информации определяется младшим разрядом параллельного двоичного кода момента текущего времени, поступающего с выхода таймера 1, и может достигать несколько наносекунд или нескольких десятков наносекунд.При считывании информационного словавыхода регистра 10 с выходов распределителей 4 импульсы поочередно поступают на входы элементов И 13, которые поочередно открываются (сверху вниз), и информа ция поочередно с выходов регистров 10 через соответствующие элементы ИЛИ 5 и затем через элемент ИЛИ 6 поступает на выход 20 устройства.При этом каждое информационное слово на выходе 20 представлено параллельным двоичным кодом, содержит код информации и код времени поступления этой информации в устройство и может сопровождаться соответствующим тактовым импульсом, 25 поступающим с выхода генератора 2 черезэлемент 17 задержки на выход 21.При считывании импульс с выхода распределителя 4 поступает также через элемент 16 задержки (где задерживается на время, равное длительности этого импульса) и через элемент ИЛИ 12 на вход триггера 11, сбрасывая по своему переднему фронту сигнал блокировки с его выхода, в результате чего в регистр 10 может записаться новая изменившаяся информация с выхода регистра 9 (если таковая имеется), а регистр 9 подготовлен для принятия следующего информационного слова. Таким образом, при изменении информации на каком-либо из входов 19 эта из менившаяся информация вместе с кодом момента текущего времени, когда произошло это изменение информации, записывается в регистр 9 соответствующего блока 8, а периодическое последовательное считывание 45 информационных слов из регистров 1 О происходит независимо от записи информации в устройство, что исключает потерю информации внутри устройства.ВНИИПпо113035, Милиал ППП Редактор И. Николайчук Заказ 4620/46 Составител Техред И. В Тираж 584 И Государствен делам изобрете осква, Ж - 35,Патент, г. Ур О. Лугове В. Гордоноварес КорректоПодписноого комитета СССРий и открытийРаушская наб., д. 4/5жгород, ул. Проектная,
СмотретьЗаявка
3697809, 03.02.1984
ПРОТАСЕНЯ АЛЕКСАНДР АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G11C 9/00
Метки: буферное, запоминающее
Опубликовано: 23.07.1985
Код ссылки
<a href="https://patents.su/4-1169018-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Устройство для синхронизации памяти
Следующий патент: Устройство для подключения блоков памяти к источнику питания
Случайный патент: Задатчик давления