Устройство для отображения информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
1726740 ляющий вход бпока 3 памяти яркости.Блоки 4.1-4 к памяти фрагментов ра. ботают в режиме считывания, так как 5 в данном режиме с управляющего входа устройства на управляющий входблоков 4.1-4 к памяти фрагментов поступает сигнал логического нуля. Блок2 памяти признаков редактирования, 10 блок 3 памяти яркости и блоки 4,1-4 кпамяти фрагментов переключаются в режим считывания, как и во втором режиме вывода информации на экран блока 13 индикации без редактирования.15 Сигнал логической единицы в третьемразряде с третьего управляющего выхода блока 15 управления поступаетна четвертый вход блокалогической обработки, где через элемент 20 ИЛИ 22 поступает на объединенныепервые входы всех элементов И 23.1,23.223 та (фиг.3).С выхода блока 3 памяти яркостии-разрядный код признака редактиро вания по яркости каждого (х,у) элемента изображения поступают на адресный вход блока 2 памяти признаковредактирования, из которого считывается тп-разрядный код, характеризуюЗ 0 щий яркостное значение (х,у) элемента изображения и поступающий на третий вход блокалогической обработки. Все контуры редактирования поуровню работают аналогично. Рассмотрим работу 3-го контура редактирования по уровню. Переключение на шестой режим вывода информации на экран блока 13 индикации с возможностью редактирования группы элементов, объединенных в фрагмент заданного уровня, осуществляется сигналами с управляющих и маскирующего выходов блока 5 управления,При этом устанавливаются сигналы логического нуля на первом и втором управляющих и на втором маскирующем выходах и сигнал логической единицы - в третьем разряде на третьем управляющем выходе (табл.1). Сигналы логического нуля с первого и второго управляющих выходов блока 15 55 управления поступают соответственно на управляющий вход блока 2 памяти признаков редактирования и через кости, записанного в ячейке (ху, ) блока 3 памяти яркости. При этом по и-разрядному коду признака редактирования по яркости (х у, ) элемента изображения в ячейку блока 2 памяти признаков редактирования записывается щ-разрядный код, характеризующий яркостное значение (х., у) элемента изображения, который с информационного выхода блока 15 управления поступает на вход данных блока 2 памяти признаков редактирования. Оператором задается значение тп-разрядного кода, характеризующего яркостное значение (х у,) элемента изображения, в блоке 15 управления.Набором тумблеров 25.125 пт новое значение записывается в ячейку блока 2 памяти признаков редактирования. При отсутствии сигнала логической единицы на выходе датчика в виде светового пера 14 блок 2 памяти признаков редактирования опять переключается в режим считывания информации. При этом в следующих кадрах (х,у) элементы изображения, имеющие тот же и-разрядный код признака редактирования по яркости, что и (х у,) элемент изображения, отображаются на экране блока 13 индикации, имея новое установленное оператором яркостное значение.Сигналы логической единицы в третьем разряде на третьем управляющем выходе и на маскирующем выхоце блока 15 управления маскируют редактирование но яркости и по фрагментам, как и во втором режиме вывода информации на экран блока 13 индикации без редактирования. первый элемент ИЛИ 11.1 - на управПри считывании информации с выхода блока 4 1 памяти фрагментов п-разрядный код признака редактирования на 1-том уровне каждого (х,у) элемента изображения поступает на информационный вход регистра 6 3 и первый вход блока 8 3 сравнения. Занесение и-разрядного кода признака редактирования, поступающего с выхода блока 4 3 памяти фрагментов на информационный вхоц регистра 6 1, осуществляется в регистр 6 3 по импульсу, поступающему с выхода светового пера 14 на управляющий. вход регистра 6 3 в момент указания им на (х у, ) элемент изображения . При этом момент занесения и-разрядного кода признака редактирования на 3-том уровне в регистр 6 3 однозначно связан с позицией (х у,) элемента изображения на экране блока 13 индикации, его адресом (ху,), на который указывает световое перо 14. Хранящийся в регистре 6 1 и-разрядный код признака редактирования на 1-том уровне, который имел указанный (х, у,) элемент изображения, с его выхода поступает на второй вход блока 8 1 сравнения, где осуществляется сравнение и-разрядного кода признака редактирования на 1-том уровне укаэанного (х 4, у,) элемента изображения с и- О разрядными кодами признаков редактирования на 1-том уровне (х, у) текущих элементов изображения синхронно с ТЧ разверткой блока 13 индикации.При сравнении каждой пары п-раз рядных признаков редактирования натом уровне в блоке 8 1 сравнения вырабатывается сигнал логической единицы при равенстве кодов признаков редактирования на 3-том уровне и сиг нал логического нуля - в противном случае. Сигнал с выхода блока 8 3 сравнения поступает на первый вход 1-го элемента ИЛИ 9 1, на второй вход которого поступает сигнал с выхода редактирования на 3-том уровне блока 15 управления. Выбор 1-го уровня редактирования осуществляется сигналом логического нуля, установленным оператором на выходе редакти рования на 3-том уровне блока 15 управления (тумблер 27 1 замкнут). В этом случае сигнал с выхода блока 8 3 сравнения поступает без изменения через 1-тый элемент ИЛИ 9 3 на З 5 1-тый вход элемента И 1 О, в противном случае, вне зависимости от сигнала с выхода блока 8 1 сравнения, на 1-тый вход элемента И 10 будет поступать сигнал логической единицы. 40Таким образом, если на выходе редактирования по 1-му уровню блока 15 управления оператором устанавливается сигнал логического нуля, а на выходах редактирования по остальным 45 уровням блока 15 управления - сигна,лы логической единицы, что означает выбор оператором редактирования по 1-му уровню, то на экране блока 13 индикации отображаются только те 50 (х, у) текущие элементы изображения, у которых и-разрядный код признака редактирования по 1-му уровню равен и-разрядному коду признака редактирования по 1-му уровню указанного све товым пером 14 (х.,у,) элемента изображения.Это означает,что на экране бло-. ка 13 индикации отображаются только фрагменты 1-го уровня, п-разрядныйкод признака редактирования которыхравен и-разрядному коду признака редактирования по 1-му уровню указанного датчиком 14 .(х у, ) элементаизображения.При наличии сигнала логическогонуля на нескольких выходах редактирования по уровню на экране блока 13индикации отображаются только те текущие (х, у) элементы изображения,у которых и-разрядные коды признаков редактирования на всех выбран"ных уровнях равны и-разрядным кодампризнака редактирования на всех выбранных уровнях укаэанного световымпером 14 (х , у. ) элемента изображения, так как только в эти моментывремени на все К входы элемента И 10подаются сигналы логической единицы,с выхода которого сигнал логической1 единицы через второй элемент ИЛИ1.2 проходит на пятый вход блока 7логической обработки. С выхода второго элемента ИЛИ 11.2 сигнал поступает на объединенные вторые входывсех элементов И 23.1, 23.223 шблока 7 логической обработки, являющегося пятым его входом (фйг;3). Свыхода блока 2 памяти признаков редактирования разрядный код яркости(х, у) элемента иэображения поступает на третий вход блока 7 логическойобработки, При этом на третьи входыкаждого элемента И 23. 1 23 ш поступает соответствующий разряд разрядногокода. Так как на объединенных первыхвходах элементов И 23.123 ш - сигнал логической единицы, то прохождение с третьего входа блока 7 логической обработки ш-разрядного кодаяркости (х, у) элемента изображенияна его выход зависит от значения сигнала на пятом входе блока 7 логической обработки. Если сигнал равенлогической единице, то ш-разрядныйкод яркости (х, у) элемента изображения проходит на выход блока 7 логической обработки без изменения,а если этот сигнал равен логическомунулю, то все разряды ш-разрядногокода яркости (х, у) элемента изображения на выходе блока 7 логической обработки равны логическому нулю21 1267 Таблица 3 Ф примера Код признака редактирования По уровням о яркос 1-й уро-й уро-й уровень вень вень 4 1 2 2 2, 1 Х тупает через блок 12 модуляции на информационный вход блока 13 индикации, на экране которого данная информация отображается. Таким образом, на экране блока 13 индикации будут отображаться из всего кадра только те фрагменты (х, у) элементы изображения, составляющие эти фрагменты, и-разрядные коды признаков редактирования на выбранных опе- О ратором в блоке 15 управления уровнях которых равны п-разрядным кодам признаков редактирования на соответствующих уровнях укаэанного датчиком 14 (х у,) элемента изображения 5 на экране блока 13 индикации.Пример работы устройства в шестом режиме вывода информации на экран блока 13 индикации с возможностью редактирования групп элементов, объе диненных в фрагмент заданного уровня.Имеется изображение, которое. предварительно закодировано на фрагмен- . ты на каждом уровне. При этом как выбор количества уровней (К=З) и значения каждого из них, так и выделение фрагментов на каядом уровне производятся заранее, до записи изображения в блок 3 памяти яркости и в блоки 4.1, 4,2, 4.3 памяти фрагмен- ЗО тов устройства (фиг.5). Пусть максимальное количество фрагментов на каждом уровне равно 8 (п=З; 2"=8)Оператор посредством датчика 14 указывает на (х у. ) элемент изображения на экране блока 13 индикации. 12-ти разрядное слово, характеризующее данный (ху,) элемент изображения, записывается в регистры 4 О 5, 6.1, 6.2, 6.3 из ячеек соответПоложительный эффект заключаетсяв расширении области применения уст 470 22ствующих блоков 3 памяти яркости и фрагментов 4.1, 4.2. 4,3. При этом в ячейку (х , у, ) блока 3 памяти яркости записывается 3-х разрядный код признака редактирования по яркости (х у, ) элемента изображения в ячейку (ху, ) блока 4.1 памяти фрагментов - 3-х разрядный код признака редактирования на первом уровне (х у,) элемента изображения в ячейку (ху) блока 4.2 памяти фрагментов - 3-х разрядный код признака редактирования на втором уровне (хь, у,) элемента изображения, а в ячейку (ху,) блока 4,3 памяти фрагментов - 3-х разрядный код признака редактирования на третьем уровне (хо, у,) элемента изображения (табл.З). Всего возможно 8 (2", при К=З) вариантов редактирования по уровням (фиг,б) в зависимости от значений сигналов редактирования на 1,2 и 3 уровнях, поступающих соответственно с выходов редактирования на 1,2 и 3 уровни блока 15 управления. Первый вариант редактирования по уровням равнозначен маскированию редактирования по фрагментам, т,е. на экране блока 13 индикации отображаются все фрагменты изображения. Варианты редактирования 2,3,5 являются вариантами редактирования только на одном уровне, соответственно третьем, втором и первом. Остальные варианты редактирования 4,6,7,8 являются соответствующим пересечением вариантов редактирования 2,3,5 изображенийВ.4 = В.2 г В.31В.б = В.2 г В.5;В.7 = В.З и В,5;В.8 = В.2 л В.З И В,5. ройства за счет обеспечения возмож"ности редактирования информации пересекающимися группами элементов, объединенных в фрагменты различных уровней обобщения, что позволяет повысить скорость редактирования сложных графических изображений. Увеличение скорости редактирования иэображений по сравнению с прототипом достигается за счет того, что информация, подлежащая отображению, может быть выведена на блок индикации полностью О или частично в виде фрагментов любого уровня. Это позволяет оператору, задавая определенный уровень редактирования, выводить на экран блока индикации фрагмент данного уровня, 15 который подлежит редактированию, и производить изменения выделенного фрагмента целиком, а не поэлементно.Формула изобретения 20Устройство для отображения информации, содержащее два коммутатора, управляющие входы которых являются управляющими входами устройства, 25 первый сигнальный вход первого коммутатора является входом данных устройства, выход подключен к входу данных блока памяти яркости, первый сигнальный вход второго коммутатора яв- ЗО ляется адресным входом устройства, выход соединен с адресным входом блока памяти яркости, управляющий вход которого соединен с выходом первого элемента ИЛИ, первый вход которого является управляющим входом устройства, выход блока памяти яркости соединен с информационным входом регистра, с адресным входом блока памяти признаков редактирования и с первым входом блока логической обработки, управляющий вход регистра соединен с входом блока управления и выходом датчика в виде светового пера, оптически связанного с блоком индикации, 45 выход регистра соединен с вторым входом блока логической обработки, вход которого соединен с входом блока модуляции, выход которого соединен с информационным входом блока индикации, синхронизирующий вход которого соединен с синхрониэирующим выходомблока синхронизации, адресный выходкоторого соединен с вторым сигнальным входом второго коммутатора, выход блока памяти признаков редактирования соединен с третьим входомблока логической обработки, первыйуправляющий выход блока управлениясоединен с управляющим входом блокапамяти признаков редактирования,второй управляющий выход - с вторымвходом первого элемента И 31 И, адресный выход - с вторым сигнальным входом первого коммутатора, третий управляющий выход - с четвертым вхо"дом блока логической обработки, информационный выход - с входом данныхблока памяти признаков редактирования, о т л и ч а ю щ е е с я тем,что, с целью расширения области применения устройства за счет обеспечения возможности редактирования информации пересекающимися группами элементов, объединенных в фрагменты различных уровней обобщения, и повышения быстродействия устройства, введены цепочки из последовательно соединенных блока памяти фрагментов,.второго регистра, блока сравнения ивторого элемента ИЛИ, элемент И итретий элемент ИЛИ, управляющие входы блока памяти фрагментов являютсяуправляющими входами устройства, адресные входы соединены с выходом второго коммутатора, входы данных - свыходом первого коммутатора, выходыс вторыми входами блоков сравнения,управляющие входы вторых регистровсоединены с выходом датчика в видесветового пера, вторые входы вторыхэлементов ИЛИ соединены с выходамиредактирования по .соответствующемууровню блока управления, выходы вто-,рых элементов ИЛИ - с соответствующими входами элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с маскирующим выходомблока управления, выход третьего элемента ИЛИ - с пятым входом блока ло-,гической обработки.1267470 исимели рсдаюои- чя Принер Прцнер 2-(6 Я зленеищ цсобраяии сбетеын нця, унтанен М) злененти ц 0 раяенцис,Х уровень точечн Составитель Г,ГриневаТехред Л.Сердюкова Корректор М.Максими Редактор И.Касард каз 5783 Тираж 455 Подписивенного комитета СССРетений и открытийЖ, Раушская наб., д.4 роизводственно-полиграфическое предприят ВНИИПИ Госуда по делам из 113035, МосквИзобретение относится к вычислительной технике и может быть использовано при создании устройств отображения информации.Цель изобретения - расширение области применения устройства эа счет обеспечения возможности редактирования информации пересекающимися группами элементов, объединенных в фрагменты различных уровней обобщения, и повышение быстродействия устройства.На фиг.1 а,б представлена структурная схема устройства; на фиг.2 схема блока синхронизации; на фиг.3- схема блока логической обработки; на фиг.4 - схема блока управления; на фиг,5 - пример, поясняющий составление изображения в предлагаемом устройстве из фрагментов разных уровней; на фиг.6 - пример различных вариантов редактирования по уровням.Устройство содержит коммутаторы 1.1 и 1.2, блок 2 памяти признаков редактирования, блок 3 памяти яркости, блоки 4.143 4.к памяти фрагментов, регистр 5, регистры 6,1636 к, блок 7 логической обработки, блоки 8.183 8 к сравнения, элементы ИЛИ 9,193 9 к, элемент И 10, элементы ИЛИ 11,1 и 11.2, блок 12 модуляции, блок 13 индикации, датчик 14 в виде светового пера, блок 15 управления, блок 16 синхронизации.Блок синхронизации содержит задающий генератор 17, двоичные счетчики 18,1 и 18.2.Блок логической обработки содержит элемент 19 сравнения, инверторы 20.1-20.4, элементы И 21,1-21,4, элемент ИЛИ 22, элементы И 23.1-23 ш.Блок управления содержит элементы И 24.1 и 24.2, тумблеры 251- 25 ш, 26, 27. 1-27 к, 28, 29. 1-29 и, 30 31.1, 31.2, 31,3.В предлагаемом устройстве редактирование осуществляется на нескольких смысловых уровнях, фрагментом каждого последующего уровня является группа фрагментов предыдущего уровня, объединенных по смысловому признаку. На нулевом уровне фрагментом является элемент разложения растра, на первом уровне, например, линии, как группы элементов разложения растра, на втором уровне, напри,мер, простейшие геометрические фигуры, как,группы линий и т.,цТаким 10 15 20 25 30 35 40 45 5 О 55 образом, каждый (х,у) элемент,изображения является элементом какого-либо фрагмента на каждом уровне. Количество уровней задается для каждого конкретного иэображения заранее. Таким образом, информация, подлежащая изображению, может быть выведена на блок индикации полностью и частично в виде фрагментов любого уровня, что позволяет оператору, задавая определенный уровень редактирования, выводить на экран блока индикации изменения выделенного Фрагмента целиком, а не поэлементно, как в прототипе.Это становится возможным благодаря тому, что каждая цепочка осуществляет редактирование на соответствующем 1-том уровне. Для этого в 1-той цепочке введен блок памяти, в каждой (у) ячейке которого записан код фрагмента к которому принадлежит на данном 1-том уровне (х,у) элемент изображения. В 1-тый регистр записывается код фрагмента, к которому принадлежит на данном 3 том уровне (ху ) элемент изображения, на который указывает в данный момент датчик, а 3-тый блок сравнения сравнивает код, записанный в регистре, с кодом текущего (х,у) элемента иэображения Т Ч развертки на данном -том уровне, Элементы ИЛИ и И осуществляют логические операции редактирования на данном 1-том уровне,Устройство работает в шести режимах: первый - режим записи информации, подлежащей отображению в блок 3 памяти яркости и блоки 4.1-4 к памяти фрагментов от ЭВИ; второй - режим вывода информации на экран блока 13 индикации беэ редактирования; третий - режим вывода информации на экран блока 13 индикации с возможностью редактирования группы элементов, объединенных яркостным признаком; четвертый - режим изменения кода признака редактирования по яркости одиночного элемента изображения; пятый - режим изменения значения признака редактирования по ярКости; шестой - режим вывода информации на экран блока 3 индикации с возможностью редактирования группы элементов, объединенных в фрагмент заданного уровня.Устройство может работать и в дру. гих режимах, являющихся объединениемпо принципу суперпозиции любого на1267470 Таблица 1 Режимы работы устройства Маскирующий (иэ блока 15) Третийуправляющий (изблока 15 Первый управ-. ляющий (из бло Второй управляющий (иэ блока 15) В режима с ЭВМ а 15 Запись информации от ЭВМ Х Вывод информации без редакти- рования О Вывод информации с редактированием по яр- кости О О О ие значеа признаИзмения ка редактирова ния по яркости 5 Изменение значе ния признака ре дактирования О 6 Вывод информациис редактированием по фрагментам О О тирования, характ55 мент изображения, данных устройства мутатор 1,2 с ЭВМ (х,у) ячейки всех ризующее (х,у) элепоступает по входу через второй коми записывается в блоков 4.1-4 к пабора из всех основных режимов, кромепервого. Переключение с первого режима записи информациИ, подлежащейотображению, в блок 3 памяти яркости и блоки 4.1-4.к памяти фрагментовот ЭВМ на другие режимы осуществляется по управляющему входу устройства сигналом с ЭВМ (табл.1). Одноразрядный сигнал с ЭВМ подается одновременно на управляющие входы коммутаторов 1.1 и 1.2 и блоков памятифрагментов 4.1, 4.24 к и через первый элемент 11.1 ИЛИ - на управляющий вход блока 3 памяти яркостиПриналичии логической единицы в коде УправНазвание режима ляющий сигналВ режиме записи информации Я - разрядное слово (где Н (к+1); и - разрядность каждого блока 4.1-4 к .памяти фрагментов и блока 3 памяти яркости; к - количество уровней редак,управляющего сигнала блок 3 памяти яркости и блоки 4.1-4 к памяти фрагментов работают в режиме записи информации. При этом первый коммутатор1.1 подключает поразрядно объединенные адресные входы блоков 4,1-4 к памяти фрагментов и блока 3 памяти яркости к соответствующим разрядам адресного входа устройства, а второй 1 О коммутатор 1.2 подключает отдельнокаждый вход ввода данных блоков 4.14 к памяти. фрагментов и блока 3 памяти яркости к соответствую -щим разрядам входа данных уст ройства.1267мяти фрагментов и блока 3 памяти яркости, адрес который поступает поадресному входу устройства через первый коммутатор 1,1 с ЭВМ. При этомв каждую (х,у) ячейку блока 3 памяти яркости записывается разрядныйкод, являющийся кодом признака редактирования по яркости (х,у) элемента изображения, а в каждую (х,у)ячейку блоков 4.1-4 к памяти фрагмен Отов - соответствующий 12 к разрядный код, каждый из которь 1 х является кодом фрагмента на 1,2 к уровню(кодом признака редактирования по.уровню 1,2 к),Между ячейками блока 3 памяти яркости и блоков 4.1-4 к памяти фрагментов и элементами изображения наэкране блока 13 индикации установлено взаимно однозначное соответствие: 20х - номер элемента изображения погоризонтали; х е(1, Х) у - номерэлемента изображения по вертикали;у с (1, У).Выбор (х,у) ячейки в блоке 3 памяти яркости, во всех блоках. 4.1 -4 к памяти фрагментов, в которую должна быть записана информация, подлежащая отображению, осуществляется поадресному входу устройства, 30При наличии логического нуля в коде управляющего сигнала устройствоработает в автономных режимах.Переключение на второй режим вывода информации на экран блока 13 35индикации без редактирования осуществляется сигналами с управляющих имаскирующего выходов блока 15 управления. При этом устанавливаютсясигналы логического нуля на первоми втором управляющих выходах, логический нуль на выходах элементов24,14 и 24.24 соответствует замкнутому положению тумблеров 26 и 30,и сигналы логической единицы в третьем разряде третьего управляющегои маскирующем выходах (табл 1), чтосоответствует разомкнутому положениютумблеров 28 и 31.3.Сигналы логического нуля с первого и второго управляющих выходов блока 15 управленияпоступают соответственно на управляющий вход блока 2 памяти признаков редактирования и через первыйэлемент ИЛИ 11.1 - на управляющий 55вход блока 3 памяти яркости Блок памяти признаков редактирования, блок3 памяти яркости и блоки 4,1-4 к па 470 Фмяти фрагментов переключаются в режим считывания, При этом второй коммутатор 1.2 подключает адресный вход блока. 3 памяти яркости и блоков 4.1-4 к памяти фрагментов к адресному выходу блока 16 синхронизации,Задающий генератор 17 блока 16 синхронизации (фиг.2) вырабатывает последовательность импульсов с частотой Е, . Эта последовательность импульсов подается на вход первого двоичного счетчика 18.1 импульсов на Х (Х - число элементов разложения в изображении по горизонтали), котЬ- рый считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера каждого элемента разложения по горизонтали, а на выходе переноса - последовательность импульсов с частотойС выхода переноса первого двоичного счетчика 18.1 последовательность импульсов с частотой Й строки подается на вход второго двоичного счетчика 18.2 импульсов на У (У - число строк по вертикали в иэображении), который считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера каждой строки разложения по вертикали, а на выходе переноса - последовательность импульсов с частотойЕ кадра= й строки/у=К,(Х У),Параллельные выходы первого и второго двоичных счетчиков 8,1, 182 являются адресным выходом блока 16 синхронизации, сигналы двоичного кода номера (х,у) каждого элемента изображения по горизонтали и вертикали с которого поступают через второй коммутатор 1.2 на адресный вход блока 3 памяти яркости и блоков 4.1-4 к памяти фрагментов 4.1, 4,24 к. Выходы переноса первого и второго двоичных счетчика 8,1, 18,2 являются синхронизирующим выходом блока 16 синхронизации, сигналы частоты строк и кадров с которого поступают на синхронизирующий вход. блока 13 индикации.Таким образом, блок 16 синхронизации синхронизирует. работу всегоустройства. Сигнал двоичного кода номера элемента по горизонтали и вертикали в изображении, поступающий садресного выхода блока 16 синхронизации, производит последовательный1267470 Таблица 2 Значение Отноше- Сигнал Название Сигнал ЗначеПоступает ли сигнала ние меж- на выхо- на вы- ние операции редактиро- вания де элемента 19 на четвертом входе ду сигналом ходе сигнасигнал с 3-го элемен- ла ната 22 5-м входа навыходблока 7 на первом и зр 1 р 2 р входе втором входах авенство О 1 О е Неравенство ет О 1 Х ОаМень 7опрос всех (х,у) ячеек одновременно блока 3 памяти яркости и всех блоков 4.1-4 к памяти фрагментов синхронно с ТЧ разверткой блока 13 индикации. При этом с выхода блока 3 памяти яркости код признака редактирования по яркости каждого (х,у) элемента изображения поступает на адресный вход блока 2 памяти признаков редактирования, из которого считывается ш-разрядный код, характеризующий яркостное значение (х,у) элемента изображения и поступающий на третий вход блока 7 логической обработки.Разрядность кода, характеризующего яркостное значение (х,у) эле- . мента изображения, равна ш и всегда не меньше разрядности кода признаков редактирования по яркости ш ьп, так как в противном случае частично теряется информация об иэображении, хранящаяся в блоке 3 памяти яркости, От количества разрядов в коде, характеризующем яркостное значение (х,у) элемента изображения, зависит совокупность различных градаций яркости, которые можно задать (х,у) элементу изображения, равная 2 В течении кадра можно выводить на экран блока 13 индикации только 2" признаков редактирования по яркости из всей совокупности 2. Это определяется разрядностью кода признака редактирования по яркости, хранящегося в блоке 3 памяти яркости и посгупающего на адресный вход блока 2памяти признаков редактирования,равной п. Следовательно, в блоке 2 памяти признаков редактирования хранится 2 ш-разрядных кодов, характеризующих яркостное значение (х,у)элемента изображения. Последова 1 О тельный вывод всех 2 возможных градаций осуществляется изменением содержимого 2" ячеек в блоке 2 памятипризнаков редактирования по командам с блока 15 управления, 5 С выхода блока 2 памяти признаковредактирования ш-разрядный код, характеризующий яркостное значение(х,у) элемента изображения, поступает на третий вход блока 7 логической обработки, на пятый вход которого в данном режиме через второй элемент ИЛИ 1 1.2 подается сигнал логической единицы с маскирующего выхода 25 блока 15 управления (тумблер 28 разомкнут), а на четвертый вход - третий управляющий сигнал с выхода блока 5 управления, третий разряд которого равен логической единИце,В табл,2 представлено значениесигнала на выходе блока 7 логическойобработки в зависимости от значенийвходных сигналов.412 Ь 7470 1 родолжение табл,2 Сигнал ЗначеОтноше- Сигнал Поступает ли Значениеси гнала Название ние меж- на выхо- на вы- ние операцииредактирования на четвер- ду сигтом входе налом де элемента 19 сигнасигнал с 3-го ходеэлемента 22 ла на5-м йа первом и входа навыходблока 7 1 р гр 2 р Зр 1 р входе втором входахХ О О Нет 1 Нет Х 1 Х О Да Маскирование редактирования по Х Х 1 Х Х Х Да яркости Маскирование ре- дактирования по фрагмен- ту Х Х Х Х Х Х О Нет Работа блока 7 логической обработки заключается в следующем. В зависимости от значений сигналов на1, 2, 4, 5 входах ш-разрядный сигналс 3 входа поступает на выход безизменений или вообще не поступает(сигнал на выходе блока 7 логической обработки равен логическому нулю во всех ш разрядах),В данном режиме блок 7 логической обработки работает следующимобразом (фиг.3) . 45Так как третий разряд третьего,управляющего сигнала, поступающегос выхода блока 15 управления на четвертый вход блока 7 логической обработки, равен логической единице50(тумблер 31,3 открыт), то, вне зависимости от значений сигналов напервом и втором входах, а также значений сигналов в первом н второмразрядах на четвертом входе, на выходе элемента ИЛИ 22 сигнал равенлогической единице. Таким образом,на первом и втором входах элеменНе меньше 1 О О тов И 23.1, 23.223 ш устанавливаются сигналы логической единицы. На третьи входы каждого элемента И 23.1, 23.2 23 ш, являющиеся пятым входом блока 7 логической обработки, поступает соответствующий разряд шразрядного кода, характеризующего яркостное значение (х,у) элемента изображенияТак как на первом и втором входах элементов И 23.1, 23.2, 23 ш - сигналы логической единицы, то ш-разрядный код яркости (х,у) элемента изображения с пятого входа блока 7 логической обработки проходит без изменений на выход этого блока, т.е. еслиразряд ш-разрядного кода, равен логической единице, то на вы.ходе 3-го элемента И 231 - сигнал логической единицы, а еслиразряд ш-разрядного кода равен логическому нулю, то на выходе 3-го элемента И 23 3 - сигнал логического нуля,С выхода блока 7 логической обработки ш-разрядный сигнал кода яркости (х,у) элемента изображения посту 167470 12пает на вход блока 2 модуляции, где модулируется соответствующим образом и поступает синхронно с синхронизирующими сигналами с синхронизирующего выхода блока 16 на информационный вход блока 13 индикации, на экране которого данная информация отображается.Переключение на третий режим вывода информации на экран блока 13 О индикации с возможностью редактирования группы элементов, объединенныхяркостным признаком, осуществляетсясигналами с управляющих и маскирующего выходов блока 15 управления.При 15 20 55 этом устанавливаются сигналы логического нуля на первом и втором управляющих выходах и в третьем разряде третьего управляющего выхода и сигнал логической единицы на маскирующем выходе (табл .1), Сигналы логического нуля с первого и второго управляющих входов блока 15 управления поступают соответственно на управляющий вход блока 2 памяти признаков редактирования и через первый элемент ИЛИ 11.1 - на управляющий вход блока 3 памяти яркости и блоков 4,.1-4 к памяти фрагментов. Блок 2 памяти признаков редактирования, блок ЗО 3 памяти яркости и блоков 4.1-4 к памяти фрагментов переключаются в режим считывания. Как и во втором режиме, сигнал логической единицы с маскирующего выхода блока 15 управления через второй элемент ИЛИ 11.2 поступает на пятый вход блока 7 логической .обработки.С выхода блока 3 памяти яркости и-разрядный код признака редакти рования по яркости каждого (х,у) элемента изображения поступает на адресный вход блока 2 памяти признаков редактирования, на информационный вход регистра 5 и первый вход блока 7 45 логической обработки. По и-разрядному коду признака редактирования по яркости, поступающему на адресный вход блока 2 памяти признаков редактирования, считывается ш-разрядный 50 код, характеризующий яркостное значение (х,у) элемента иэображения.Занесение и-разрядного кода признака редактирования по яркости, поступающего с выхода блока 3 памяти яркости на информационный вход регистра 5, осуществляется в регистр 5 по импульсу, поступающему на управляюший вход регистра 5 с выхода датчика в виде светового пера 14 в момент указания им на (х, у,) элементиэображения. При этом момент занесения п-разрядного кода признака редактирования по яркости в регистр 5однозначно связан с позицией (х, у )элемента изображения на экране блока13 индикации, его адресом (ху,),на который указывает датчик в видесветового пара 14. Хранящийся в регистре 5 и-разрядный код признакаредактирования по яркости, которыйимеет указанный (х у, ) элементизображения, с его выхода поступаетна второй вход блока 7 логическойобработки, где осуществляется сравнение и-разрядного кода признака редактирования по яркости укаэанного(х, у,) элемента изображения с иразрядными кодами признака редактирования по яркости текущих (х,у) эле-.ментов изображения синхронно с ХЧразверткой блока 13 индикации.При сравнении каждой пары кодовпризнаков редактирования по яркостив блоке 7 (фиг.3) вырабатываетсядвухразрядный сигнал, первый разрядкоторого равен логической единицепри равенстве и-разрядных кодов признаков редактирования по яркЬсти, авторой - в случае, когда и-разрядный код признака редактирования пояркости, поступающий на первый входблока 7 логической обработки, меньшеи-разрядного кода признака редактирования по яркости, поступающего наего второй вход,Двухразрядный сигнал с выхода элемента 19 сравнения поступает на первые входы элементов И 21.1, 21.2,21.3, 21.4. При этом первый разрядпоступает через первый инвертор 20,1на первый вход первого элемента И21.1, а на первый вход второго элемента И 21.2 непосредственно. Второйразряд поступает через второй инвертор 20.2 на первый вход третьегоэлемента И 21.3, а .на первый входчетвертого элемента И 21.4 непосредственно. С 3-го управляющего выходаблока 15 управления третий управляю"щий сигнал поступает на четвертыйвход блока 7 логической обработки.При этом первый разряд поступает через третий инвертор 20.3 на вторыевходы первого и второго элементов И21.1, 21.2, а на вторые входы треть1267 20 13его и четвертого элементов И 21.3, 21.4 непосредственно. Второй разряд поступает через четвертый инвертор 20.4 на третьи входы первого и третьего элементов И 21.1, 21.3, а на третьи входы второго и четвертого элементов И 21.2, 21.4 непосредственно.Сигналы с выхода каждого элемента И 21.1, 212, 21.3, 21.4 поступают на соответствующий вход элемента 10 ИЛИ 22, на третий вход которого, являющийся третьим разрядом четвертого входа блока 7 логической обработки, поступает третий разряд третьего управляющего сигнала с выхода блока 15 управления, сигнал с выхода которого поступает на первый вход элементов И 23,1, 23.2 23 ш.Так как в данном режиме работы устройства третий разряд третьего управляющего сигнала равен логическому нулю (тумблер 31,3 закрыт), то на выходе элемента ИЛИ 22 появляется сигнал логической единицы только в том случае, когда отношение между 25 и-разрядными кодами признака редактирования по яркости, поступающими на первый и второй входы блока 7 логической обработки, соответствует выбранной в блоке 15 управления опе ЗО рации редактирования по яркости (табл,1). Например, при равенстве и-разрядных кодов признаков редак- тирования по яркости с выхода эле-. мента 19 сравнения поступает сигнал, первый разряд которого равен логической единице, а второй - логическому нулю. При этом на четвертый вход блока 7 логической обработки подается, третий управляющий сигнал, 40 первый разряд которого равен логи - ческому нулю, а второй - логической единице, который определяет операцию редактирования Равенство" в блоке 7 логической обработки. Следо вательно, на все входы второго элемента И 21.2 поступают сигналы логической единицы (непосредственно первый разряд с выхода элемента 19 сравнения и второй разряд третьего уп равляющего сигнала), на выходе которого появляется сигнал логической единицы, который, поступая на второй вход элемента ИЛИ 22, проходит на его выход, 55С выхода элемента ИЛИ 22 сигнал поступает на первые входы всех элементов И 23.1, 23.2 , 23 ш, на 470 14вторые входы, которых являющиеся пятым входом блока 7 логической обработки, поступает сигнал маскированияс маскирующего выхода блока 15 управления через второй элемент ИЛИ11.2.С выхода блока 2 признаков редактированияш-разрядный код яркости (х,у)элемента изображения поступает натретий вход блока 7 логической обработки. При этом на третьи входыкаждого элемента И 23,1, 23.2, 23.3,23 ш поступает соответствующий разрядш-разрядного кода. Так как напятом входе блока 7 логической обработки - сигнал логической единицы,то прохождение с третьего входа блока 7 логической обработки ш-разрядного кода яркости (х,у) элементаизображения на его выходе зависит отзначения сигнала на первом входеэлементов И 231, 23.223 ш. Еслиэтот сигнал равен логической единице, то ш-разрядный код яркости (х,у)элемента изображения проходит на выход блока 7 логической обработки безизменений, а если этот сигнал равенлогическому нулю, то все разряды шразрядного кода яркости (х,у) элемен.фта изображения на выходе блока 7 логической обработки равны логическому нулю.С выхода блока 7 логической обработки ш-разрядный код яркости (х,у)элемента иэображения поступает черезблок 12 модуляции на информационныйвход блока 13 индикации, на экранекоторого данная информация отображается. Таким образом, на экране блока13 индикации будет отображаться извсего кадра только та информация,которая удовлетворяет операции редактирования по яркости, задаваемыеоператором на третьем управляющем выходе блока 15 управления,Переключение на четвертый режимизменения и-разрядного кода признакаредактирования по яркости одиночногоэлемента изображения осуществляетсясигналами с управляющих и маскируютщего выходов блока 15 управления.При этом устанавливаются сигналы логической единицы в третьем разряде третьего управляющего сигнала и на маскирующем выходе, сигнал логического нуля - на первом управляющем выходе, кратковременный сигнал уровня логической единицы - на втором управляющем выходе (табл,1). Сигнал470 1267 16 15логического нуля с первого управляющего выхода блока 15 управления поступает на управляющий вход блока 2 памяти признаков редактирования и переключает его в режим считывания, а кратковременный сигнал логической единицы с второго управляющего выхо- да блока 15 управления поступает через первый элемент ИЛИ 11,1 на управляющий вход блока 3 памяти яркости, переключая его в режим записи.Этот кратковременный сигнал формируется в блоке 15 управления (фиг.4). В данном режиме на первый вход второго элемента И 24.2 подается сигнал уровня логической единицы (тумблер 30 разомкнут). На второй вход второго элемента И 24.2, являющийся входом блока 15 управления, подается сигнал логической единицы с выхода светового пера 14 только в момент времени, однозначно определяемый координатами (х, у, ), указанный световым пером 14 элемента изображения. Следовательно, этот сигнал взаимно 25 однозначно связан с координатами (х у, ) элемента изображения, указанного датчиком в виде светового пера 4 на экране блока 13 индикации, и проходит на выход второго элемента И 24.2, являющегося вторым управляющим выходом блока 15 управления,При этом по адресу (х у. ) эле. - мента изображения, укаэанному датчиком в виде светового пера 4, в ячейки (х у, ) блока 3 памяти яркости записывается и-разрядный код признака редактирования по яркости, который с адресного выхода .блока 15 управления через первый коммутатор 1.1 40 поступает на вход данных блока 3 памяти яркости. Оператором задается значение п-разрядного кода признака редактирования по яркости в блоке 15 управления тумблерами 29,129 п. Новое значение.п-разрядного кода признака редактирования по яркости за,писывается в ячейку (х., у, ) блока 3 памяти яркости. При отсутствии сигнала логической единицы на выхо де датчика в виде светового пера 14 блок 3 памяти яркости опять переключается в режим считывания информации. При этом в следующих кадрах(х,у ) элемент иэображения отображается на экране блока 13 индикации, имея новое установленное оператором значение п-разрядного кода признака редактирования по яркости. Блоки 4.1-4 к памяти фрагментов работают в режиме считывания информации, так как сигнал логического нуля с управляющей шины ЭВМ поступает на управляющий вход блоков 4.1-4 к памяти.Сигналы логической единицы в третьем разряде на третьем управляющем и на маскирующем выходах блока 15 управления маскируют редактирование по яркости и по фрагментам, как и во втором регистре вывода информации на экран блока 13 индикации без редактирования. Переключение на пятый режим изменения значения и-разрядного признака редактирования по яркости осуществляется сигналами с управляющих и маскирующего выходов блока 15 управления. При этом устанавливаются сигналы логической единицы в третьем разряде третьего управляющего сигнала и на маскирующем выходе, сигнал логического нуля - на втором управляющем выходе и кратковременный сигнал уровня логической единицы - . на первом управляющем выходе (табл.1 В блоке 15 управления вырабатывается первый управляющий кратковременный сигнал (фиг,4), В данном режиме на первый вход первого элемента И 24,1 подается сигнал уровня логической единицы посредством переключения тумблера 26 (разомкнут). На второй вход первого элемента И 24.1, являющийся входом блока 15 управления, подается сигнал логической единицы с выхода светового пера 14 только в момент времени, однозначно определяемый координатами (х у, ) элемента изображения, указанного датчиком в виде светового пера 14 на экране блока 13 индикации, и проходит на выход первого элемента И 241, являющегося первым управляющим входом блока 15 управления. Сигнал логического нуля с второго ,управляющего выхода блока 15 (тумблер 30 замкнут) управления через первый элемент ИЛИ 1.1 поступает на управляющий вход блока 3 памяти яркости, переключая его в режим считывания. Запись в блок 2 памяти признаков редактирования осуществляетсяв ячейку, адрес которой поступает на адресный вход с выхода блока 3 памяти яркости и равен и-разрядному коду признака. редактирования по яр
СмотретьЗаявка
3906602, 07.06.1985
ЛЕНИНГРАДСКИЙ ИНСТИТУТ АВИАЦИОННОГО ПРИБОРОСТРОЕНИЯ
ОНОКОВ ИГОРЬ ВИКТОРОВИЧ, ДЕДОВ ВЛАДИМИР ПАВЛОВИЧ, ГРИДУНОВ ВЛАДИМИР ЯКОВЛЕВИЧ, ПАВЛЕНКО АЛЕКСЕЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G09G 1/08
Метки: информации, отображения
Опубликовано: 30.10.1986
Код ссылки
<a href="https://patents.su/16-1267470-ustrojjstvo-dlya-otobrazheniya-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для отображения информации</a>
Предыдущий патент: Устройство для отображения информации на экране цветной электронно-лучевой трубки
Следующий патент: Устройство для отображения графической информации
Случайный патент: Способ изготовления сетки из гофрированныхпроволок