Устройство для сопряжения двух электронных вычислительных машин
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1251093
Авторы: Бровко, Дмитриев, Зайченко, Карапетьян
Текст
% П 1) 1) а С 06 Е 13 ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ,В.Зайченко88,8)щие системы и машины,21-23.параллельного обмена2. Техническое описаия по эксплуатации980.(54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН(57) Изобретение относится к облас ти вычислительной техники и может быть использовано н вычислительных комплексах. Целью изобретения является расширение класса решаемых задач за счет организации обмена между ЭВМ с шинным интерфейсом и специализированной ЭВМ, Цель достигается тем, что в устройство, содержащее блок начальных приемопередатчиков, блок связи, блок дешифрации управляющих сигналов первой ЭВМ, дешифратор адреса, блок прерывания, мультиплек. сор и регистр состояния, введены блок шифрации сигналов интерфейса второй ЭВМ и блок контроля четности, 1 з.п. ф-лы, 13 ил., 3 табл.1251093 фиъ О Составитель В.ВертлибТехред И,Гайдош Реда бченко мчнк орректо Заказ 4412/46 писно 113035 дственно-полиграФическое предприятие, г, Ужгород, ул, Проектная, 4 Тираж 671Государственного келам изобретений иосква, %-35, Раупск митета СССР крытий наб., д. 4/51Изобретение относится к вычислительной технике и может быть исполь"зонано в многомашинных вычислительных комплексах и сетях ЭВМ,Целью изобретения янляется раСширение области применения эа счетсопряжения раэнотипных ЭВМ,На фиг1 представлена блок-схема устройства; на фиг. 2-10 - функциональные схемы блока канальныхприемопередатчиков, дешифратора адреса, блока дешифрации управляюнрпссигналов первой ЭВМ (ЗВМ 1), блокашифрации сигналов интерфейса второйЗВМ (ЭВМ 2), регистра состояния,мультиплексора, блока контроля четности, блока прерывания и блока связи,соответственно, на фиг, 11 - временные диаграммы работы устройства, на Фиг. 12 и 13 - структурные схемы организации связи между устройством и .ЭВМ 2 в случаях использования ,в качестве блока связи дуплексного регистра или модуля быстрой передачи данных (МБПД).Устройство (Фиг. 1) содержит блок1 канальных приемопередатчиков, дешифратор 2 адреса, блок 3 дешифрации управляющих сигналов ЭВМ 1, блок4 шифрации сигналов интерфейса ЭВМрегистр 5 состояния, мультиплексор 6, блох 7 контроля четности, блок 8 прерывания, блок 9 связи (обмена).Устройство обеспечивает сопряжение, например, ЗВМ типа "Электроника" (ЭВМ 1) с мини-ЭВМ СМ(ЭВМ 2).Блок 1 канальных приемопередатчиковФиг. 2) предназначен для приема или передачи информации.в каналЭВМ 1 и состоит из четырех магистральных приемопередатчиков 10-13,Зти приемопередатчики находятся врежиме приема информации от ЭВМ(режим ВЫВОД). В режим выдачи информации в ЭВМ 1 приемопередатчикипереводятся низким уровнем сигнала Прд,Дешифратор 2 адреса (Фиг. 3) про. изводит дешифрацию адресов при обмене информацией и содержит элементы И 14, НЕ 15-21, И-НЕ 22, НЕ 23, магистральный приемник 24, элементы И-НЕ 25 и ИЛИ-НЕ 26. На входы дешифратора 2 поступают адресные сигналы АОО, 05-12 и канальный сигнал КВУН. При совпадении поступившего адреса с адресом устройства сопря 51093 1 жения дешифратор ньстанляет сигналУСТРОЙСТВО ВЫБРАНО,Блок 3 дешифрации управляющихсигналов (фиг. 4) ироиэнодит дешифрацию команд и формируьт соответствующие управляющие сигналы, Блок 3содержит группу триггерон 27, группу магистральных приемников 28-31,элементы НЕ 32, ИЛИ 33) 34 и НЕ 35,дешифратор 36, элемент НЕ 37, магистральный передатчик 38, элементыНЕ 39, И 40, 41, НЕ 42-45, триггер46, элементы И 47 и ИЛИ 49-50, диод 51, конденсатор 52, элементы ИНЕ 53 и И 54, магистральный передатчик 55. В зависимости от комбинациипоступающих на входы сигналов блок3 формирует соответствующие управляющие сигналы. Воэможные комбина 5 10 5 ции сигналов приведены н табл. 1 и 2, В блоке 3 триггеры 27 по сигна 20 лу КСИАН запоминает сигнал УСТРОЙСТВО ВЫБРАНО, а также значения разрядов А 01-03, Значения этих разрядов указываются в 16-раэрядном слове, значения которого приведены натабл, 1,25 По сигналам КВВОДН и КВЫВН дешифратор 36 дешифрирует поступиншие наего входы сигналы и формирует управляющие сигналы н зависимости отзначений АО 1-03,Триггер 46 по сигналу синхронизации КСИАН в зависимости от значения разряда А 04 (табл. 2) Формируетсигналы выборки ВБРО-К 1 и ВБРО-К 2.Эти сигналы определяют, черезкакой иэ двух возможных каналов блока 9 будет проводиться обмен инфор 4 О мацией, По сигналу адреса А 04, атакже по сигналам Ввод О и В триггер 46 и элемент ИЛИ 49, 50 формируют сигналы Адр.О и Адр.1, которые поступают в блок 6.45По любому из сигналов на входахэлемента ИЛИ 33 (Ввод О, Ввод 1,Упр.О, Упр,1) элемент И 54 Формирует сигнал передачи Прд., а с выходапередатчика 55 снимается сигнал синх 5 О ронизации пассивного устройстваКСИПН, Сигнал Упр.2 является служебным,Блок 4 шифрации сигналов интерфейса ЭВМ 2 (фиг. 5) содержит первыйузел задержки, состоящий из элементаИ 56, диода 56-1 и конденсатора 56-2,элементы ИЛИ-НЕ 57-59, элемент11 ШИ 60, второй узел задержки, состоя г 093ЗО 55 Мультиплексор 6 (фиг. 7) содержит элементы И 91-98, элементы НЕ 99.106, селекторы-мультиплексоры 107 щий из диода 61 и конденсатора 62,элементы И 63-66, элемент НЕ 67.Блок 4 служит для формирования сигналов, управляющих обменом информацией через сопряжение 2 К. По сигналам Прд и в зависимости от поступающих сигналов (Выв,1, Ввод 1, Ввод 2,Вын.2, Упр.О, Упр.1) формируются соответствующие сигналы 2 К: ПСБ-К,ПР Кф ВД К 9 ВП К) ОСТ Кф ОСБ К длякоманд ввода-вывода.Регистр 5 состояния (фиг, 6) содержащий элементы НЕ 68-71, элементыИ 72-75, элемент ИЛИ 76, триггеры77-84, элементы ИЛИ 85, 86 и элементы И 87-90, осуществляет ныработкусигналов состояния устройства сопряжения при обмене,На первьи входы элементов И 72,73 поступает разрешающий сигнал 20Выв.0, а на вторые входы - соответствующий сигнал выборки (ВБРО-К 1 илиВБРО-К 2), указывающие, через какойканал блока 9 будет проводиться обмен информацией.25При наличии высокого уровня разряда ДОО разрешения прерывания поошибке триггер 78 или 80 запоминаетсигнал разрешения и формируется сигнал МОШ 1 или МОШ 2 для блоков 6,8.Аналогичным образом запоминаетсяна триггере 77 и 79 сигнал разрешенияпрерывания по готовности и формируется сигнал МГТ 1 или МГТ 2 для блоков 6, 8 при высоком уровне разряда ДО 6.На триггерах 81-84 запоминаютсясигналы конца операции и сигнал ошибки по паритету при поступлении соответствующих сигналов на входы элемен тов НЕ 70 и 71, элементов И 72-75 иэлемента ИЛИ 76, а также сигнала ОШ 1от блока 7, Формируются сигналы КОП 1или КОПО, ОШП 1 или ОШПО. ЭлементыИЛИ 85 и 86 формируют промежуточныесигналы прерываний ОШО или ОШО 2 взависимости от сигнала выборки ВБРО.К 1, ВБРО-К 21. Элементы И 87-90по сигналу Ввод 0 и при соответствующих сигналах на входах формиру Оют сигнал ошибки ОШ 1 или ОШ 2 и сигнал готовности ГТ 1 или ГТ 2 в блок6 в зависимости от сигнала выборки(ВБРО-К 1 или ВБРО-К 2). 110 и осуществляет выбор информации и передачу н канал ЭВМ 1.Мультиплексор имеет 4 режима работы н зависимости от поступающих наего входы сигналов Адр.О, Адр. иВвод 1 (табл, 3).Первый режим - прием из сопряжения 2 К: Адр.О и Адр. - нулевойуровень, Ввод 1 - единичный уровень,Информация с шин ШИНООТ черезэлементы И 91-98, элементы НЕ 99106 и селекторы 107-110 поступаетчерез блок 1 в канал ЭВМ 1,Вуорой режим - чтение регистра5: Адр.О - единичный уровень, Адр,1и Ввод 1 в . нулевые уровни. В каналЭВМ 1 мультиплексор 6 выставляетсодержимое регистра 5 состояния.Третий режим - чтение регистра 5: Адр,1 - единичный уровень,Адр.О и Ввод- нулевые уровни.Аналогично второму режиму передается одержимое регистра 5 приобменечерез другой канал блока 9.Четвертьй режим - чтение некторов прерывания: Адр.О и Адр.1 - еди.ничные уровни, Ввод 1 - нулевойуровень. В канал ЭВМ 1 через блок 1посредством сигналов В (Д 07), ВОИ 02),В,1 (ДОЗ) выставляются векторыпрерывания (адрес программы обработки),Блок 7 контроля четности (фиг.8)производит контроль правильностиприема информации и формированиеконтрольных разрядов при передаче.Блок 7 содержит элементы 111 и 112формирования разряда четности, эле"мент ИЛИ 113, элементы И 114,и 115,.элементы 116 и 117 формированияразряда четности и схемы 118-120сравнения.В режиме приема информация отЭВМ 2 через блок 9 поступает по шинам ШИНООТ на элементы 116, 117а контрольные разряды КРО-Т и КР 1-Тна входы схем сравнения 118 и 119соответственно, Элементы 116 и 117осуществляют побайтовый контроль иформируют внутренние контрольныеразряды КРО и КР 1, которые сравниваются схемами 118 и 119 сравненияс контрольными разрядами КРО-Т иКР 1-Т, Сигнал ошибки по паритетуОШП формируется в том случае, еслиобщее число "1" в любом байте (информация + контрольный разряд) будет четным.12513В режиме передачи информации вЭВМ 2 необходимо формирование контрольных разрядов, так как ЭВМ 1 та.кие разряды не формирует. Эту функцию в блоке 7 выполняют элементы 111и 112. Из канала ЭВМ 1 через блок 1информация по шинам ШИНООК посту"пает на вход элементов 111 и 112. Навходы элемента 11 поступает старшийбайт, а на входы элемента 112 - млад- Оший байт, Элементы 111 и 112 формируют контрольные разряды, и по сигналу Выв,1 или Выв.2 на их выходахвыставляются контрольные разрядыКРО-К и КР 1-К. 15Блок 8 прерывания (фиг,"8) выполняет операции захвата канала ЭВМ 1и прерывания программы и содержитмагистральный приемник 121, элементы И 122-128, триггеры 129-132, элементы И-.НЕ 133-139, магистральныйпередатчик 140, элемент И-ИЛИ-НЕ 41,элемент НЕ 142, магистральный передатчик 143, элементы НЕ 144-47 элементы ИЛИ-НЕ 148-)51 и триггеры 152- 25155.В соответствии с входными сигналами блок 8 формирует канальные сигналы КППРО и КТПР, а также сигналыВ, ВО В 1. 30В исходном состоянии триггеры 129132 установлены таким образом, чторазрешают прохождение сигнала предо"ставления прерывания КППР 1 и выдачучерез передатчик 140 сигнала КППРОпредоставления прерывания другомуустройству, подключенному к каналуЭВМ 1,По сигналу готовности ГТО-Т 1 (обмен информацией осуществляется через нулевой канал блока 9) переключается триггер 52 и в блок 5 выста вляется сигнал ГТ 1. При разрешении прерывания по готовности МГТ 1 через элемент И-ИЛИ-НЕ 141 на выходе передатчика 143 устанавливается сигнал требования прерывания КТПР, который поступает в канал ЭВМ 1. По сигналу ВВОД от блока 3 переключается триггер 129, блокируя формирование сигнала КППРО (распространения КППР 1).На сигнал КТПР ЭВМ 1 выставляет в канал сигнал КПП 1. На входах элемента И-НЕ 133 устанавливаются единичные уровни, что вызывает формирование сигнала В на элементе ИНЕ 137 и по сигналу Ввод 0 переклю 093 бчение триггера 152 в исходное сос-тояние.По сигналу готовности ГТО-Т 2 (обмен осуществляется через первый канал блока 9) переключается триггер154 и в блок 5 выставляется сигналГТ 2, При разрешении прерывания поготовности МГТ 2 формируется сигналКТПР и по сигналу ВВОД переключается триггер 131, блокируя формирование сигнала КППРО.По сигналу КППР 1 на входах элемента И-НЕ 135 устанавливаются единичные уровни, что вызывает такжеформирование сигналов В (элементИ-НЕ 139), а по сигналу Ввод 0триггер 154 устанавливается в исходное состояние).Обработка сигналов ошибки ОШ 01 иОШ 02 происходит аналогичным образом.По сигналу ОШО 1 формируются сигналывектора В и В 1, а по ОШО 2 сигналыВ, В 1 и ВО,Блок 9 связи предназначен дляприема, хранения и передачи информации в линию связи с ЭВМ 2. В качестве блока 9 связи могут применятьссерийно выпускаемые устройства изноменклатуры АСВТ-М СМ, напримердуплексный регистр А 491-ЗМ илимодуль быстрой передачи данных МБПДА 723-1,При использовании дуплексногорегистра связь блока 9 другими блоками устройства с ЭВМ 2 осуществляется по одному каналу, при использовании МБПД - по двум каналам: каналу передачи (нулевой канал) и каналу приема (первый канал), причемномер канала задается сигналомВБРО-К,На фиг, 10 показана схема подключения устройства к ЭВМ 2, когда вкачестве блока 9 используется дуплексный регистр (работа по одномуканалу). В данном случае блок 9 обмена содержит выходной 156 и входной 157 регистры, элемент ИЛИ 158,триггеры 159-161, элементы И 162-166.Аналогичный дуплексный: регистрв ЭВМ 2 содержит входной регистр167, элемент ИЛИ 168, триггеры 16971, элементы И 172-176 и выходнойрегистр 177. Связь между блоком 9 и ЭВМ 2 осуществляется через входы 178 и выходы 179 устройства.7 1251Устройство работает следующим об- разом.ЭВМ 2 выставляет информацию на шины ШИН 00-15 К, КРО-К, КР 1-К, и при совпадении сигналов ВД"К, ПСБ-К и 5 . ВБР-К записывает ее в выходной регистр 167, Эта информация поступает на вход входного регистра 156 блока 9. По сигналу ЭВМ 2 ВП-К на выходе триггера 170 формируется сигнал ВП-И, который принимается как сигнал ГТ-П (Фиг, 10). По этому сигналу на выходе триггера 159 устанавливается сигнал ГТО-Т, извещая о том, что на выходы выходного регистра 156 поступила информация. Устройство обрабатывает сигнал ГТО-Т и по совпадении сигналов ПР-К и ВБРК считывает ее из регистра 156. После этого устройство выставляет с.г О нал ВП-К, по которому снимается сигнал ГТО-Т на выходе триггера 159 и устанавливается сигнал ВП-И на выходе триггера 160. Этот сигнал ЭВМ 2 принимает как сигнал ГТ-П, подтверждающий готовность устройства к следующему циклу обмена,Обмен информацией между ЭВМ 1 и ЭВМ 2 через устройство осуществляется 16-разрядными словами с опро сои готовности или с использованием средств прерывания программы. Операции обмена и контроль за состоя нием устройства сопряжения осуществляются регистром 5, Сигналы, вырабатываемые регистром 5, поступают через мультиплексор 6 и блок 1 в канал ЗВМ 1 и в виде 16-разрядных слов. Устройство сопряжения обеспечи О вает работу в двух режимах: режиме ВВОД и режиме ВЫВОД.Режим ВВОД (временная диаграмма на Фиг. 11), В этом режиме информа - ция йередается из ЗВМ 2 в ЭВМ 1, 45ЭВМ 1 в адресной части передает по линиям КДАООН в блок 1 адрес устройства сопряжения, а также сигнал КВУН в дешифратор 2, Дешифратор 2 адреса дешифрирует принятую ин Формацию (АОО, 05-121 и вырабатывает сигнал УСТРОЙСТВО ВЫБРАНО, кото" рый поступает в блок 3. Через 150 нс после выдачи адреса ЭВМвыдает в блок 3 сигнал синхронизации КСИАН, 55 по которому блок 3 запоминает значе" ние сигналов А 01-03, после чего ЗВМ 1 снимает информацию с линий КДАООН 093 8очищает линию КВУН и выставляет сигнал КВВОДН, сигнализируя о готовности принять информацию от устройствасопряжения,Блок 3, приняв сигнал КСИАН иКВВОДН, формирует сигнал выборки(ВБРО-К 1 или ВБРО-К 2) при соответ,ствующем значении сигнала А 04 (фиг. 4)и сигналы Ввод 1 и Ввод 2, а такжесигнал разрешения передачи Прд. Посигналу Ввод 1 блок 4 выставляет вблок 9 сигнал разрешения чтения ПР-К.При наличии сигналов ВБРО-К и ПР-Кблок,9 производит чтение информацииот ЗВМ 2 через регистр 156, Эта информация поступает через мультиплексор б по шинам ДАООв блок 1, который при наличии сигнала разрешения передачи Прд выставляет эту инФормацию в канал ЗВМ 1. Одновременнос задержкой относительно сигналаК ВВОДН блок 3 Формирует сигналКСИПН, который извещает ЭВМ 1, чтоинформация выставлена в канал. ЭВМ 1принимает сигнал КСИПН, принимаетданные с канала и снимает сигналКВВОДН. Блок 3 снимает сигнал КСИННзавершая передачу данных, ЭВМ 1 снимает по заднему фронту сигнала КСИННсигнал КСИАН, завершая канальныйцикл ВВОД,Режим ВЫВОД (временная диаграммана фиг. 11). В этом режиме информацияпередается из ЭВМ 1 в ЭВМ 2.ЭВМ 1 выставляет на линии КДАОО 15 Н адрес устройства сопряжения исигнал КВУН, Дешифратор 2 адреса де.шифрирует принятую информацию и вырабатывает сигнал УСТРОЙСТВО ВЫБРАНО, который разрешает работу блока3, ЗВМ 1 через 50 нс после выдачиадреса вьщает сигнал КСИАН, по которому блок 3 запоминает значениясигналов А 01-03 и формирует сигналвыборки ВБРО-К 1 (ВБРО-К 2).ЭВМ 1 снимает адрес, очищает линию КВУН, после чего помещают данныена линии КДАООН и через 100 нсвыдает сигнал КВЫВОДН, По этому сигналу блок 3 формирует сигнал разрешения передачи Прд и сигналы Выр.1или Выв.2, которые поступают в блок4. По приходу этих сигналов блок 4посыпает в блок 9 сигнал ПСБ-К, который очищает входной регистр 157,и сигнал ВД-К, по которому происходит запись данных в регистр 157 свыхода блока 1 (ШИНООК) и конт. рольных разрядов ( КРО-К, КР 1-К) от блока 7. Кроме того, блок ч выставляет в блок 9 сигнал ВП-К, информирующий ЭВМ 2 о том, что информация выставлена на шины ПИН 00-15 И, Блок 3 посылает в ЗВМ 1 сигнал КСИПН, означающий, что данные приняты устройством сопряжения. ЭВМ 1, получив сигнал КСИНН, очищает через 150 нс линию КВЫВОДН, а через 250 нс после получения сигнала КСИПН ЗВМ 1 снимает данные с линии КДА 00-15 И. Устройство сопряжения снимает сигнал КСИПН, а ЭВМ 1 снимает сигнал .КСИАН, завершая тем самым цикл вывода. Обмен информацией между ЗВМ 1 и ЭВМ 2 может вестись по инициативе любой из ЭВМ, Обйен начинается с выдачи сигнала ВП-К, который иницииру" ется блоком обмена в сигнал готовности ГТ-Т фиг. 10). Получив сигнал ГТ-Т, любая из ЗВМ переходит в режим приема управляющего слова, в котором закодирован вид обмена (прием или выдача информации . Приняв управляющее слово, ЭВМ расшифровывает его и переходит либо в режим приема, либо в режим выдачи информации.ЗО Формула изобретения 1.Устройство для сопряжения двух электронных вычислительных машин (ЭВМ ), содержащее блок канальных при-З 5 емопередатчиков, вход-выход которого соединен с информационным входом- выходом первой ЭВМ, информационный вход блока канальных приемопередатчиков соединен с выходом мультиплек- ф сора, а информационный выходс первой групой.информационных входов блока связи, с первым информацион" ным входом регистра состояний, первым входом дешифратора адреса и пер вой группой входов блока дешифрации управляющих сигналов первой ЭВМ,вто" рая группа входов и первая группа выходов блока дешифрации управляющих сигналов соединены соответствен но с группами входов и выходов синхронизации первой ЭВМ, а первый выход и вторая группа выходов блока дешиФрации управляющих сигналов соединены соответственно с управляющим 55 входом блока канальных приемопередатчиков и вторым информационным входом регистра состояния, первая и вторая группы выходов которого подключенысоответственно к группе информационных входов блока прерывания ипервой группе информационных входовмультиплексора, управляющий вход ивторая группа информационных входовкоторого соединены соответственно свторым выходом блока дешифрации управляющих сигналов первой ЭВМ и группой выходов блока прерывания, входразрешения и выход запроса прерывания которого подключены соответственно к выходу разрешения прерывания и входу запроса прерывания первойЭВМ, а вход сброса блока прерыванийк входу сброса регистра состояния итретьему выходу блока дешифрации уп-равляющих сигналов первой ЭВМ, первым входом соединенного с выходомдешифратораадреса, стробирующийвход которого подключен к выходусигнала выбора устройства первойЭВМ, вторая группа информационныхвходов и первая группа информационных выходов блока связи соединенысоответственно с группами информационных выходов и входов второй ЭВМ,о т л и ч а ю щ е е с я тем, что,с целью расширения области применения за счет сопряжения разнотипныхЭВМ, в него введены блок шифрациисигналов интерфейса второй ЗВМ иблок контроля четности, причем группа информационных входов, информа"ционный вход и вход разрешения блока шифрации сигналов интерфейса вто"рой ЗВМ подключены соответственнок третьей группе выходов и третьемуи первому выходам блока дешифрацииуправляющих сигналов первой ЭВМ, агруппа выходов блока шифрации сигналов интерфейса второй ЭВМ - к пер.вой группе синхронизирующих входовблока связи, вторая группа синхронизирующих входов и группа синхронизирующих выходов которого соединеныс группами синхронизирующих выходови входов .второй ЗВМ, вторая группаинформационных выходов блока связиподключена к третьей группе информационных входов мультиплексора первой группе информационных входов и первому входу контрольного разрядаблока контроля четности и третьемуинформационному входу регистра состояния, четвертый информационныйвход которого соединен с выходомсигнала ошибки блока контроля чет10 ности, вторая группа информационных входов и выход контрольного разряда которого подключены соответственно к информационному выходу блока канальных приемопередатчиков и 5первой группе информационных входовблока связи, а вход режима - к четвертому выходу блока дешифрацииуправляющих сигналов первой ЭВМ,второй. вход, пятый выход и втораягруппа выходов которого соединенысоответственно с группой выходов,входом блокировки и синхронизирующим входом блока прерывания, а третья группа выходов - с входом разрешения блока связи, выход готовности которого подключен к входу запроса прерывания блока прерывания.2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок дешифрации управляющих сигналов первой ЭВИ содержит четыре магистральных приемника, входы которых образуют вторую группу входов блока,два магистральных передатчика, выхо" 25ды которых образуют первую группувыходов блока, группу триггеров итриггер, информационные входы которых образуют первую группу входовблока, дешифратор, первый вход кото- Зорого является первым входом блока,четыре элемента ИЛИ, узел задержки,пять элементов И и восемь элементовНЕ, причем выход первого магистрального приемника соединен с синхровходами триггера и триггеров группы,выход второго магистрального приемни"ка соединен через первый элемент НЕс входами сброса триггеров руппы итретьим выходом блока, выход первого 40элемента ИЛИ соединен с первым входом второго элемента ИЛИ, выход третьего магистрального приемника соединен с вторым входом дешифратора,третьим входом подключенного черезвторой элемент НЕ к выходу четвертого магистрального приемника и второму входу второго элемента ИЛИ,первый выход дешифратора соединенчерез третий элемент НЕ с входом перОвого магистрального передатчика,второй и третий выходы дешифратора подключены соответственно к входучетвертого элемента НЕ и первым вхо.дам первого и второго элементов И,вторые входы которых соединены с выходом первого триггера группы, первые входы третьего и четвертого элементов И подключены соответственно кпрямому и инверсному выходам триггера, первый, второй входы первогоэлемента ИЛИ соединены соответственно через пятый, шестой элементыНЕ с четвертым, пятым выходами дешифратора, шестой и седьмой выходы которого подключены соответственно квходам седьмого и восьмого элементов НЕ, выход последнего и выход четвертого элемента НЕ соединены соответственно с третьим и четвертымвходами первого элемента ИЛИ, первые входы третьего и четвертого элементов ИЛИ соединены с вторым входом блока, вторые входы подключенысоответственно к выходам третьего ичетвертого элементов И, вторые входыкоторых соединены с выходом пятогоэлемента НЕ, выходы четвертого элемента НЕ и третьего и четвертогоэлементов ИЛИ образуют второй выходблока, выход второго элемента ИЛИсоединен с первым входом пятого элемента И и через узел задержки - свходом второго магистрального передатчика и вторым входом пятого элемента И, выход которого является первым выходом блока, выходы второго итретьего триггеров группы подключены соответственно к пятому и шестомувходам дешифратора, восьмой выходкоторого и прямой и инверсный выходы триггера и выходы пятого, шестого и седьмого элементов НЕ образуют вторую группу выходов блока,второй, пятый выходы дешифратора, выходы первого и второго элементов И,выход первого триггера группы и выход восьмого элемента НЕ образуюттретью группу выходов блока, третийвыход дешифратора и выход второгоэлемента И образуют четвертый выход блока, выход третьего магистрального приемника является пятым выходом блока.3 251093 14Таблица АОЗ А 02 АО Ввод Вывод Выполняемыедействия Ввод 0 О 0 0 + 0 0 0 0 О Вывод Ввод 1 1 + О 0 Вывод 1 Запись в регистр 157блока 9 Упр.О 0 + ВБРО-К,ВП-К Подтверждениеготовностивыполнения следующего цикла 0(ВБ 1-К,ПР-КВП-К) ВБРО-К, ПСБ КТВД-Кэ ВП-К,(ВБР 1- К, ПСБ-К, ВД-К,ВП-К) Чтение регистра 5 Запись в регистр 5 Чтение регистра 156блока 9 Перевод ЭВМ 1 в автономньй реСброс триггеров 83, 83 в регистре 5 Чтение регистра156 блока 9 сизвещением ЭВМ 2о готовности к выполнению следующего цикла Запись в регистр157 блока 9 сизвещением ЭВМ 2о готовности квыполнению следующего цикла, Ацр.О Адр,1 Ввод 1 Выбор информа- ции 1 Чтение шин1 ЧИНООТ 0 0 Чтение из регистра 50 О Чтение из регистра 5
СмотретьЗаявка
3802777, 17.10.1984
ПРЕДПРИЯТИЕ ПЯ Р-6668
КАРАПЕТЬЯН ВАЛЕРИЙ МИСАКОВИЧ, ДМИТРИЕВ ЮРИЙ БОРИСОВИЧ, БРОВКО БОРИС ИВАНОВИЧ, ЗАЙЧЕНКО ВЛАДИМИР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06F 13/20
Метки: вычислительных, двух, машин, сопряжения, электронных
Опубликовано: 15.08.1986
Код ссылки
<a href="https://patents.su/16-1251093-ustrojjstvo-dlya-sopryazheniya-dvukh-ehlektronnykh-vychislitelnykh-mashin.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения двух электронных вычислительных машин</a>
Предыдущий патент: Устройство для сопряжения эвм с телеграфными аппаратами
Следующий патент: Устройство для сопряжения накопителя с каналом вводавывода
Случайный патент: Электронный счетчик электроэнергии.