Устройство дуплексной передачи и приема сигналов

Номер патента: 1515375

Автор: Малинкин

ZIP архив

Текст

(50 4 Н 04 ц 1/52 ПИСАНИЕ ИЗОБРЕТЕНИЯ сумм устррегис 17 ад плекс новре процес даваем сигнал эхо-си 4) УСТРОГЗСТВО ДУПЛЕКСНОПРИЕМА СИГНАЛОВ ЕРЕДА адапта зи; 111 танных ция их разова лектроовышение компенса мого с частот дача с своего ка и в лю. 2 одержиткоммутаг-Р 5,мирователатель 8,ГОСУДАРСТВЕННЫЙ КОМИТЕПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯПРИ ГННТ СССР ТОРСКОМУ СВИДЕТЕЛЬСТВ(71) Новосибирский электротехническийинститут связи им. Н,Д.Псурцева(56) Авторское свидетельство СССРМ 1133675, кл, Н 04 В 1/52, 1983.(57) Изобретение относится связи. Цель изобретенияпомехоустойчивости за счет ции эхо-сигналов, Устр-во входной согласующий блок 1 тор 2, два ЦАП 3, 11, АЦПдва блока памяти 6, 1 О, фо последовательности 7, вычи ор 9. Для достижения цели в о введены сумматор 12, четыре ра 13-15, 18, счетчик 16, блок есации и элемент И 19, При дуой передаче происходит три оденно протекающих процесса; 1 с - запись суммы отсчетов переых эхо-сигналов и принимаемых ов; 11 процесс - расчет оценки гнала полученный в результате ции под параметры канала свяпроцесс - запоминание рассчиоценок эхо-сигнала, компенсав суммарном стечении и преобние в аналоговый вид принимаеигнала. Т.о в одной полосе аорганизована дуплексная переигналов, компенсация сигналовпередатчика на входе приемниыдача данных сигналов потребите- Се звпе ф-лы 3 ил.рым и третьим входами блока адресации, первым и четвертым входами, первым и вторым выходами которого являются соответственно вход дешифратора и второй вход первого сумматора, выходы дешифратора и второго сумматора. подключен к первому входу второгорегистра и второму входу второго сумматора, второй выход аналого-цифрового преобразователя подключен к второму входу второго регистра и первому входу третьего регистра, второйвход и гыход которого соединены соответственно с выходом первого сумматора и первым входом вычитателя второй вход и выход которого соединенысоответственно с выходом второго регистра и входом первого цифроаналогового преобразователя выход генератора подключен к первым входам счетчика и элемента И, вторым входам блокаадресации и четвертого регистра итретьим входам первого и третьего регистров, второй вход коммута ора соединен с.вторыми входами входного со Огласующего блока и элемента И, второй вход счетчика соединен с третьимивходами входного согласующего блокаи блока адресации и входом формирователя последовательности, второй выход 25которого подключен к четвертому входукоммутатора, первый и второй выходыкоторого подключены к четвертому ипятому входам входного согласующегоблока, второй выход ко 1 орого подключен к входу второго цифроаналоговогопреобразователя, при этом блок адресации содержит дешифратор и последовательно соединенные регистр, первыйсумматор и второй сумматор, первыйи второй входы которого соединенысоответственно с входом дешифра ораи первым входом регистра, второй итретий входы которого являются вто 2. Устройство по п.1, о т л ич а ю щ е е с я тем, что формирователь последовательности содержитпоследовательно соединенные счетчики выделитель переходов через нуль,вход и выход которого являются первыми вторым выходами формирователя последовательности, входом которогоявляется вход счетчика.3. Устройство по п,1, о т л ич а ю щ е е с я тем, что входнойсогласующий блок содержит триггер,счетчик, последовательно соединенныелинию задержки, сумматор по модулюдва, коммутатор и блок постоянной памяти, второй вход которого соединенс выходом счетчика, первый вход которого соединен с первым входом триггера, выход которого подключен к второму входу коммутатора, выход сумматора по модулю два подключен к входулинии задержки и является первым выходом вкодного согласующего блока,вторым выходом первым, вторым, третьим, четвертым и пятым входом которого являются соответственно выход блок, памяти второй вход триггера,в 1 эрой вход счетчика, второй входсумматора по модулю два и третий входтриггера,1515375 Составитель О.Анаоушкоедактор А.Лежнина Техред А.Кравчук Корректо абаци 626 дписн ри ГКНТ СССР роизводственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина,10 Заказ 6296/57ВНИИПИ ГосударственногИ 3035 омитета по изобретениям и открытиям иосква, Ж, Раушская наб., д. /5Работу устройства можно разделит ь на процесс адаптации под параметры канала связи и процесс дуплексной передачи информации.Процесс адаптации под параметры канала связи заключается в следующем.Сразу после включения устройства все имеющиеся блоки обнуляются и приводятся к исходному состоянию. От оконечного оборудования данных по управляющему выходу поступает в момент адаптации логическая единица. По этому сигналу принудительно на период адаптации под параметры канала связи обнуляется второй блок 10 памяти, открывается элемент И 19, а также выход формирователя 7 последовательности через замкнутый коммутатор 45 3 15153Изобретение относится к электросвязи и может найти применение в устройствах передачи данных по каналам связи, 5Целью изобретения является повышение помехоустойчивости эа счет компенсации эхо-сигналов.На фиг.1 изображена структурно- электрическая схема устройства; на 1 О фиг,2 - структурно-электрическая схема входного согласующего блока; на фиг.3 - структурно-электрическая схема формирователя последовательности.Устройство содержит входной согла ,сующий блок 1,коммутатор 2,первый цифроаналоговый преобразователь З,аналогоцифровой преобразователь 4,генератор 5, первый блок 6 памяти, формирователь 7 последовательности, вы читатель 8, первый сумматор 9, . второй блок 10 памяти, второй цифроаналоговый преобразователь 11, второй сумматор 12, первый регистр 13, второй регистр 14, третий регистр 15, счетчик25 16, блок 17 адресации, четвертый регистр 18 и элемент И 19.Блок 17 адресации содержит регистр 20, первый сумматор 21, второй сумматор 22 и дешифратор 23.Входной согласующий блок 1 содержит сумматор 24 по модулю два, коммутатор 25, блок 26 постоянной памяти, триггер 27, счетцик 28 и линию 29 задержки. 35Формирователь 7 последовательности содержит счетчик 30 и выделитель 31 переходов через нуль.Устройство работает следующим образом. 40 7542 подключается к входу входного согласующего блока 1, На вход формирователя 7 последовательности по синхронизирующему выходу от оконечного оборудования данных поступают короткие синхроимпульсы.Данные синхроимпульсы поступают на счетный вход счетчика 30. Таким образом, если на вход счетчика 30 поступают синхроимпульсы с частотой следования Г = В (где В - скорость передачи информации), то на выходе счетчика 30 будут импульсы с частотойследования Г =Гт/ш, где ш - коэффициент деления счетчика 30.Коэффициент деления ш счетчика 30 выбирают иэ условияш (1) где Ь - длительность импульсной реакции эхо-тракта;Т - длительность одного информационного сигнала.Импульсы с выхода счетчика 30 являются датчиком информационных символов а;, под которые производится обучение (адаптация) устройства под параметры канала связи. Одновременно сигнал с выхода счетчика 30 формирователя 7 последовательности подается на вход выделителя 31 переходов через нуль, в котором выделяются границы переходов информационных символов, например при переходе от а, к а, от а к аю т,д. Данные переходы отмечаются короткими импульсами.Таким образом на вход входного согласующего блока 1 подается с выхода формирователя 7 последовательности информационный сигнал а;, а также синхросигнал, отмечающий короткими импульсами начало каждого символа а;.Кроме того, по третьему входу подается синхросигнал от оконечного оборудования данных с частотой следования, равной скорости передачи информации В. Информационный сигнал, сформированный Формирователем 7 последовательности, в ш раэ длиннее реального сигнала а;, который в дальнейшем будет передаваться по каналу связи.Информационный символ а на первомтактовом интервале во входном согласующем блоке 1 подается на вход сумматора 24 по модулю два. Так как в первый момент времени линия задержки1515375 1 О 29 была обнулена, то на вход сумматора 24 по модулю два подается нуль. Выходной сигнал сумматора 24 по модулю даа можно записать выражением1 5а + аоьчОБЧоф 1 Ч У где а, и а , - преобразованные1 ОСЧ 3-1 06 ЯЧпо закону относительности информационныесимволы на -ми (д)-м тактовом интервале;а;- информационныйсимвол, подлежащий передаче;Д+ - операция суммирования по модулю два.Начало каждого информационного символа а , сопровождается коротким синхроимпульсом,который поступает на обнуляющий вход триггера 27, Одновременно на тактовый вход триггера 27 подается импульсная последователь ность, а на установочный вход - сигнал с первого выхода оконечного оборудования данных.Сигналы, подаваемые на обнуляющий и установочные входы триггера 27, яв-ляются приоритетными перед любыми другими сигналами. На установочный вход в период адаптации подается сигнал логической единицы, поэтому на данный отрезок времени этот сигнал в управ 35 лении триггером 27 не участвует. В управлении триггером 27 на период адаптации участвуют сигналы, посту пающие на обнуляющий и тактовый входы. Так как сигнал, поступающий на 40 обнуляющий вход, имеет приоритет перед тактовым сигналом, поступающим на тактовый вход, то на первом тактовом интервале с началом первого обучающего а;триггер 27 принудитель но устанавливается в нулевое состояниеСигнал с выхода триггера 27 управляет работой коммутатора 25, тем са 50 мым выход сумматора 24 по модулю два оказывается подключенным к входу блока 26 постоянной памяти. Таким образом,на первомтактовом интервале первого обуцающего сигнала на вход блока 2655 постоянной памяти подается первый информационный символ а;, перекодированный в соответствии с выражением (1) по закону относительности, Одновременно синхронизирующий импульс кратковременно обнуляет счетчик 28. По окончании синхронизирующего импульса счетчик 28 под действием тактовых импульсов, поступающих с выхода генератора 5, начинает изменять свое состояние от минимального значения до максимального значения. Код, подаваемый с выхода счетчика 28 в сочетании с первым обучающим символом я . является адресом в блоке 26 постоянной памяти, где по соответствующим ячейкам записаны отсчеты рабочего сигнала Б , (кЬ). Так, по адресу (а;с,ьч 00,00), хранится отсчет Б, (1 ЬТ). Подстрочный индекс адресного кода означает систему счисления, величина к,Ь т - дискретный момент времени появления первого рабочего сигнала. Двоичные отсчеты Я 6, Ос,Ь ) последовательно появляются йа выходе блока 26 постоянной памяти и подают" ся на вход второго цифроаналогового преобразователя 11, где преобразуются в аналоговый сигнал 5 ,. Сигнал Коб поступает на вход канала свясвязи и далее в сторону противоположной станции. Одноврменно в период адаптации сигнал 5,(с) является сигналом обучения под эхо-сигнал на первом тактовом интервале.После прихода второго синхроимпульса триггер 27 возвращается в единицное состояние, так как по установоцному входу с выхода формирователя последовательности синхросигнала нет и триггер 27 под действием синхросиг" нала записывает, логическую единицу, подаваемую на информационный вход. Под действием сигнала логической еди ницы с выхода триггера 27 коммутатор 25 подключает на вход блока 26 постоянной па,яти логический нуль.Следовательно, на втором тактовом интервале адрес для блока 26 постоянной памяти будет изменяться от (00000) до (01111) ; по соот" ветствующим адресам в блоке 26 постоянной памяти сохранятся нули.Поэтому после окончания действия первого информационного символа а,ц на первом тактовом интервале на входе блока 26 постоянной памяти на следующих (а)тактовых интервалах поступают по адресным входам нули. Лналогично обстоит дело и с другими информационными символами, Лействительно, когда счетчик 30 отсчитаетп 1 импульсов, то на выходе выделителя 31 переходов через нуль появляется очередной синхроимпульс,который вновь устанавливает триггер 27 в нулевое сос 5 тояние, На выходе сумматора 24 по модулю два появляется второй информационный симгол, перекодированный по эако" ну отнотельности. Счетчик 28 вновь сбрасывается синхроимпульсом в нуль и начинает изменять свое состояниеот минимльного до максимального значения, На входы блока 26 постояннойпамяти подается адрес, начиная с(а, 000 00)до (а оьч 1111)15Производится обращение к второй линейке блока 26 постоянной памяти, изкоторого выводятся отсчеты второгорабочего сигнала Б робМ) . Второй.рабочий сигнал Б б (Е.ьС) вновь выводится на вход второго цифроаналогового преобразователя 11. Таким образом во время адаптации под параметры канала связи с выхода входногосогласующего блока 1 появляются отсчеты рабочего сигнала БрВ 6)Ров 1на длительности одного тактового интервала. После окончания данного тактового интервала входной согласующийблок 1 выдает на вход второго цифроаналогового преобразователя 11 нули.Такой алгоритм первоначальной адаптации необходим для того, цтобы имелась возможность записать эхо-сигнал,длительность которого много большедлительности рабочего сигнала, В процессе дуплексной передачи информации входной согласующий блок 1 выполняет функции обычного модулятора(амплитудного, фазового или частотного).Поясним, каким образом производится настройка устройства под эхо-сигналы,При поступлении отсчетов первогорабочего сигнала Б , (Иг;) с выхода входного согласующего блока 1 онипревращаются вторым цифроаналоговымпреобразователем 11 в аналоговоенапряжение Б ,(с), которое постугает на вход канала связи и далее всторону противоположной станции. Сигнал Б (С) в зависимости от параметров подключенного канала связи и его состояния оказывается пр зобразованным (свернутым) с импульсной реакциеи канала связи, Поэтому на входе аналого-цифрового преобраэователя 4 наблюдается суммарный сигнал,который равен;Х(С) = Б (36т + 1(3)где ц(с) - импульсная реакция эхотракта канала связи;, - шуп, поступающий иэ канала связи;Символозначает операцию свертки;Сигнал Х, в аналого-цифровомпреобразователе 4 преобразуется вотсчеты цифрового сигнала Х, Ьт),которые поступают на вход второгосумматора 12,Та как сигналом с управляющеговыхода оконечного оборудования данных элемент И 19 открыт, то на выходе последнего появляется импульсная последовательность с выхода генератора 5, управляющая режимом работыпервого блока 6 памяти. Так, еслина входе первого блока 6 памяти установлено какое-либо число, по данному адресу вначале считывается прежнее содержимое данной ячейки памяти,а затем записывается новое значениес выхода второго сумматора 12. Считы"ваемое значение иэ первого блока 6памяти переписывается в четвертыйрегистр 18, Одновоеменно с началомформирования первого сигнала Б (ЬА)во входном согласующем блоке 1 первымсинхрсимпульсом производится обнуление счетчика 16. После окончанияпервого синхроимпульса сцетцик 16под действием тактовых импульсов свыхода генератора 5 начинает изменятьсвое состояние с минимального значения до максимального, Перекодированный по закону относительности первыйинформационный сигйал а с выходавходного согласующего блока 1 в сочетании с кодом, подаваемым с выходасчетчика 16, является адресом дляпервого блока 6 памяти, Таким образом, при формировании формирователем7 последовательности первого обучающего информационного символа а, впервом блоке 6 памяти изменяются адреса, начиная с (а,0000) иокончивдясь (я о 1111)2Так как первойацально первый блок6 памяти был обнулен, то из последнеГо из первой ячейки (адрес а обФ 000) вначале считывается нуль, который затем переписывается в цет,вертый регистр 18. На выходе второгосумматора 12 появляется первый отсчет суммарного процесса, 1515375 10+ , Ь,ьт), (4)который записывается в первом блоке6 памяти по адресу (а,ов 0000)д .Аналогично отсчет дела с другими отсчетами, Так по адресу (а,0001)ОБРУЧзаписывается отсчетВэхой) ров(1 ф) К(1) ++ , (К Ьс) (5) 10и так далее,Аналогично обстоят дела при формировании входным согласующим блоком1 на очередных а тактовых интервалахБ (Ис), соответствующего второров(му информационному символу аховпервом блоке 6 памяти по адресу+ , (1 сье), (6)где К,Д с - дискретный момент времени,В ячейку памяти по адресу (ав0001) записывается величинаьэхой+ ЬС) = Яро, (1 с, Ю) д(1 су) + 25При формировании Формирователем7 последовательности двухпозиционного сигнала после информационногосимвола ао,вновь Формируется а 30Вновь в первом блоке 6 памяти производится обращение к первой линейке памяти, вкотором хранятся отсчеты суммарногопРоЦесса Я,хо,(Е;Ьт). ПРи этом вновьв первый момент производится считыва- З 5ние первый ячейки памяти Б хо,(1,6)из первого блока 6 памяти, котороепереписывается в четвертый регистр18. Во втором сумматоре 12 производится сложение Яэхо,Ь,Ьс) и Бахо,(8)Бэхо (1 с Дс) и Вэхо фд Ьт) - отсчеты передаваемого сигнала в разныемоменты времени,Таким образом, после передачи Ираз обучающего сигнала а, в первомблоке 6 памяти будет храниться величина иэхо (1)Вров Ь Й )3 (1 ЬС) ++ сЦ",Ь )(9)сЙногократное обучение необходимо 55для того, чтобы усреднить действиепомех, действующих в канале связи,и тем самым улучшить качественные характеристики устройства в целом,Как видно из формулы (9), для того чтобы иметь оценку эхо-сигнала, надо Б эхо, ЬЬс) разделить на И. Деление на И производится в четвертом регистре 18, Для того, чтобы разделить полученный отсчет на М необходимо величину отсчета Я,хо ЬМ) сдвинуть на 2 разрядов в сторону старших разрядов так, чтобы 2М где Е - число сбрасываемых разрядов. Например, если М выбрано равным 64, то отбрасываем 6 младших разрядов и тем самым производим деление на 64, Таким образом после адаптации устройства под параметры канала связи, входной согласующий лок 1 Формирует И раз рабочие сигналы Би Бр,ва на данные рабочие сигналы канал связи И раз откликнется эхо- сигналом, Отсчеты данного эхо-сигнала в виде двоичного числа записаны в первом блоке 6 памяти, При обучении устройства под параметры канала связи скорость считывания и запись отсчетов из первого блока 6 памяти равна скорости формирования рабочих сигналовТакой режим обеспечивается подачей тактовой частоты на вход счетчика 16 точно такой же, что и на вход счетчика 28 во входном согласующем блоке 1.После перебора И раз информацион(ных символов а оконечное оборудование данных по управляющему выходу снимает положительный потенциал, тем самым снимается принудительный обнуляющий сигнал с второго блока 10 памяти, а также коммутатор 2 отключает выход формирователя 7 последовательности от входа входного согласующего блока 1. Кроме того, закрывается элемент И 19, тем самым первый блок 6 памяти переходит только в режим счииывания информации, поэтому полученные в процессе обучения эхо-сигналы остаются неизменными на протяжении сеанса связи. Вход входного согласующего блока 1 оказывается подключенным после обучения к информационному выходу оконечного оборудования данных. Так как с выхода Формирователя 7 последовательности синхроимпульс больше не поступает во входной согласующий блок 1, а с выхода оконечного оборудования данных после окончания обучения поступает логический нуль на установочный вход триггера 27, то последнийустанавливается в единичное состояние до окончания сеанса связи и подключает выход сумматора 24 по модулюдва 2 к входу блока 26 постоянной памяти.Входной согласующий блок 1 превращается тем самым по свойствам в обычный амплитудный фазовый или частотный модулятор, Тип выбранного модулятора оговаривается перед сеансомсвязи путем соответствующих записейв блоке 26 постоянной памяти счетчиков рабочего сигнала, которые соот 1ветствуют перечисленным выше видам 15модуляции,Поясним каким образом производится дуплексная передача информации.При дуплексной передаче происходиттри одновременно протекающих процесса. Первый процесс - это запись суммыотсчетов передаваемых эхо-сигналов ипринимаемых сигналов. Данная операцияпроизводится с помощью аналогоцифрового преобразователя 4 и второго регистра 14,Второй процесс - процесс расчетаоценки эхо-сигнала, полученный в результате адаптации под параметры канала связи. Данный процесс производится с помощью первого 6 и второго10 блоков памяти; первого 13, третьего 15, четвертого 18 регистров; первого 9 сумматора, счетчика 16, блока17 адресации, состоящего из первого21. и второго 22 сумматоров; регистра20 и дешифратора 23Третий процесс - запоминание рассчитанных оценок эхо-сигнала, компенсация их в суммарном стечении и преобразование в аналоговый вид принимаемого сигнала. Данный процесс осуществляется с помощью третьего регистра 15, вычитателя 8 и первогоцифроаналогового преобразователя 3 45Рассмотрим более подробно реализацию первого процесса - процессазаписи сигнала, поступающего из канала связи.Приходит принимаемый сигнал укоторый необходимо отделить от передаваемого сигнала (в нашем случаеэто Яро, (М. Пусть на вход входного согласующего блока 1 поступаетпервый информационный символ а Согласно выражению (1), данный информационный символ а, перекодируется всумматоре 24 по модулю два и линии29 задержки в относительный информационный сигнал а 1. Значение данногоинформационного символа а совместно1с кодом счетчика 28 указывает область памяти блока 26 постоянной памяти, в котором хранятся отсчеты первого рабочего сигйала Б ,(1 И). Данные отсчеты, пройдя первый цифроаналоговый преобразователь 3,превращаются в аналоговые сигналы Б (С),раб,которые далее подаются в сторону противоположной станции. Одновременно сформированием рабочего сигналаБрса,ЬЬ) во входном согласующем блоке 1 на втором выходе последнего появляется относительный информационныйсимвол а который совместно с кодомсчетчика 16 указывает в первом блоке6 памяти область памяти, в которойзаписан отклик канала связи Б О,ЙИ)на первый рабочий сигнал.Как указывалось выше, количествоотсчетов, необходимых для формирования рабочего сигнала и, меньше количества отсчетов записанного эхо-сигнала й при работе по реальным каналам связи из-за наличия реактивныхэлементов, а также наличия дифференциальных систем каналов тональнойчастоты. Поэтому скорость обработкиотсчетов эхо-сигнала должна быть какминимум в с 1/и раз выше, чем скоростьформирования рабочего сигнала. Навходе аналого-цифрового преобразователя 4 наблюдаем сумму двух сигналов:эхо-сигнала и принимаемого сигнала,а на выходе аналого-цифрового преобразователя 4 - ту же сумму, но в виде двоичного числа.Х, Ос,Л) = Б,Ь, Ье) + У,(К, ) (1 О)Здесь , с обозначает первый дискретный момент времени, когда мы наблюдаем сумму двух сигналов на выходеаналого-цифрового преобразователяпри дуплексном обмене. Данный отсчетХ,(ЕЬс) с выхода аналого-цифровогопреобразователя 4 далее поступает вовторой регистр 14, имеющий длину,равную и последовательным ячейкам 1разрядных слов. Поэтому в первый момент времени отсчет Х ЬЬс) записывается в первый столбец второго регистра 14, В последующий с ь момент времени на выходе аналого-цифрового преобразователя 4 наблюдаемсигнал Х,(1 с С), равный:15153 бец второго регистра 14, а предыдущее содержимое первого столбца, т.е. Х, (1,Ь) переписывается во второй столбец и так делее. После формиро 5 вания входным согласующим блоком 1 последнего отсчета рабочего сигнала второй регистр 14 полностью заполнится, При формировании первого отсчета второго рабочего сигнала в первый столбец второго регистра 14 уже будет записываться отсчет суммарного процесса, состоящего из главной части второго рабочего сигнала, принимаемого сигнала на втором тактовом интервале и эхо-сигнала от первого рабочего сигнала, т.е.Х,(КЬ) = Б (К,Ь) + ,(К,Ь) +(12)Данные отсчеты на втором тактовом интервале также последовательно записываются во второй регистр 14, продвигая предыдущие записанные отсчеты к входу вычитателя 8.Аналогично обстоят дела и с дру гими отсчетами.Поясним более подробно суть второго происходящего процесса - процесса формирования оценки эхо-сигнала, Из анализа формул (10)-(12) видно, что 30 к каждому принимаемому отсчету В,(Ис) добавляются отсчеты эхо-сигналов, которые необходимо выработать и в дальнейшем скомпрометировать как указывалось выше. При формировании пер вого рабочего сигнала на первом тактовом интервале входным согласующим блоком 1 на выходе последнего появляется относительный информационный символ а . Значение данного символа 40 в сочетании с кодом, подаваемым с выхода счетчика 16 указывает в первом блоке 6 памяти область памяти,в которой записан образец эхо-сигнала Б,о ЬЬс). Счетчик 16 начинает изменять свое состояние, тем самым на выходе первого блока 6 памяти последовательно появляются отсчеты первого эхо-сигнала. Как указывалось выше, отсчеты первого эхосигнала при многократном обучении оказалось в И раз больше реально существующих эхо-сигналов. Поэтому отсчеты первого эхо-сигнала, пройдя четвертый регистр 18 в котором отброшены г младших разрядов, оказываются поделенными на Х (при выполнении условия 2 = Х).Таким образом, при изменении адресации на первом тактовом интервале 75 14от (а, 0000) = Ао до А, = (а,1111) на выходе четвертого регистра 18 последовательно появляются отсчеты первого эхо-сигналаБЬИ). Данные отсчеты затем по 1даются на первый вход первого сумматора 9, который совместно с вторым блоком 1 О памяти, первым регистром13, блоком 17 адресации и третьим регистром 15 вырабатывает оценку эхосигнала на первом тактовом интервале.Поясним каким образом это производится, более подробно. Пусть в первый момент времени (первый тактовый интервал) блок 17 адресации вырабатывает адрес для второго блока 1 О памяти синхронно с адресацией для первого блока 6 памяти. Таким образом, если для первого блока 6 памяти указывается адрес А,о = (а, 0000), для второго блока 10 памяти указывается адрес В, = (0000) . Аналогично и с другими адресами, если для. первого блока 6 памяти указывается адрес А =(а, 00.. 01), то для второго блока(1 О памяти указывается адрес В(0001) и т.д. Здесь и далее подстрочные индексы (т.е. 2 и 1 О) обозначают систему счисления. Порядок выработки такой адресации будет пояснен ниже.Так как второй блок 1 О памяти в момент обучения под эхо-сигналы Б,до (Мс) был принудительно обнулен)0сигналом с выхода оконечного оборудования данных, во втором блоке 10 памяти по всем адресам в данный момент времени хранятся нули. Порядок обращения к ячейкам памяти второго блока 10 памяти следующий. В начале из какой-либо ячейки по заданному адресу считывается прежнее содержимое, а затем вновь по этому же адр- су записывается результат суммирования с выхода первого сумматора 9. Т-,- о ким образом, из ячейки с адресом В второго блока 10 памяти вначале в первый момент считывается нуль, а затем записывается результат суммирования с выхода первого сумматора 9, т,е. величинаБо, (к,Йг) + О = Б эо,(1 ")Ааналогично по адресу Вво вторсм блоке 10 памяти записывается величина Б,о ЬЬС), по адресу В величина Б (1 с Ь), а по адресу В - последний отсчет первого эхосигнала Б о (116 г). При этом первыеэоп отсчетов первого эхо-сигнала одновременно запоминаются в третьем регистре 15. Это будет оценка суммарного эхо-сигнала на первом тактовом интервале. С началом второго тактового интервала блок адресации 17 начинает адресацию для второго блока 10 памяти со сдвигом на величину и, Таким образом, если для первого блока 6 пао мяти вырабатывается адрес А= (а 0000)2, то для второго блока 1 О памяти вырабатывается адрес, равныйо оАло + ио В лоПри переходе счетчика 16 в следующее состояние на первый блок 6 памя 1 ти выдается адрес, равный Л, = (а 2 0001), а на второй блок 10 памял+ ти вырабатывается адрес, ра вный Вло Таким образом, с началом второго тактового интервала считывание и запись во втором блоке 10 памяти производится со сдвигом на и относительно первого тактового интервала. Бсли на выходе счетчика 16 совместно с перекодированным символом на втором тактовом интервале последовательно появляются адреса в виде А,А 1 о,А,о.А",о.ьА,о, то на выходе олока 17 адресации появляются адреса для второго блока 10 памяти соответственно в видео О+1 2 о(61 о + ило) В 1 о ф В ло В 1 оВВ, . Тогда с началом второго тактового интервала из первого блкао6 памяти по адресу А,о считывается Бэо (к,х ), а из второго блока 10 паэхо,мяти по адресу Б - значение Бэхо (ЕДС) . Аналогично по адресу Л, из первого блока 6 памяти сцитывается отсчет Б,хо (К Ь), Ф из второго блока 1 О йамяти - отсчет,Яэхо (1 с Ь) и т.д. В результате суммирования в первом сумматоре 9 появляется сумма двух отсч тов (в первый момент) Я (1, Ь".) + Бэхо (1 с), В следую" щий момент данная сумма будет равна Вэко (1" 4) + Вэхо Ь,М) и т.д. При этом результат суммирования первого сумматора 9 записывается вновь во второй блок 10 памяти. Так по адресу Взаписывается сумма, равная эхоф А") + ВчоИсЬ С), а по адСостояние сцетцика 16 дешифрируется дисшифратором 23. При этом, если сцетцик 16 изменяет свое состояние от А, до А, то на выходе део О- о-шифратора 23 логическая единица. Гсли состояние дешифратора 23 изменяется от Л, до А, , то на выходе деС 1- о ьшифратора 23 - логический нуль. Данный сигнал с выхода дешифратора 23принудительно обнуляет первый регистр13. Таким образом, на входном тактовом интервале при изменении состоянияа-о Осчетчика 16 от А, до А, на выходепервого сумматора 9 будут только отсчеты второго эхо-сигналаБ эхом(1 сЬ- и Ь) Вэхо (1 с 1 ф) 1эхоф ц ")Данные отсчеты записываются по адреоа. илсам В 1 о, Р , В,В соответлоственно.На третьем тактовом интервале блок,17 адресации вновь передвигает своюадресацию еще на и. Таким образом,если на выходе счетчика 16 адресаоизменяются в виде А,о, АЛоЛ, , то на выходе блока 17 адредсации порядок обращения к второмублоку 10 памяти будет следующий: В,",2 ьф 1 7 о 2 Вд о 1 2э В 1 о э Вло ю Вло в Вло ю Влвенно на выходе первого сумматора 9будут значения отсчетов эхо-сигналав виде30 В эха %16) + Вэхо (1 ол 1 6 ) +эхо (а "-)хоэ("2 о) + эхо(Ьил ) +,(1 ь.ю);эхо ( Ь + Ь ) 1 оВэхо %6)Первые и отсчетов суммарного процесса с выхода первого сумматора 9 вновь зайисываются в третий регистр 15, который характеризует оценку эхо. сигнала на третьем тактовом интервале. Аналогицно протекает процесс и на других тактовых интервалах.Поясним, каким образом протекают процессы в блоке 17 адресации. Как показано выше, на первом тактовом интервале на выходе блока 17 адресации порядок обращения к ячейкам па 1515375 1810 1. Устройство дуплексной передачии приема сигналов, содержащее входнойсогласующий блок, коммутатор, вычитатель, генератор, формирователь последовательности, первый блок памяти,первый цифроаналоговый преобразователь, последовательно соединенныевторой цифроаналоговый преобразователь и аналого-цифровой преобразователь, последовательно соединенныепервый сумматор и второй блок памяти,причем первый выход формирователяпоследовательности подключен к первому входу коммутатора, второй входкоторого соединен с вторым входомвторого блока памяти, выход генератора подключен к первым входам входного согласующего блэка аналого-цифрового преобразователя, первого блока памяти и третьему входу второгоблока памяти, о т л и ч а ю щ е ес я тем что, с целью повышенияпомехоустойчивости за счет компенсации эхо-сигналов, введены первый,второй и третий регистры, элемент И, последовательно соединенные счетчик и блок адресации,поспедовательно соединенные четвертый регистр и второй сумматор,выход которого подключен к второ. му входу первого блока памяти, третийчетвертый и пятый входы которогосоединены соответственно - выходамсчетчика, элемента И и первым выходе" входного согласующего блока, выход первого блока памяти подключен к первому входу четвертого регистра,второй выход которого подключен к первому входу первого сумматора, второй вход которого соединен с вьходом первого регистра, первый и второй входы которого соединены соответственно с выходом второго блока памяти и перв выходом блока адресации, второй выход которого подключен к цетвертому входу второго блока памяти, первый выход аналого-цифрового преобразователя 20 мяти будет таким же как и обращениек ячейкам памяти первого блока 6 памяти. Однако работоспособность выработки оценки эхо-сигнала не зависитот того, с какого состояния начина-ется обращение в первый момент кячейкам памяти второго блока 10 памяти, Пусть в первый момент временив регистре 20 хранится число и, .Тогда на выходе первого сумматора21 будет значение, равное -и + и, == О. Таким образом, на второй входвторого сумматора 22 подается логический нуль, поэтому сигналы с выхода счетчика 16 беспрепятственнопроходят на выход второго сумматора22, тем самым обеспецивается синхронность адресации для первого 6 и второго 10 блоков памяти.началом второго тактового интервала его начало сопровождаетсясинхроимпульсом от оконечного оборудования данных, тем самым состояниепервого сумматора 21 записывается 25в регистр 20, Как было показано выше,на выходе первого сумматора 21 быллогический нуль, Тогда на выходе первого сумматора 21 появляется сигнал,равньй и = по, который подается 30на второй вход второго сумматора 22.Таким образом производится увеличение адресации на втором тактовом интервале для второго блока 10 памя 1 ина и,35Аналогичны процессы на третьемтактовом интервале. Действительнопосле записи в регистр 20 с началомтретьего тактового интервала сигнала и, с выхода сумматора 21 на выходе последнего появляется значениеп по = 2 по и так далее.Поясним третий процесс - процесскомпенсации отсчетов эхо-сигналв всуммарном процессе, поступающем иэканала связи. Как показано выше, суммарный процесс, повтупающий из канала связи, хранится во втором регистре 14, а оценки эхо-сигнала хранятсяв третьем регистре 15. После окончания выработки оценки эхо-сигналапоследние последовательно по сигналу с второго выхода аналого-цифрового преобразователя 4 (строб-импульсы окончания преобразования) начина 55ют считываться из третьего регистра15, На выходе вычитателя 8 остаетсялишь принимаемый сигнал, поступающийот противоположной станции иэ канала связи, который далее преобразуется первым аналого-цифровым преобразователем 3 в аналоговую величину и выдается потребителю,Таким образом в одной полосе частот организована дуплексная передача сигналов, компенсация сигналов своего.передатчика на входе приемника и выдача данных сигналов потребителю. Формула изобретения

Смотреть

Заявка

4344039, 15.12.1987

НОВОСИБИРСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. Н. Д. ПСУРЦЕВА

МАЛИНКИН ВИТАЛИЙ БОРИСОВИЧ

МПК / Метки

МПК: H04B 1/52

Метки: дуплексной, передачи, приема, сигналов

Опубликовано: 15.10.1989

Код ссылки

<a href="https://patents.su/11-1515375-ustrojjstvo-dupleksnojj-peredachi-i-priema-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство дуплексной передачи и приема сигналов</a>

Похожие патенты