Цифровая вычислительная машина
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 259489
Авторы: Аникеев, Кошарский, Кришталь, Легостаев, Митрофанов, Свердлова, Скоробогатов
Текст
Оп ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоаетскикСоциалистическихРеспублик(51)М. Кл, Я 06 Р 15/50 тееудеретееееьй квинтет ССФ.Р ав лелем езебретение и еткрытнй(71) Заявитель Украинский заочный политехнический институт(54) 11 ИфРОВАЯ ВЫЧИСЛИТЕЛЬНАЯ МАШИНА Изобретение относится к области применения вычислительной техники в системах оперативного управления мнагообъектными комппексами, состоящими из объектов погрузки, разгрузки и безрельсовыхтранспортных средств,Известна специализированная цифроваявычиЕтительная машина дпя выбора оптимальных адресов следования безрепьсовьк транспортных средств, содержащая10арифметическое устройство, логическоеустройство, устройство ввода (вывода),устройство управпения, долговременноеи оперативное запоминающие устройства.Недостатком известных машин являет 5тся их дорогсеизна и сложность.цепь изобретения - упрощение конструкции,В логическом устройстве выходы ре- .гистра организационно-технического состояния управляемой системы подключеныко входам логических схем формированиякритериев оптимальности, выходы которых подключены к потенциальным входам вентилей записи и отбора. Импульсныевходы вентилей записи соединены с пер-выми выходами распределителей решенияи вентилями возобновления отбора, импульсные входы вентилей отбора связаныс выходами вентилей продолжения отбораи возобновления отбора. Выходы вентилей записи отбора соединены соответственно с единичными и нулевыми входамитриггеров регистра оптимальных адресов,а выходы триггеров оптимальных адресовсвязаны через схему анализа количествавыделенных-,адресов с потенциальнымивходами вентипьных схем возобновленияотбора, продолжения отбора, выдачи оптимального адреса, выделения минимумаиз ряда дискретных величин формирования неосновных решений. Первый выходсхемы формирования управляющих импульсов соединен со входом запуска основного распределителя логического устройства, вход запрета которого соединенс выходом схемы запрета формированияуправляющих импульсов основного реше259489 оставитель В БогатыревехредТ.Маточка Коррект Бвбинец дактор Тираж 756 ПодписиПИ Государственного комитета СССРделам изобретений и открытий35, Москва, Ж, Раушскаи на Заказ 54 В б., д, 4/5 лиал ППП Патент", г. Ужгород, ул ктная, 4ния, входы которой подключены к выходам вентилей выдачи оптимального адреса и вьщепения минимума ряда дискретных вепичин. Вторые входы основного идопьпнитепьного распределителей подсоединены к импульсным входам вентилейформирования неосновных решений, выходы которых соединены со входами дополнительных распределителей, входы запрета которых связаны со схемами формирования неуправляющих импульсов неосновного решения, входы схем формирования подключены к выходам вентилей выдачи оптимального адреса и выделенияминимума ряда дискретных величин, остальные выходы основного и дополнительных распределителей соединены с импульсными входами схем возобновления отбора, продолжения отбора, выдачи оптимального адреса, выделения минимума рядадискретных величин, Выход триггера знака сумматора арифметического устройства подключен к потенциальному входу вентиля сброса, импульсный вход которогосоединен с одним из выходов схемы формирования управляющих импульсов устройства управления, а выход вентиля сбросасоединен с нулевыми входами всех триггеров сумматора. В устройстве ввода-вывоца выхоаы регистра номеров транспортныхсрецств соецинены со вхоцами схемыформирования импульса начала цикла, выход которой .соединен со входами запускараспределителя импульсов корректировки,причем первый выход последнего связанс импульсными входами вентилей занесения, потенциальные входы которых подсоединены к выходам опрашиваемого адреса, а выходы вентилей схемы занесениясоединены с единичными входами триггеров младших разрядов сумматора; второйвыход распределителя импульсов корректировки подсоединен к кодовой части регистра команд устройства управления и кимпульсным входам первых вентилей формирования адресной части команды, потенциальные входы которых соединены с выходами регистра номеров транспортныхсредств, а выходы - с адресной частьюрегистра команд. Третий выход распределителя импульсов корректировки связанс импульсным входом вентипя, потенциапьный вход которого соединен со схемойанализа сумматора на ноль, а его выходподключен ко входу запуска распределитепя, Первый выход распределитепя подсоединен к регистру команд устройстваупрюпения и к импульсным входам второй вентипьной схемы формирсвания ю 1 о 15 20 25 ЭО Э 5 4 о 45 5 С 55 ресной части команд, потенциальные входы которой соединены со входами входного регистра арифметического устройства, причем выходы вентилей формирования адресной части команд с,"Ьединены со входами адресной части регистра команд устройств управпения; второй выход распределитепя связан со счетными входами.всех триггеров сумматора;. третий выходраспределителя подключен ко входам кодовой части регистра команд устройствауправления; четвертый выход - к регистру команд устройства управления и к импульсному входу третьих вентилей формирования адресной части команд, потенциальные входы которых соединены с выходами регистра опрашиваемого адреса, авыходы - со входами адресной части регистра команд устройства управления;пятый выход подкпючен к счетному входу триггера младшего разряда сумматора,поспедний выход распределителя соединен со входом кодовой части регистракоманд устройства управления. Выходсхемы формирования импульса запускараспределителя записи ответа устройстваввода-вывода подсоединен ко входу распределителя записи ответа, выход которого соединен со входом кодовой частирегистра команд устройства упрюления,с импульсным входом вентилей запоминания оптимального адреса и с импульсными входами схемы формирования адресной части команд устройства ввода-вывода. Потенциальные входы схемы запоминания оптимального адреса подключены ко входам регистра оптимального ответа, а ее выходы связаны со схемойзаписи запоминающего устройства; потенциальные входы схемы формированияадресной части команд подключены ковходам буферного регистра номеров транспортных средств, а ее выходы соединеныс адресной частью регистра команд устройства управления,Кроме того, с целью контроля возникающих неисправностей в арифметическоми логическом устройствах при выделенииминимальной из ряда величин, схема логического контроля содержит вентиль контроля, потенциальный вход которого связан содним из выходов схемы анализаколичества выделенных адресов, а импульсный вход - с одним из выходов схемыформирования управляющих импульсов ус 1ройства управления, Выход вентиля контропя соединен со входом запуска оснсв 1ного распределителя логического устройства, со схемой сигнализации неисправ259489 6 0 15 20 ЗЮ, ЭЗ В) - И+о) =1,50 5ности и счетчиком повторений, последняя разрядная ячейка которого подключена к схеме сигнализации и к схеме запрета формирования управляющих импульсов основного решения.Нв фиг. 1 представлена блок-схема цифровой вычислительной машиныдля выбора оптимальнык адресов следования безрельсовых транспортнык средств; нв фиг, 2 - схема логического устройства; на фиг. 3 - функциональная схема. нахождения значения функции двузначного предиката; на фиг. 4 вфункциональная схема корректировки выбора оптимального адреса и контроля выполнения команд упрввлениа транспортными средствами.Предлагаемая машина состоит из арифметического устройства 1 (фиг. 1), оперативного запоминающего устройства 2, устройства 3 управления, долговременного эацоминвющего устройства 4, логического устройства 5 и устройства 6 ввода- вывода. Основные операции выбора оптимального адреса осуществляются в логическом устройстве, которое состоит из регистра 7, хранящего в форме логических значений информацию об организационно- техническом состоянии управляемой системы схемы 8, предназначенной для формироввниа критериев отбора; регистра 9, состоащего иэ триггеров, единичное состояние которык определяет оптимальность адреса; схемы 10 анализа количества оптимальных адресов схемы 11 управления логического устройства и схемы 12 выдачи оптимального адреса.В ячейки 13 памяти (фиг. 2) регистра 7 записываются логические значения общих параметров управляемой системы, в в ячейки 14 лвмати - значения параметров каждого адреса управляемой системы. Схема 8 состоит из логических схем 15 формирования критериев оптимальности, которые выдают разрешающий потенциал на вентильные схемы 16 и 17 записи и вентильные схемы 18 отбора при удовлетворении параметров адресов соответственно критериям записи и отбора. Анализ количества оптимальных адресов в логической схеме 19 сводится к определению числа трщтеров 20 в регистре 9, находящихся в состоянии фединвцаф; Количество триггеров равно числу адресов управляемой системы.Схема 11 управления состоит из вентипьнык схем 21-26, основного рвспределитела 27, дополнительных распределителей 28 и схем 29 и 30 запрета формирования управляющих импульсов соответсяьенно оснсеного и дополнительных распределителей. Логическая схема 19 имеет четыре выхода. Выход 31 соединен с вентильной схемой 21 формирования неосновных решений, вентильной схемой 22 возобновления отбора и вентилем 23 контрола неисправностей; выход 32 - с вентильной схемой 24 продолжения отбора, выход 33 - с вентильной схемой 24 продолжения отбора и вентильной схемой 25 выделения минимального значения из ряда дискретных величин, а выход 34- с вентильной схемой 26 выдачи оптималь- ного адреса. На выходе 31 логической схемы появляется разрушающий потенци- ал, если на данном этапе отбора не оказалось оптимальных адресов; нв выходе 32 - оптимальные адреса; нв выходе 33 - несколько оптимальнык адресов; на выходе 34 - : только один оптимальный адрес.Для контроля возникающих неисправностей в арифметическом и логическом устройствах при выделении минимума иэ рада дискретных величин импульсный вкод вентиля 23 соединен с соответствующими выходами схемы 35 формирования управляющих импульсов устройства 3 управления, а выход вентиля 23 - со входом запуска основного распределителя 27, входом счетчика 36 числа повторений решений и входом схемы 37 сигнализации. Последний разряд счетчика 36 соединен с входом схемы 29 запрета формирования управляющих импульсов основного решения и входом схемы 37 сигнализации. В арорметическом устройстве 1, кроме выполнения известных операций, определяется значение функции двузначного предикатв по формуле: где - предикат ЬИ) связан с ивестной функцией йсрпо форму- лк ЦЦ=-(1 фбкрй при ЮФа 2 Дла выполнения операции нахождениа значения функции двузначного предиката в арифметическом устройстве 1 предус мотрен специвльный вентиль 38 сброса (фиг. 3), импульсный вход 39 которого соединен с выходом схемы 35 формирования управляющих импульсов устройства 3 управления, потенциальный вход 40 соединен с выходом 41 ячейки зна кового разряда сумматора 42, а выход - с нулевыми входами разрядов сумматора 42.Операция корректировки выбора опт мвпьного адреса и контроля выполнения команд управления транспортными средствами осущебтвляетса импульсами распределителя 43 корректировки (фиг, 4) и распределителя 44, а запись ответа - импульсами распределителя 45 записи оаэетв, соединенной со схемой 46 фор, мирования импульса запуска распределителя. В устройстве 6 ввода-вывода выходы регистра 47 номеров транспортных средсш соединены со входами схе. мы 48 формирсвания импульса начала цикла и со входами вентильной схемы 49 формирования адресной части команды, а выкоды регистра 50 опрашиваемого адреса соединены со входами вентильной схемы 51 занесения и с входвми вентильной схемы 52 формирования адресной части команды. Выходы регистра 53 оптщмального ответа и буферного регистра 54 соединены со входами соответ отвеяно схемы 55 запоминания оптимального адреса и схемы 56 формирования адресной части команд.В арифметическом устройстве схема 57 анализа сумматора на нуль" соединена с сумматором 58, состоящим из ячеек старших и младших разрядов, и с вентилем 59. Входной регистр 60 арифметического устройства соединен с вентильнойсхемой 61 формирования адресной части команд.Работа БЗМ начинается с того, что с центрального диспетчерского пункта в устройство 6 ввода-вывода поступает информация в двоичном коде об организационно-техническом состоянии всех адресов управляемой системы, общих параметрах системы и номера транспортных средств, для которых необходимо определить оптимальный адрес следования. Ин-формации об организационно-текническом состоянии. адресов и общих параметрах управляемой системы записываетса в ячейки памяти регистра 7, Код очеред-.ного номера транспортного средства записывается в регистр 47, и на выходе схемы 48 появляется импупьсзапусквю 1 ций распределитель 43 корректировки.С первого выхода 62 распределителя 43 корректировки импульс поступает на вентильную схему 51 занесения, при этом код опрашиваемого адреса записы мвтора единицыф.4 оИмпульс с выкода 66 распределителя44 формирует в регистре команд устройства управления операцию засылки в ячейку запоминающего устройства, номер которой определен ранее. Импульс с выхода 67 распределителя считывает через вентильную схему 52 формирования адресной части команды код опрашиваемого адреса из регистра 50 и формирует в устройстве управления операцию засылки на сумматор, таким образом считывается. в сумматор количество,транспортных средств, посланных к опрашиваемому адресу. Импульс с выхода 68 распределителя 44 досыпает единицуф.в сумматор через вход схемы .63 сборки. Имцульс с выхода 69 распределителя формирует в устройстве управления операцию засылки в запоминающее уст 10 15 и 25 зо 35 ввется в младшие разряды сумматора 58 через вентили 63. Импульс со второго выхода 64 распределителя 43 формирует в регистре команд устройства управления операцию сложения по моЪулю 2, при этом номер ячейки регистра 47 считывается в адресную часть регистра команд через вентильную схему 49 формь" рованиа адресной части команд. Через время, необходимое для выполнения команд, во входной регистр 60 иэ запоминающего устройства поступает код адреса объекта, к которому было направлено данное транспортное средсчзо.В результате выполнения сложениа по модулю 2 схемой 57 анализа сумматора на нульф формируется разрешающий потенциал, если адреса опрашиваемого объекта и объекта, куда было направлено транспортное средство, не совпадают. В этом случае импульс с выхода распределителя 43 корректировки запускает распределитель 44. Импульс с выхода 64 распределителя 44 формирует в регистре команд устройства управления операцщо засылки на сумматор и считыванием содержимого входного регистра 60 в.запоминающее устройство через вентильную схему 61 определяет адресную часть команды адреса объекта, к которому было направлено данное транспортное средство. В сумматор записывается общее количество транспортных средств, посланных по данному адресу, Импульс с выхода 65 распределителя 44 поступает на счетные входы всех триггеров сумматора 58, т.е. выполняется операция вычитания иэ содержимого сумИз арифметического, устройства 1 оперативные параметры в числовой форме направляются в запоминающее устройство, а в форме погнческих значений - в регистр 7 логического устройства 5. В логическом устройстве осуществляетсяя определение оптимального адреса методом поэтапного отбора по заданному ряду критериев по одному из нескольких вариантов решения. Отличие этих вариантов заключается в различных весовых. соотношениях критериев отбора. После определении значений всех разрядов регистра 7 управление передается схеме 11 управления логического устройства 5. В устройстве 3 управления вырабатывается импульс, поступающий с выхода схемы 35 формировании управляющих импульсов на вход запуска основного распределитепя 27 логического ус геройства 5, Сформированный первый импульс распределителя поступает на единичные входы триггеров 20 через соответствующие вентипьные схемы 16 и 17, если они открыты схемой 15. Со второго выхода распределителя 27 импульс поступает на входы вентипьиых схем 21, 24 и 26. Если открыта вентицьнвя схема 26, то с ее выхода по ступает импульс нв.вход схемы 12 выдачи оптимального адреса, содержимое регистра 9 в поспедоввтельном двоичном коде считывается в устройство 6 ввода-вывода. Еспи открыта вентильная схема 24, то импульс с ее выхода поступает на вентипьную схему отбора 18 и переводит в состоиние фОф, т.е. из триггеров 20, которые соответствуют адресам с параметрами, удовлетворяющими критериям отбора, Если открыта вентильная схема 21, импупьсом с ее выхода запускается один иэ дополнительных рвспредепителей 28 неосновного. решении. С его первого выхода импупьс поступает на единичные входы триггеров 20 если соответствующие вентильные схемы 16 и 17 открыты логической схе. мой 15, т.е. осуществляется запись ад. рессв, удовлетворяющих критерию записи неосновного рещения. После проведения операции корректировки начинается реализация алгоритма, хранящегося в 10 И 30 И 40 45 10олговременном запоминающем устройтве 4. Команды выбираются иэ устойтва 4 в порядке, определяемом устройвом 3 управлении, Числа из запомнившегося устройства 2 поступают в арифметическое устройство согласно адресной части команды, шаг операции определается кодом команды. При выполнении операции нахождения. значения функции двузначного предиката Ь), как в виде самостоятельной операции, так и в виде модификации, со- гласно коду команды вырабатывается импульс выполнения 6 -операции, поступающей с выхода схемы 35 формировании управляющих импульсов устройства 3 управления на импульсный вход 39 вентипя 38 сброса сумматора в арифметическом устройстве 1. На потенциальном входе 40 вентиля 38 сброса, подключенном к выходу ячейки 41 энаксвого разряда сумматора 42, разрешающий потенциал будет в случае, если в сумматоре записано отрицательное чиспо, Возникающий в этом случае на выходе вентиля 38 сброса импульс устанавпивает сумматор в ноль". Поступающий со второго выхода дополнитепьных распределителей импульс осуществляет те же операции, что и импульс со второго выхода оснсэного распределитепи. Импульс второго выхода последнего допопнительного распределителя поступает на входы вентипьных схем 24 и 26 и на вентиль (не показан). В том случае, еспи этот вентиль открыт по потенциальному выходу 31 схемой 19, то нмпупьс проходит на схему запрета 30,дополнительных распределителей, и работа логического устройства прекращается. Импульсы со всех остальных выходов распределителей 27 и 28 поступают на входы вентильных схем 22, 24 и 26. На одном из этапов отбора импульс с выхода вентильной схемы 25 поступает в устройство управлении и настраивает его на выделение минимума иэ ряда дискретных величин. Из запоминающего устройства в устройство 1 поступают компоненты операций Р-конъюнкции, которые корректируются согласно резупьтату предыдущего этапа отбора. Результат а -конъюнкции учитывается в логическом устройстве. Импульсы возникающие на выходе схем 25 и 26, поступают на входы схем запрета 30 и 29, Работа логического устройства прекра11 259 щается. После учета результатов опера; ции Й -конъюнкции вновь на выходе схемы 35 формирования управляющих импульсов в зависимости от этапа отбора формируется импульс, поступающий на входы схем 25 и 26 или 24.С целью контроля возникающих неисправностей в арирметическом и логическом устройствах при выделении минимума из ряда дискретных величин с одного из выходов схемы 35 формирования управляющих импульсов, в зависимости от того, под какими группами оперативных параметров производилось действие, п ступает импульс на вход вентильной схемы 23. Если после операции й-конъюнкции и выделения адреса с учетом результата этой операции оптимального адреса не оказалось, то импульс с вентиля 24 поступает на вход запуска основного распределителя 27, схему сигнализации 37 и на вход счетчика 36 числа повторений решений. Если снова возникает неисправность, то показание счетчика увеличивается на единицу. Счет, чйспа неисправностей производится дозатем с выхода последнего разряда счетчика 36 поступает импульс на схему сигнализации Останов решений и на схему 29 запрета формирования управляющих импульсов основного распределителя 27, т.е, прекращается дальнейшее решение. 489 12 долговременное и оперативное запоминаю щие устройства, о т л и ч а ю щ а яс я тем, что, с целью ее упрощения, в логическом устройстве выхода регистра организационно-технического состояния управляемой системы подключены ко входам логических схем формирования критериев оптимальности, выходы которых подключены к потенциальным вх дам вентилей записи и отбора импульсные входы вентилей записи соединены с первыми выходами распределителей решения и вентилями возобновления отбора, импульсные входы вентилей отбора связаны с выходами вентилей продолжения отбора и возобновления отбора; выходы ювентилей записи отбора соединены сооч ветственно с единичными и нулевыми входами триггеров регистра оптимальных адресов выходы триггеров оптимальных адресов связаны через схему анализа 25количества выделенных адресов с потенциальными входами вентильных схем возобновления отбора, продолжения отбора, выдачи оптимального адреса, выделения минимума из ряда дискретных величин формирования неосновных решений; перЗовый выход схемы формирования управляющих импульсов соединен со входом запуска основного распределителя логического устройства, вход запрета которого 40 45 50 5формула изобретения51. цифровая вычислительная машинадля выбора оптимальных адресов следованияния безоельсовых транспортных средств,При получении ответа решения задачи выбора оптимального адреса в устройстве 6 ввода-вывода на выходе, схема 46 формируется импульс запуска распределителя 45 записи ответа. Импульс с выхода 70 этого распределителя считывает номер транспортного средства, для кота рого решается задача (в том случае, если в одном цикле работы машины решается задача для несколькихмашин, необходим буферный регистр). С регистра 58 оптимального ответа номер транспортного средства записывается схемой ,записи в ячейку ответа в запоминающем устройстве. Этот же импульс поступает на схему 56, с помощью которой формируется адресная часть команд в устройстве управления. содержащая арифметическое устройство,логическое устройство, устройство ввода (вывода), устройство управления,соединен с выходам схемы запрета формирования управляющих импульсов Основного решайия,:входы которой подключены 1 к выходам вентилей выдачи оптимального адреса и выделения минимума ряда дискретных величин; вторые входы основного и дополнительных раояределителей подсоединены к импульсным входам вентилей формирования неосновных решений, выходы которых соединены со входами дополнительных распределителей, входы запрета которых связаны со схемами формирования неуправляющих импульсов неосновного решения, входы схем фор- . мирования подключены к выходам вентилей выдачи оптимального адреса и выде пения минимума ряда дискретных величин, остальные выходы основного и дополнительных распределителей соединены с импульсными входами схем возобновления отбора, продолжения отбора, выдачи оптимального адреса, вьщеления минимума ряда дискретных величин; выход триггера знака сумматора арифметического ус 1 ройства подключен к потенциальномувходу вентиля сброса, импульсный входкоторого соединен с одним из выходовсхемы формирования управляющих импульсов устройства управпения, а выход вентиля сброса соединен с нулевыми входами всех триггеров сумматора; в устройстве ввода-вывода выходы регистраномеров транспортных средств соединены со входами схемы формирования импульса начала цикла, выход которой соединен со входами запуска распределителя импульсов корректировки, причемпервый выход последнего связан с импульсными входами вентилей занесения,потенциальные входы которых подсоединены к выходам опрашиваемого адреса,а выходы вентильной схемы занесениясоединены с единичными входами триггеров младших разрядов сумматора; второй выход распределитепя импульаовкорректировки подсоединен к кодовойчасти регистра команд устройства управпения и к импупьсным входам первыхвентилей формирования адресной частикоманды, потенциальные входы которыхсоединены с выходами регистра номеровтранспортных средств, а выходы - с адресной частью регистра команд; третийвыход распределителя импульсов корректировки связан с импульсным входом вентиля, потенциальный вход которого соединен со схемой анализа сумматора нануль, а его выход подкпючен ко входузайускв распрецепитепя: первый выкоцраспрецепитепя поцсоецинен к региструкоманц устройства упрввпения и к импупьсным входам второй вентипьной схемы формирования адресной части команд, потенциальные вхоцы которой соецинены со входами входного регистраарифметического устройства, причем выходы вентилей формирования адреснойчасти команд соединены со входами адресной части регистра команд устройства управления; второй выход распредепитепя связан со счетными входами всехтриггерсв сумматора; третий выход распределителя подключен ко входам кодовой части регистра команд устройствауправления; четвертый выход. - к регистру команд устройства управления и кимпульсному входу третьих вентилей фор мирования адресной части команд, потенциальные входы которых соединены свыходами регистра опрашиваемого адреса, а. выходы - со входами адресной части регистра команд устройства управпения; пятый выход подключен к счетному входу триггера младшего разрядасумматора, последний выход распределитепя соединен со входом кодовой части регистра команд устройства управления выход схемы формирования импульса запуска распределителя записи ответа устройства ввода-вывода подсоединен ко 1 о вой части регистра команд устройства управления, с импупьсным входом венти"лей запоминания оптнманьного адреса ис импульсными входами схемы, формирования адресной части команд устройстваввода-вывода, потенциальные входы схемы запоминания оптимального адресаподключены ко входам регистра оптимального ответа, а ее выходы связаны сосхемой записи запоминающего устройсява; потенциальные входы схемы формирования адресной части команд подключеныко входам буферного регистра номеровтранспортных средств, а ее выходы сого 25 единены с адресной частью регистра команд устройства управпения.2. цифровая вычислительная машина по и. 1, о т л и ч а ю щ а я с я тем, что, с целью контроля возникающих неисправностей в арифметическом и логическом устройствах при выдепении минимальной из ряда величин, схема логического контроля содержит вентиль контроля, потенциальный вход которого связан с одним из выходов схемы анализа, колизо 35 чества выделенных адресов, а импульсный вход - с одним иэ выходов схемы формирсв ания управпяющих импульсов устройства управления; выход вентиля контропя соединен со входом запуска основного распределителя погического устройства, со схемой сигнализации неисправности и счетчиком повторений, последняя разряднаа ячейка которого подключена к схеме сигнализации и к схеме запрета 5 О формирования управпяющих импульсов основного решения. входу распределителя записи ответа, вы 15. ход которого соединен со входом кодо
СмотретьЗаявка
1237211, 29.04.1968
Украинский заочный политехнический инствоут
АНИКЕЕВ А. В, КОШАРСКИЙ Б. Д, КРИШТАЛЬ В. Г, ЛЕГОСТАЕВ В. Г, МИТРОФАНОВ В. С, СВЕРДЛОВА А. Э, СКОРОБОГАТОВ М. С
МПК / Метки
МПК: G06F 15/50
Метки: вычислительная, цифровая
Опубликовано: 28.02.1981
Код ссылки
<a href="https://patents.su/10-259489-cifrovaya-vychislitelnaya-mashina.html" target="_blank" rel="follow" title="База патентов СССР">Цифровая вычислительная машина</a>
Предыдущий патент: Сплав на основе алюминия
Следующий патент: Пластмассовый сцинтиллятор
Случайный патент: Катер