Устройство для поверки преобразователей фаза-код

Номер патента: 1774298

Авторы: Гладилович, Кошелев, Тютченко

ZIP архив

Текст

СОВХОЗ СОВЕТ КИХ СОЦИАЛИС 1 ИЧЕСКРЕСПУБЛИКЕТ ОО СУДАРСТВЕННЫИ КОМИТЕТИЗОБРЕТЕНИЯМ И ОТКРЫТИ ГКНТ СССР ПРОПИСАНИЕ ИЗ АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) Авторское свидетельство СССР М 1337844, кл. О 01 Я 35/00, 1987.Авторское свидетельство СССР М 1599817, кл, 6 01 В 35/00, 1990.(54) УСТРОЙСТВО ДЛЯ ПОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ ФАЗА-КОД(57) Изобретение может быть использовано для проверки преобразователей фаза-код, работающих в составе фазовых преобразователей угла, Устройство содержит генератор 1 тактовых импульсов, делитель 2 774298 А 1 е)5 0 01 Я 35/00, 25/00 частоты, дешифратор 3, формирователь 4 импульсов, счетчик 6, блоки 7 и 8 коммутации, управляемые фазовращатели 9, 10 и 16, импульсный коммутатор 11, стробируемый формирователь 12 импульсов, источник 13 логического сигнала, переключатели 5, 14, 15, 17, преобразователь 18 частоты, блок 21 вычитания, блок 25 регистрации. Введением второго и третьего управляемых фазовращателей 10 и 16, импульсного коммутатора 11, стробируемого формирователя 12 импульсов и второго блока 7 коммутации достигается расширение функциональных возможностей устройства за счет имитации двухтактного режима работы поверяемого преобразователя и определения погрешности в динамическом режиме, а также повышение достоверности проверки. 3 з,п. ф-лы, 5 ил.1774298 Составитель В, Гладиловичдактор С. Кулакова Техред М.Моргентал Корректор С. Пекар Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина,аказ 3926 Тираж ВНИИПИ Государственного комитета по изоб 113035, Москва, Ж, РауПодписноетениям и открытиям при ГКНТ ССкая наб 4/5Изобретение относится к измерительной технике и может быть использовано для проверки преобразователей фаза-код.Известно устройство для поверки цифровых приборов, которое также можно использовать и для поверки преобразователей фаза-код, содержащее источник эталонного сигнала, модулятор, клеммы для подключения поверяемого прибора, блок вычитания кодов, блок регистрации, генератор тактовых импульсов, реверсивный счетчик импульсов, дешифратор, триггер реверса, первый и второй элементы И, управляемый делитель частоты, синхронный делитель частоты, источник логического сигнала и три переключателя,Однако известное устройство не обеспечивает достоверной поверки преобразователей Фаза-код во всех реальных режимах их работы, а использование в данном устройстве в качестве модулятора дискретных или цифровых кодоуправляемых фазовращателей приводит в первом случае к затруднению получения воспроизводимого фазового сдвига с высокой точностью и стабильностью, а во втором случае к нарушению работоспособности поверяемого преобразователя фаза-код при переходе значения воспроизводимого фазового сдвига через 00. Кроме того, известное устройство обеспечивает или вычисление погрешности измерения фазового сдвига поверяемого преобразователя в статическом режиме, или вычисление погрешности измерения скорости изменения фазы при поверке преобразователей фаза-код, дополнительно измеряющих этот параметр, в динамическом Режиме, Вычисление же погрешности измерения фазового сдвига в динамическом режиме известное устройство не обеспечивает.Наиболее близким по технической сущности к изобретению является устройство для поверки цифровых приборов, которое содержит преобразователь частоты, модулятор, клеммы для подключения поверяемого прибора, блок вычитания кодов, блок регистрации, генератор тактовых импульсов, реверсивный счетчик импульсов, дешифратор, триггер реверса, первый и второй элементы И, управляемый делитель частоты, синхронный делитель частоты, источник логического сигнала, три переключателя, блок коммутации и два формирователя коротких импульсов. В этом устройстве вход блока регистрации соединен с выходом блока вычитания кодов, первый вход которого соединен с клеммами для подключения выхода поверяемого прибора, клемма для под.ключения входа которого соединена свыходом модулятора, вход которого подключен к выходу преобразователя частоты, к клемме для подключения опорного входа поверяемого прибора и через первый формирователь коротких импульсов к входу управления блока коммутации. Выход реверсивного счетчика импульсов соединен с входом блока коммутации, входом дешифратора и через первый переключатель - с первым входом триггера реверса, второй вход которого соединен с выходом дешифратора и через второй формирователь коротких импульсов с установочными входами преобразователя частоты, управляемого делителя частоты и синхронного делителя ча 10 15 стоты, прямой выход - с первым входом первого элемента И, а инверсный выход - с первым входом второго элемента И, Вторые входы элементов И через второй переключатель, синхронный делтель частоты и уп 20 равляемый делитель частоты подключены к выходу генератора тактовых импульсов и входу преобразователя частоты, а выходы - к входам суммирования и вычитания реверсивного счетчика импульсов соответствен 25 но, Выход источника логического сигнала через третий переключатель подключен к второму входу блока вычитания кодов, Выход блока коммутации подключен к управляЗО ющему входу модулятора.Однако это устройство также не обеспечивает достоверную поверку преобразователя фаза-код во всех реальных режимах их работы в составе фазовых преобразователей угла, нарушает работу поверяемых пре.образователей при переходе убывающей фазы сигнала через нулевое значение в динамическом Режиме работы и не обеспечивает вычисление погрешности измерения работы устройства.Целью изобретения является расширение функциональных возможностей и повышение достоверности поверки за счет имитации двухтактного (калибровка - измерение) режима работы преобразователя фаза-код, входящего в состав фазового преобразователя угла, определения погрешности в динамическом режиме работы и устранения нарушения работоспособности поверяемого преобразователя фаза-код при переходе значения воспроизводимого 45 50 убывающего фазового сдвига в динамическом режиме через 00.Поставленная цель достигается тем, что в известное устройство для проверки преобразователей фаза-код, содержащее генератор тактовых импульсов, управляемый делитель частоты, вход которого подключен к выходу генератора тактовых импульсов,40 фазового сдвига в динамическом режимедешифратор, первый управляемый фазовращатель, счетчик, первый блок коммутации, блок вычитания. блок регистрации, вход которого подключен к выходу блока вычитания, первый, второй и третий переключатели, источник логического сигнала, выход которого подключен к входу второго переключателя, формирователь коротких импульсов, вход и выход которого подключены соответственно к выходудешифратора и установочному входу управляемого делителя частоты, выход которого через первый переключатель соединен с тактовым входом счетчика, выход счетчика подключен к входу дешифоатора и входу первого блока коммутации, первый выход которого подключен к управляющему входу первого управляемого фазовращателя, преобразователь частоты, выход которого соединен с первой клеммой для подключения поверяемого преобразователя, а тактовый и установочный входы подключены соответственно к выходу генератора тактовых импульсов и выходу формирователя коротких импульсов, вторые клеммы для подключения поверяемого преобразователя, поразрядно соединенные с первым входом блока вычитания, третью клемму для подключения поверяемого преобразователя, введены второй и третий управляемые фаэовращатели, стробируемый формирователь импульсов, второй блок коммутации, гетвертая и пятая клеммы для подключения поверяемого преобразователя, импульсный коммутатор, управляющий вход и выход которого соединены соответственно с четвертой и третьей клеммами для подключения поверяемого поеобразователя, пятая клемма для подключения поверяемого преобразователя соединена состробирующим входом второго блока коммутации, первый вход которого подключен к выходу счетчика, второй вход второго олока коммутации соединен с выходами второго переключателя, а выход подключен к второму входу блока вычитания, выходвторого управляемого фаэовращателя подключен к входу управления первого блока коммутации, входам первого и третьего управляемых фазовращателей и стробирующему входу стробируемого формирователяимпульсов, кодовый вход которого соединен с входом дешифратора, а тактовый вход и выход подключены соответственно к выходу генератора тактовых импульсов и третьему входу импульсного коммутатора, тактовые входы первого, второго. третьего управляемого фазовращателя и преобразователя частоты объединены, выходы первого и третьего управляемого фазовращателей соединены соответственно с вто 40 50 55 5 10 15 20 25 ЗО 35 рым и первым входами импульсного коммутатора, управляющий вход третьего управляемого фазовращателя соединен с вторым выходом первого блока коммутации, выход источника логического сигнала соединен через четвертый переключатель с установочным входом счетчика и через третий переключатель с управляющим входом второго управляемого фазовращателя, вход которого подключен к выходу преобразователя частоты.Второй блок коммутации ссдержит й О-триггеров, О-входы которых подключены к первому входу второго блока коммутации. а С-входы - к стробирующему входу второго блока коммутации, К элементов И - ИЛИ, у которых выходы соединены с выходом второго блока коммутации, первые входы - с вь,ходами О-триггеров, вторые входы - с втооым входом второго блока коммутации, третьи входы объединены и подключены к нормально змакнутому контакту переключателя, а четвертые входы обьединены и подключены к нормально разомкнутому контакту переключателя, подвижный контакт которого соединен с источником логического нуля.Импульсный коммутатор содержит элемент И - ИЛИ, первый, второй и третий входы которого соединены соответственно с первым, вторым и третьим входами импульсного коммутатора и элемент НЕ, выход которого подключен к четвертому входу элемента И - ИЛИ, а в:.од - к управляющему входу ипульсного коммутатора и к пятому и шестому входам элемента И-ИЛИ, выход(которого соединен с выходом импульсного коммутатора.Стробируемый формирователь импульсов содержит элемент И, входы которого подключены к кодовому входу стробируемого формирователя импульсов. а выход - к С-входу первого триггера, второй триггер, С-вход которого связан со стробирующим чходом стробируемого формирователя импульсов, О-вход - с выходом первого триггера, счетчик, С-вход которого подключен к тактовому входу стробируемого формирователя импульсов, В-вход - к выходу второго триггера и выходу стробируемого формиоователя импульсов, а выход объединен с В-входами первого и второго триггеров,На фиг.1 представлена структурная схема устройства для поверки преобразователей фаза-код; на фиг.2 - функциональная схема второго блока коммутации; на фиг.З - функциональная схема импульсноо коммутатора; на фиг.4 - функциональная схема стробируемого формирователя импульсов;5 20 на фиг,5 - временные диаграммы, поясняющие работу устройства.Устройство для поверки преобразователей фаза-код (фиг.1) содержит генератор 1 тактовых импульсов, управляемый делитель 2 частоты, вход которого подключен к выходу генератора 1 тактовых импульсов, дешифратор 3, формирователь 4 коротких импульсов, вход и выход которого подключены соответственно к выходудешифратора 3 и установочному входу управляемого делителя 2 частоты, выход последнего через первый переклачатель 5 соединен с тактовым входом счетчика 6, выходы счетчика 6 подключены к входу дешифратора 3, к первому входу второго блока 7 коммутации и к входу пе 1)вага Ьлака 8 коммутации, выходы катапога подключены к управляющему входу первого управляемого фазовращателя 9 и к управляющему входу третьего управляемого фазовращателя 10, выходы первого и третьего управляемых фазовращателей 9 и 10 соединены соответственно с вторым и первым входами импульсного коммутатора 11, стробируемый формирователь 12 импульсов, кодовый вход которого соединен с входом дешифратора 3, а тактовый вход и выход подключены соответственно к вь:ходу генератора 1 тактовых импульсов и третьему входу импульсного коммутатора 11, источник 13 логического сигнал, выход которого через второй переключатель 14 соединен с вторым входом второго блока 7 комму гаций, через третий переключатель 15 с управляющим входом второго управляемого фазовращателя 16, а чеаез четвертый переключатель 17 с усаооы входа счетчика 6, выход второго управляемого фазовращателя 16 подключен к входу управления первого блока 8 коммутации, стробирующему входу стробируемого формирователя 12 импульсов и входом первого и третьего управляемых фазовращателей 9 и 10, преобразователь 18 частоты, выход которого соединен с входол второго управляемога фазовращателя 16 и с первой клеммой 19 для подключения поверяемого преобразователя, а тактовый и установочный входы подключены соотвественно к выходу генератора 1 тактовых импульсов и выходу Формирователя 12 коротких импульсов, причем тактовые входы первого, второго, третьего управляемых фазовращателей 9, 10, 16 и преобразователя 18 частоты объединены, вторые клеммы 20 для подключения поверяемого преобразователи поразрядно соединены с первым входом блока 21 вычитания, третья и четвертая клеммы 22, 23 соединены соответственна с управляющими входом и выходом 25 30 35 40 45 50 55 импульсного коммутатора 11, пятая клемма 24 для подключения поверяемого преобразователя связана со стробирующим входом второго блока 7 колмутации, выход которого подключен к второму входу блока 21 вычитания, блок 25 регистрации, вход которого подключен к выходу блока 21 вычитания.Для получения синусоидального опорного и фазопеременного сигналов на выходе устройства к выходам преобразователя 18 частоты и импульсного коммутатора 11 могут быть подключены фильтры 26 и 27,Второй блок 7 коммутации (фиг,2) содержит М 0-триггеров 28, О-входы которых являются первым входом второго блока 7 коммутации, а С-входы объединены и являются страбирующим входам второго блока 7 коммутации, И элементов И - ИЛИ 29, у которых выходы являются выходом второго блока 7 коммутации, первые входы подключены к выходам О-триггеров 28, вторые входы являются вторым входом второго блока 7 коммутации, третьи входы объединены и подключены к нормально замкнутому контакту переключателя 30, а четвертые входы объединены и подключены к нормально разомкнутому контакту переключателя 30, подвижный контакт которого соединен с источником логического нуля.Импульсный коммутатор 11 (фиг,З) содержит элемент И - ИЛИ 31, первый, второй и третий входы которого являются соответственно первым, вторым и третьим входами импульсного коммутатора 11, а выход соединен с выходом импульсного коммутатора 11 и элемент НЕ 32, выход которого подключен к четвертому входу элемента И - ИЛИ 31, а вход, являющийся управляощим входом импульсного коммутатора 11, - к пятому и шестому входам элемента И - ИЛИ 31,Стробируемый формирователь 12 импульсов фиг,4) садеожит элемент И 33, вход которого является кодовым входом стробируемого формирователя 12 импульсов, а выход соединен с С-входом первого триггера 34, второй триггер 35, С-вхад которого является стробирующим входом стробируемого формирователя 12 импульсов, а О-вход подключен к выходу первого триггера 34, счетчик 36, С-вход которого является тактовым входом стробируемого форморователя 12 импульсов, В-вход соединен с выходом второго триггера 35 и является выходом стробируемого формирователя 12 импульсов, а выход объединен с Я-входами первого и второго триггеров 34, 35,В качестве генератора 1 тактовых импульсов может быть применен генератор прямоугольных импульсов, частота которо 1774298го стабилизирована с помощью кварцевого резонатора.Управляемый делитель 2 частоты предназначен для изменения периода повторения кода управления, вырабатываемого с помощью счетчика 6 в динамическом оекиме, и может быть реализован на микросхемах, например 155 ИЕ 8, коэффициент деления которых изменяется по внешним командам управления, вырабатываемым, например, с помощью переключателя.Дешифратор 3 предназначен для выдачи сигнала в момент обнуления счетчика 6 и представляет собой многовходовой элемент И(И - НЕ),Формирователь 4 коротких импульсов обеспечивает обнуление преобразователя 18 частоты, управляемого делителя 2 частоты по сигналу дешифратора 3, появляющемуся в момент обнуления счетчика 6, Синхронизация управляемого делителя 2 частоты и преобразователя 18 частоты между собой с помощью формирователя 4 коротких импульсов исключает возможность рассогласования канала формирования кода управления первым и третьим управляемыми фазовращателями 9, 10 относительно канала формирования опорного напряжения в динамическом режиме, Формирователь 4 коротких импульсов может быть выполнен в виде одновибратора,Счетчик 6 может быть выпонен на микросхемах 533 ИЕ 10, Для поверки преобразователей фаза-код в статическом режиме необходимо на входы разрешения предварительной записи микросхем 533 ИЕ 10 подать напряжение лог."1", а на параллельные информационные входы логический код, соответствующий определенному значению фазы. Для работы в динамическом режиме на входах разрешения предварительной записи должен присутствовать уровень лог."0". Первый блок 8 коммутации представляет собой набор О-триггеров, выходы которых также являются выходом первого блока 8 коммутации, О-входы - его входом, а тактовые входы объединены и являются управляющим входом первого блока 8 коммутации. При этом кодуправления не только пропускается на входы первого и третьего управляемых фазовращателей 9, 10, но и сохраняется на выходе первого блока 8 коммутации до прихода следующего импульса с преобразователя 18 частоты.Второй блок 7 коммутации служит для. выбора образцового кода, поступающего на второй вход блока 21 вычитания кодов, и для устранения динамической ошибки вычисле 5 10 15 20 25 30 35 40 45 50 55 ния погрешности измерения фазового сдвига в динамическом режиме,В качестве первого, второго и третьего управляемых фазовращателей 9, 10 и 16 мо-. жет быть использовано устройство управляемой задержки импульсов по авт.св. % 573865, Для этого достаточно подать на управляющие входы первого счетчика устройства управляемой задержки импульсов код, соответствующий величине требуемой задержки сигнала, а на управляющие входы другого счетчика устройства управляемой задержки импульсов - код, соответствующий величине полупериода задерживаемого сигнала, и исключить два вентиля устройства управляемой задержки импульсов со своими связями.Импульсный коммутатор 11 служит для выбора сигнала, поступающего на вход преобразователя фаза-код. с положительным или отрицательным (возрастающим или убывающим в динамическом режиме) фазовым сдвигом по сигналу управления, задаваемому этим преобразователем,Стробируемый формирователь 12 импульсов предназначен для формирования одиночного импульса с длительностью, равной половине периода сигнала на выходе третьего управляемого фазовращателя 10, в момент поступления на вход стробируемого переднего фронта импульса с выхода второго управляемого фазовращателя 16 при дополнительном условии, что на его кодовом входе в это время присутствуют все единицы.Источник 13 логического сигнала выдает на своем выходе постоянные напояжения с уровнем лог, "0" и лог. "1".В качестве переключателей 5, 14 может быть использован один общий переключатель на К положений и два направления.В качестве перелючателей 15 и 17 могут быть использованы И тумблеров на два положения,Преобразователь 18 частоты предназначен для формирования опорного сигнала из импульсного напряжения на выходе генератора 1 и, в зависимости от соотношения требуемых частот на выходе генератора 1 и преобразователя 18 частоты, содержит либо делитель, либо умножить частоты, Если в качестве преобразователя 18 частоты используется делитель частоты, то он может быть выполнен на микросхемах 533 ИЕ 10 с переключателем (в случае необходимости изменения частоты опорного напряжения). Если же в качестве преобразователя 18 частоты используется умножитель частоты, то он может представлять собой управляемый напряжением мультивибратор, выход50 55 которого являющийся, выходом умножителя, .соединен со счетным входом делителя частоты, выход которого соединен с входом импульсного детектора, второй вход которого соединен с выходом генератора 1 тактовых импульсов, а выход через интегрирующую ВС-цепочку с входом управления мул ьтивибратором,Блок 21 вычитания кодов предназначен для вычитания кода, соответствующего величине погрешности поверяемого преобразователя, и может быть реализован на элементах 533 ИМ 6, 533 ЛАЗ, 533 ЛЕ 1 и др,Блок 25 регистрации содержит дешифратор и цифровые индикаторы, Блок 25 регистрации может представлять собой цифропечатающее устройство или блок сои ряжения с Э В М.Устройство для поверки преобразователей фаза-код работает следующим образом. Генератор 1 тактовых импульсов вырабатывает непрерывную последовательность прямоугольных импульсов (фиг.5, а), которая через преобразоватнель 18 частоты (фиг.5, ж) поступает на вход второго управляемого фазовращателя 16, а также через управляемый делитель 2 частоты и первый переключатель 5 на тактовый вход счетчика 6 импульсов, работающего в счетном (динамическом) режиме.При работе устройства для поверки преобразователей фаза-код в динамическом режиме вырабатывается циклическая последовательность кодов управления (фиг.5, б, в, г) первым и третьим управляемыми фазовращателями 9, 10,Код управления (фиг,5, б, в, г) передается на входы первого и третьего управляемых фаэовращателей 9 и 10 через первый блок 8 коммутации (фиг.5, к, л, м) только по переднему фронту импульсов, поступающих с выхода второго управляемого фазовращателя 16 (фиг,5, з), причем для одновременного воспроизведения двух сигналов, нарастающего и убывающего по фазе, необходимо подавать на входы одного из управляющих фазовращателей (например, 9) прямой, а на входы управления другого управляемого фазовращателя (например, 10) инверсный коды управления.Второй упраавляемый фазовращатель 16 предназначен для воспроизведения дополнительного набега фазы (фиг,5, з) относительно фазы сигнала (фиг.5, ж), величина которого задается с помощью третьего переключателяя 15.Выходные сигналы первого и третьего управляемых фазовращателей 9 и 10 (фиг.5, н, о) с возрастающей убывающей фазами 5 10 15 20 25 30 35 40 подаются на импульсный коммутатор 11. (На фиг,5 приведены также зависимости у изменения фазового сдвига на выходах фаэовращателей 9 и 10), В зависимости от сигнала управления импульсным коммутатором 11 на третью клемму 22 для подключения поверяемого преобразователя подаются импульсы с возрастающей (фиг.5, о) или убывающей (фиг.5, н) фазой относительно сигнала (фиг,5, ж),Стробируемый формирователь 12 импульса обеспечивает формирование импульса вставки (фиг,5, и) в момент паузы, большей периода при переходе через ноль убывающего по фазе сигнала (фиг.5, н).Стробируемый формирователь 12 импульса (фиг.4) работает следующим образом,В исходном состоянии триггеры 34 и 35 неходятся в состоянии "0" и запрещают работу счетчика 36 в режиме счета, В момент появления на кодовом входе стробируемого формирователя 12 импульса всех единиц на выходе элемента И 33 появляется перепад из "0" в "1", который устанавливает первый триггер 34 в состоянии "1", С приходом переднего фронта импульса, поступающего на вход стробирования стробируемого формирователя 12 импульса, второй триггер 35 также устанавливается в состояние "1", разрешая работу счетчика 36, При появлении на выходе счетчика 36 уровня "1" триггеры 34 и 35 устанавливаются в состояние "0" и запрещают его работу в режиме счета, В результате на выходе стробируемого формирователя 12 импульса появляется одиночный импульс, длительность которого зависит от коэффициента пересчета счетчика 36 и равна половине периода сигнала на ваоде третьего управляемого фаэовращателя 10 (фиг,5, и).Задержанные по фазе (фиг,5, н или фиг.5, о) и опорная (фиг,5, ж) последвательности импульсов подаются на соответствующие входы поверяемого преобразователя. На выходе поверяемого преобразователя фаза-код имеем результат измерения величины фазы сигнала, который через вторые клеммы 20 в виде кода подается на первый вход блока 21 вычитания кодов, Ха другой вход блока 21 вычитания с выхода счетчика 6 импульсов через второй блок 7 коммутации (при нахождении контакта переключателя 30 в верхнем, по схеме на фиг.2 положении) подается код, значение которого соответствует образцовому значению фазы сигнала, воспроизводимого на выходе импульсного коммутатора 11, При этом, поскольку при работе в динамическом ре 13жиме результат измерения преобразователем должен быть па времени соотнесен в блоке 21 вычитания кодов с образцовым значением фазы, заданным именно в момент начала измерения, на второй блок 2 коммутации с пятой клеммы 24 для подключения поверяемого преобразователя подается сигнал стробирования, по переднему фронту которого и осуществляется запись кода образцового значения фазы с выхода счетчика 6 на О-триггеры 28 второго блока 7 коммутации,Разность между измеренным и воспроизводимым значениеми фазы сигнала, соответствующая погрешности поверяемого преобразователя, с выхода блока 21 вычитания кодов поступает в блок 25 регистрацииЕсли поверяемый преобразователь помимо измерения фазы сигнала позволяет еще измерять и скорость ее изменения, та для определения погрешности измерения скорости изменения фазы в поверяемом преобразователе фаза-код на второй вход блока 21 вычитания кодов с выхода источника 13 логического сигнала с помощью второго переключателя 14 подается код образцового значения, соответствующий скорости изменения фазы сигнала на выходе импульсного коммутатора 11. Перевод второго блока 7 коммутации в укаэанный режим осуществляется переводом контакта переключателя 30 на схеме фиг,2 в нижнее положение.При работе устройства для поверки преобразователей фаза-код в статическом режиме для чего счетчик б импульсов переводится в режим записи информации с входов предварительной установки подачей уровня лог. "0" на вход разрешения предварительной записи) на выходе счетчика б импульсов присутствует постоянный кад управления первым и третьим управляемыми фазовращателями 9 и 10, задаваемый на установочном входе с помощью четвертого переключателя 17.Фаэовые сдвиги сигналов на Выходах первого и третьего управляемых фаэавращателей 9 и 10 в этом случае также являются постоянными (один положительным, один отрицательным) и изменяются одновременно только при изменении положения четвертого переключателя 17,В остальном работа устройства для поверки преобразователей фаза-код в статическом режиме совпадает с ега работой в динамическом режиме. Опрецелекие погрешности измерения фазового сдвига поверяемым преобразователем фаза-кад в статическом режиме осуществляется при1. Устройства для поверки преобразователей фаза-кад, содержащее генерагатактовых импульсов, управляемый делител: ЧаСтОтц, ВХОД КОТОРОГО ПаДКЛЮЧЕН К ВЫХО,л ГЕНЕРатОРа таКтОВЫХ ИМПУЛЬСОВ, Д-:.,1: С,.)с - тар, первый управляемый фаэавр; ,;-тегь, счетчик, первый блок каммута,;" ".лак В.: - читания, блок регистраци , Вад катарага подключен к выходу блока вычитания, первый, второй и третий переключатели. источник логического сигнала, выход г;атарага Падкл ЮЧЕН К ВХОДУ ВТОРОГО ПЕРРКЛ са 1;ТЕЛ Я, формирователь коротких импльсаь, Вход : Выход которого падключень, саатьес,ванна к выходу дешифратара и уствнавочнаму входу управляемага делителя частоты, Вь- хад катарага через первый переклОча ель соединен с тактавым Входам сОГчика, Вы ХОД СЧЕтЧИКа ПОДКЛасЕН К ВХОДУ РЕШ 1,ВРсатара и Входу перьага блаха кам 61 утации первый выход которого подключен к у равляОщему Входу первого управляемага с 1 азавращателя, преобразователь частоты, ВЫХОД КОТОРОГО СОЕДИНЕН С Пас: ай КЛ; - ,; М", для падклгачения паьеряема-ареспр.гэо Вателя, а тактаеый и,ста,ковач 1, 1.ед.ГОДКЛЮЧЕНЫ СООТВЕТСТВЕННО К -Ь;Хаи" ГОНО" ратара тактовых импульсов и,ь ходуармиравателя коротких 1,пульсав, с 1 арь КЛЕММЬ ДЛЯ ПОДКЛКЧ,НИЯ ПОБс,Гс 1=.10 О ПРООбраэавателя, соединенные; г ер ., 1 Вдам блока ьычитания, 1 ретьса ;л:,;.1:сг ПОДКЛЮЧРНИЯ ПОБЕЗЯРМО О 1 ОВО;ОРса;,;Т 1- ЛЯ, О Т Л И Ч д О Р В; С Я ТЕМ, Ч, О, С с.ЛЬ:;) расширения функциаал,ньх;-аемажн: - стей и павышения даствер.:Рс 111 Пава-.р;. Р устройства ВВРдены Вта)ОЙт;зе 1:Й усрявлЯемые фэзавра 1 этели. Гтааб;руамый формирователь импульсов, Втара блок КОММУтдЦИИ, сЮТВВЗТсЯ И 1 Л ьвяР:1 Ь .,Л;, подключения поверяемого п рва; , Вавате.ля, импульсный коммутатор у 1 рз 1 ляОщи вход и Выхсд катарага саедпень саатле- стВенна с четвертай и тоаетье, клв 1 Г 1 В " дл;, подключения паверяемага п реаб р.:-,гт.; ля, пятая клемма для падключсн я 1 ас.ряемога преабраэаВтелл саа;:инне сь страбирующим Входам Втарага блок;-: О. - мутации, первый Вход катарага палкла., К ВЫХОДУ СЧЕтЧИКа, ВТОРОЙ ВХОД Е ОЬ 1 О"с. .1; а.Ка Коммутации СОЕДИ: С В,Одас., :Таралт ггЕРЕКЛОсВтвля, В ВЫХОД ПОДКЛ 1 а РНВгаа 1- му входу блака ычита; Я:,;., Втарсг. управляемага сЬ- лааОащателя и.;ахль н входу угравления первага бла;:.Ои;уции, вхадэм первага .; третьсга праел 1 О 5 го 15 20 25 30 35 40 45 50 55 НаХОждЕНИИ КОНтаКта ПЕрЕКЛЮЧВ 1 "Лч,.О Вверхнем, па схеме фиг.2, положении,Формула изобретения1774298 15 Оср 6 нй мых фазовращателей и стробирующемувходу стробируемого формирователя импульсов, кодовый вход которого соединен свыходом дешифратора, а тактовый вход ивыход подключены соответственно к выходу 5генератора тактовых импульсов и третьмувходу импульсного коммутатора, тактовыевходы первого, второго, третьего управляемых фазовращателей и преобразователячастоты обьединены, выходы первого и 10третьего управляемого фазовращателей соединены соответственно с вторым и первымвходами импульсного коммутатора, управляющий вход третьего управляемого фазовращателя соединен с вторым выходом 15первого блока коммутации, выход источника логического сигнала соединен через четвертый перелючатель с установочнымвходом счетчика и через третий переключатель с управляющим входом второго управляемого фазовращателя, вход которогоподключен к выходу преобразователя частоты,2. Устройство по п,1, о т л и ч а ю щ е ес я тем, что второй блок коммутации содержит И О-триггеров, О-входы которых образуют первый вход второго блокакоммутации, а С-входы подключены к стробирующему входу второго блока коммутации, й элементов И-ИЛИ, выходы которых 30образуют выход второго блока коммутации,первые входь 1 элементов И - ИЛИ соединены раздельно с выходами О-триггеров, вторые входы элементов И - ИЛИ образуютвторой вход второго блока коммутации, 35третьи входы элементов И - ИЛИ обьедине: 5. рс;й,ны и подключены к нормально замкнутому контакту переключателя, четвертые входы элементов И - ИЛИ обьединены и подключены к нормально разомкнутому контакту переключателя, подвижный контакт которого соединен с источником логического нуля,3, Устройство по п.1, о т л и ч а ю щ ее с я тем, что импульсный коммутатор содержит элемент И - ИЛИ, первый, второй и третий входы которого являются соответственно первым, вторым и третьим входами импульсного коммутатора, а выход является выходом импульсного коммутатора, элемент НЕ, выход которого подключен к четвертому входу элемента И - ИЛИ, а вход, являющийся управляющим входом импульсного коммутатора, подключен к пятому и шестому входам элемента И-ИЛИ.4, Устройство по п.1, о т л и ч а ю щ е ес я тем, что стробируемый формирователь импульсов содержит элемент И, входы которого образуют кодовый вход стробируемого формирователя импульсов, а выход подключен к С-входу первого триггера, второй триггер, С-вход которого является стробирующим входом стробируемого формирователя импульсов, а О-вход соединен с выходом первого триггера, счетчик, С-вход которого является тактовым входом стробируемого формирователя импульсов, Я-вход подключен к выходу второго триггера, являющемуся выходом стробируемого формирователя импульсов, а выход счетчика обьединен с Й-входами первого и второго триггеров,

Смотреть

Заявка

4874968, 06.08.1990

ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ОМСКИЙ ЭЛЕКТРОМЕХАНИЧЕСКИЙ ЗАВОД"

ГЛАДИЛОВИЧ ВАДИМ ГЕОРГИЕВИЧ, ТЮТЧЕНКО ВАЛЕРИЙ ИВАНОВИЧ, КОШЕЛЕВ ЕВГЕНИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G01R 25/00, G01R 35/00

Метки: поверки, преобразователей, фаза-код

Опубликовано: 07.11.1992

Код ссылки

<a href="https://patents.su/10-1774298-ustrojjstvo-dlya-poverki-preobrazovatelejj-faza-kod.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для поверки преобразователей фаза-код</a>

Похожие патенты