Интегральное устройство для управления вторичным источником питания

Номер патента: 1376186

Авторы: Ельцев, Попов

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

/1 О 51) 4 Н ИСАНИЕ ИЗОБРЕТЕНИЯ ВТОР СНОМ ИДЕТЕЛЬСТ ции Выход ботаееи выхуправнем сиги и широтно-импул ных сигналов щий вход ИСУ "Лог.О". При выходных сиг тельность си но дуляц че на игнала том пе о едования а длииод тоя аловналов исит от вели ие относится ктро ожет быть использовано ния. Цельенин функройство точниках пит с т в расшиостей. Увход, поенение в озмож оторомуа модуляющи я и ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(56) Авторское свидетельство СССР. У 642832, кл, Н 02 М 3/10, 1976,Интегральная схема управления для микроэлектронных ВИП, Техника средств связи, сер, Микроэлектронная аппаратура, 1982, вып,1, с,17-21, (54) ИНТЕГРАЛЬНОЕ УСТРОЙСТВО ДЛЯ УЦРАВЛЕНИЯ ВТОРИЧНЫМ ИСТОЧНИКОМ ПИТА(57) Изобрет ной технике во вторичных изобретения циональных в имеет управл осуществляет,8013761 ны сигнала на входе усилителя сигналаошибки. При подаче на управляющийвход сигнала с уровнем "Лог.1" устройство работает с частотно-импульсной модуляцией выходных сигналов,при которой длительность выходных сигналов постоянна, а частота повторениязависит от величины сигнала на входеусилителя сигнала ошибки, За счет управления задающим генератором с помощьюблока управления обеспечивается функционирование устройства с частотноимпульсной или широтно-импульсной модуляцией выходных сигналов. 4 ил.одписн Заказ 795/5 та СС крытиаб 5 Производственно-полиг ическое предприятие, г.ужгород, ул.Проеткн137618Изобретение относится к электротехнике и может быть использовано вовторичных источниках питания.Цель изобретения - расширение функ циональных возможностей,На фиг.1 приведена структурнаясхема интегральной схемы управления;на фиг.2 - эпюры сигналов на соответствующих входах и выходах элементов 10устройства, иллюстрирующие работу генератора и блока управления при широтно-импульсной модуляции; нафиг.3 в . эпюры сигналов, иллюстрирующие работу широтно-импульсного модулятора и формирователя длительностипаузы; на фиг.4 - эпюры сигналов, иллюстрирующие работу устройства причастотно-импульсной модуляции выходного сигнала. 20Интегральное устройство для управления содержит усилитель 1 сигналаошибки, инвертирующий вход которогоявляется вторым входом 2 устройства,неинвептиощоший вход - пеовым входом3 устройства, выход 4 усилителя 1соединен с третьим входом блока 5 управления инеинвертирующим входомширотноимпульсного модулятора 6, инвертирующий вход которого соединен с первым 30выходом 7 блока 5, входом 8 задающегогенератора 9, входом С устройства иинвертирующим входом Формирователя10 длительности паузы, неинтвертирующий вход которого является первымуправляющим входом 11 устройства, авыход 12 формирователя 1 О соединенс одним входом третьего элемента И 13,к другому входу которого подключенвыход 14 модулятора 6, выход 15 элемента 13 соединен с входами элементовИ 16 и 17, другие выходы которых подключены к выходам 18 и 19 Т-триггера20 соотвественно, вход которого соединен с третьим выходом 21 блока 5, 45а третьи входы элементов 16 и 17 соединены с вторым выходом 22 блока 5,четвертый выход 23 которого соединенс входом элемента ИЛИ 24, другой входкоторого соединен с выходом элемента5017, а.выход элемента 24 соединен спервым входом 25 четвертого элементаИ 26 второй вход 27 которого соединенс вторым входом пятого элемента И 28,первый вход которого соединен с выходом элемента 16, выходы элементов 28и 26 подключены к входам усилителей29 и 30 мощности, выходы которых со -ответстветственно являются выходами 6 231 и 32 устройства, входы 27 элементов 26 и 28 соединены с выходом блока 33 защиты, входы которого являют"ся третьим 34 и четвертым 35 входами устройства.Устройство содержит также источник 36 опорного напряжения, соединенный с первым 37 и вторым 38 выводами питания устройства, второй управляющий вход 39 которого является первым входом блока 5, а вход В является вторым входом блока 5, четвертый вход 40 которого является первым выходом ге-: нератора 9, второй выход 41 последнего является пятым входом блока 5. Генератор 9 содержит первый резистор 42, один вывод которого подключен к выводу 37, а другой - к неинвертирующему входу 43 первого компаратора 44 и одному выводу резистора 45, другой вывод которого соединен с инвертирующим входом 46 второго компаратора 47 и одним выводом резистора 48, другой вывод которого соединен с вы" водам 38. Вход 8 генератора 9 соединен с инвертирующим входом первого 44 и неинвертирующим входом второго 47 компараторов, выходы 49 и 50 которых соединены соответственно с первым входом элемента И 51 и первым входом элемента И 52, второй вход которого соединен с выходом элемента 51 и является первым выходом 40 генератора 9, а выход элемента 52 соединен с вторым входом элемента 51 и является вторым выходом 41 генератора 9, В блоке 5 третий вход 4 соединен с истоком первого и-канального МОП-транзистора 53, затвор которого соединен с затвором второго р-канального МОП-транзистора 54, входом элемента НЕ 55, первым входом элемента И 56 и первым входом 39 блока 5, а сток первого транзистора 53 соединен с затвором третьего и-канального МОП-транзистора 57 и стоком второго транзистора 54, исток которого соединен с выводом 37 и истоком четвертого р-канального МОП-транзистора 58, затвор и сток которого соединены со стоком третьего транзистора 57 и затвором пятого р-канального МОП-транзистора 59, исток которого соединен с выводом 37, а сток - с истоком шестого р-канального МОП-транзистора 60, затвор которого соединен с затвором ,седьмого и-канального МОП-транзистора 61, вторым входом элемента 56 ичетвертым входом 40 блока 5, асток - со стоком седьмого транзистора61 и первым выходом 7 блока 5, истокседьмого транзистора 61 соединен сстоком восьмого и-канального МОП-транзистора 62, исток которого соединенвыводом 38 и истоком девятого и-канального МОП-транзистора 63, сток которого соединен с истоком третьего 10транзистора 57, а затвор - со стокоми затвором десятого и-канального МОПтранзистора 64, затвором восьмоготранзистора 62 и вторым входо; пока5, а исток десятого транзистора 64 15соединен с выводом 38, выход элемента56 является четвертью выходом 23 блока 5, выход элемента 55 соединен спервым входом элемента И-НЕ 65 и вторым выходом 22 блока 5, а второй вход 20элемента 65 является пятым входом 41блока 5, а выход - третьим выходом 21блока 5, выход 66 источника 36 подключен к выводам 66 формирователя 10,модулятора 6, усилителя 1 и компараторов 44 и 47.Внешние выводы (входы и выходы)устройства предназначены для выполнения следующих функций: С-вход дляподключения навесного времязадающегоконденсатора, работающего в цепи генератора 9, Этим конденсатором устанавливается необходимая частота при широтно-импульсной модуляции и длительность импульса при частотно-импульс 35ной модуляции. Конденсатор выключается между входом С и выводом 38, Рвход для подключения навесного резистора, работающего в цепи блока 5. Спомощью этого резистора устанавливает ся необходимая величина токов заряда и разряда конденсатора, подключаемого к входу С. Резистор включаетсямежду входом К и выводом 37,Неинвертирующий вход 3, являющийся 45первым входом устройства, предназначен для подключения источника эталонного напряжения, Инвертирующий вход2, являющийся вторым входом устройства предназначен для подключенияЭ50сигнала обратной связи, неинвертирующий вход 11 формирователя 1 О, являющийся первым управляющим входом устройства, предназначен для установкинеобходимой длительности пауз формирователя 10. Первый вход 39 блока 5,55являющийся вторым управляющим входомустройства, предназначен для управления видом модуляции. При подаче на вход 39 сигнала с уровнем "О" устройство осуществляет широтно-импульсную модуляцию выходного сигнала,при подаче сигнала с уровнем "1" -частотно-импульсную модуляцию. Входы34 и 35 блока 33, представляющегособой пороговое устройство, предназначены для подключения датчика токаи второго эталонного сигнала, определяющего порог срабатывания блока 33.Выходы 31 и 32 усилителей 29 и 30,являющиеся выходами устройства, предназначены для подачи выходных управляющих Сигналов устройства на силовые регулирующие транзисторы. Выводы37 и 38 предназначены для подключенияпитания. Источник 36 предназначен длязадания рабочего тока операционныхусилителейУстройство работает следующим образом,Для работы устройства с широтноимпульсной модуляцией выходных управляющих сигналов на выходах 31 и 32необходимо на управляющий вход 39подать сигнал с уровнем иО, При подключении к внешним .выводам (входам ивыходам) всех необхоцимых элементови цепей и подаче питания на вывод 37,относительно вывода 38, начинает работать генератор 9,Сигнал, поданный на второй управляющий вход 39 устройства (фиг.2 а):запирает транзистор 53 блока 5,при этом выход 4 усилителя 1 отключается от затвора транзистора 57 блока 5;отпирает транзистор 54 блока 5, врезультате чего на затвор транзистора 57 через омическое сопротивлениеканала открытого транзистора 54 подается напряжение питания с вывода 37,транзистор 57 при этом открывается ичерез омическое сопротивление каналаэтого транзистора затвор и сток транзистора 58 подключается к стоку транзистора 63, входящего в состав токового зеркала", выполненного на тран"зисторах 64, 62 и 63, за счет этогоустанавливается такое напряжение назатворе транзистора 59, при которомобеспечивается равенство токов стокатранзиторов 62 и 59, являющихся токами разряда и заряда конденсатора,подключенного к входу С устройства,соединенного с выходом 7 блока 5;блокирует элемент 56, являющийсяэлементом частотно-импульсного моду-.137618 лятора, образованного усилителем 1 иблоком 5.При этом сигнал на выходе 23 блока 6, соединенном с выходом элемента56, соответствует уровню "О" и элемент 24, один вход которого соединенс выходом 23 блока 5, работает только по выходному сигналу элемента 17,выход которого соединен с вторым вхо дом элемента 24. Кроме того, этотсигнал инвертируется элементом 55блока 5 и поступает на один вход элемента 65, разрешая запуск триггера20 по сигналам на выходе 21 блока 5,а также на выход 22 блока 5, к которому подключены третьи входы элементов 16 и 17. Наличие сигнала с уровнем на выходе 22 блока 5 разрешаетуправление усилителями 29 и 30 от 20элементов 16 и 17 соответственно.В первый момент времени после подачи питания на выводы 37 и 38 устройства внешний конденсатор, подключенный к входу С устройства, разряжен 25(фиг,2 б). Компаратор 44 генератора 9находится в состоянии "1" (фиг.2 г)за счет напряжения, приложенного кего неинвертирующему входу 43 и равному 2 О/ 3, где О - величинанапряжения питания (фиг.2 б). Компаратор 47 генератора 9 находится в состоянии "О" (фиг.2 в) за счет напряжения, приложенного к его инвертирующему входу 46 и равному О, , /3(фиг,2 б), При этом Ю-триггер, об 35разованный элементами 51 и 52, находится в первом устойчивом состоянии,при котором на выходе 40 генератора9 присутствует сигнал О (фиг.2 е), 40а на выходе 41 - сигнал "1"(фиг,2 д),Сигнал "О" на выходе 40 открываеттранзистор 60 блока .5, при этом внеш.ний конденсатор, подключенный к входу 45С устройства, начинает заряжаться поцепи вывод 37 - транзистор 59 - транзистор 60 - конденсатор - вывод 38.При достижении напряжения на конденсаторе значения О, /3 компаратор 47 переключается в состояние 1п 11 50(фиг.2 в). Однако элемент 52 не изменяет своего состояния, так как надругом его входе присутствует сигнал"0" с выхода элемента 51, При достижении напряжения на конденсаторе величины 2 О/3 компаратор 44 переключается в состояние О (фиг.2 г),1 11элемент 5 1 - в состояние " 1 " 6 6(фиг.2 ж), так как его вход соединен с выходом 41 генератора 9. Фронтом сигнала на выходе 21 блока 5 триггер,-.20 перебрасывается в противоположное состояние (фиг,2 з). Появлениесигнала с уровнем "1" на выходе 40генератора 9 приводит к запираниютранзистора 60 и отпиранию транзистора 61. При этом начинается разряд конденсатора по цепи конденсатор-транзистор 61 - транзистор 62 - вывод 38.Компаратор 44 переключается в со-.стояние "1" (фиг.2 г), однако элемент51 не изменяет своего состояния, таккак на его втором входе, соединенномс выходом элемента 52, присутствуетсигнал "О",При разряде конденсатора до уровняО/3 компаратор 47 переключаетсяв состояние "О" (фиг.2 в), элемент52 - в состояние "1" (фиг,2 д), аэлемент . 51 - в состояние "О"(фиг 2 е). При этом элемент 65 переключается в состояние "О, так какего вход соединен с выходом 41 генератора 9, но триггер 20 не перебрасывается, так как его срабатывание происходит по фронту сигнала на выходеэлемента 65, являющемся выходом 21блока 5.Появление сигнала с уровнем "0"на выходе элемента 51, являющемся выходом 40 генератора 9, приводит к запиранию транзистора 61 и отпираниютранзистора 60. При этом начинаетсяочередной цикл заряда-разряда конденсатора и т.д. Переключение триггера20 по фронту сигнала с выхода 21 блока 5 обеспечивает поочередную подачуразрешающих сигналов с уровнем 1на первый вход элемента 16 или элемента 17, крторые управляют усилителями 29 и 30 при широтно-импульсноймодуляции.Пилообразное напряжение с конденсатора при работе генератора 9 поступает на инвертирующие входы модулятора 6 и формирователя 10 (фиг,З би г).Усилитель 1 производит сравнениевходного сигнала, подаваемого навход 2 устройствас эталонным, подаваемым на вход 3 устройства (фиг,За),Сигнал ошибки, представляющий собойнапряжение, равное разности сигналов1376186 10 5 20 7на входах 2 и 3 устройства, умноженной на коэффициент усиления усилителя 1, с выхода усилителя 1 подается на неинвертирующий вход модулятора Ь (фиг.З б). При этом длительность импульсных сигналов на выходе 14 модулятора 6 оказывается прямо пропорциональной величине выходного сигналаусилителя 1, т,е. обратно пропорциональной величине входного сигнала,поступающего из цепи внешней обратной связи на вход 2 устройства (рис.З в). Выходной сигнал модулятора 6, представляющик.собой последовательность широтно-модулированных импульсов, через элемент 13 поступает на вторые входы элементов .16 и 17. При наличии на первом входе одного из указанныхэлементов выходного сигнала триггера 20 с уровнем "1" этот элемент открывается на время длительности выходного сигнала модулятора 6, при этом насоответствующем выходе 31 или 32 устройства появляется выходной управляю щий широтно-модулированный импульс(фис.З з). После переключения триггера 20 указанный импульс появляетсяна другом выходе 32 или 31 устройства (фиг.З и).30Поскольку выходы 31 и 32 подключаются,к базам силовых регулирующихтранзисторов вторичного источника,работающих в двухтактном режиме,возможна ситуация, когда при максимальной длительности выходных управляющих сигналов устройства через силовые регулирующие транзисторы источника протекает ток из-за того, чтоодин из этих транзисторов еще не 40закрылся, а второй уже открылся. Дляисключения сквозных токов через силовые регулирующие транзисторы в устройстве имеется формирователь 10, нанеинвертирующий вход которого, являющийся первым управляющим входом 11устройства, подается напряжение, величина которого определяется быстродействием силовых регулирующих транзисторов (фиг.З г).При превышении пилообразным напряжением, поступающим на инвертирующийвход формирователя 10, уровня напряжения на его неинвертирующем входесигнал на выходе 12 становится равным нулю, (фиг.З д), При этом в55сигнале с выхода 15 элемента 13 лоявляется пауза" (фиг,З е), обеспечивающая разделение во времени выходных управляющих сигналов устройства.Если пилообразное напряжение наинвертирующем входе формирователя 10не превышает уровня напряжения на егонеинвертирующем выходе, то сигнална выходе 12 соответствует уровню"1". При этом широтно-модулированный сигнал с выхода 14 модулятора 6через элемент 13 поступает на первыевходы элементов 16 и 17 без временного разделения,Таким образом, за счет формирователя 10 предотвращается возможностьпротекания сквозных токов через си-,ловые регулирующие транзисторы источника в моменты переключения триггера 20,Для работы устройства с частотноимпульсной модуляцией выходного управляющего сигнала на выходе 32 на второй управляющий вход 39 подается сигнал с уровнем "1". При подключениик внешним выводам (входам и выходам)устройства всех необходимых элементов и цепей и подаче питания междувыводами 37 и 38 начинает работатьгенератор 9.Сигнал 1, поданный на второйуправляющий вход 39 устройства, запирает транзистор 54, при этом вывод37 отключается от затвора транзистора 57, отпирает транзистор 53, в результате чего выход 4 усилителя 1соединяется с затвором транзистора57, Сопротивление канала этого транзистора теперь зависит от величинывыходного сигнала усилителя 1. При этом,в зависимости от величины выходногосигнала усилителя 1, изменяетняется величина напряжения на затворетранзистора 59, определяющего величину тока заряда конденсатора, подключенного к входу С устройства. Сигнална входе 39 инвертируется элементом55 и поступает на вход элемента 65,запрещая запуск триггера 20, а такженавыход 22 блока 5, к которому подключены входы элементов 16 и 17, Натличие сигнала с уровнем 0 на выходе 22 блока 5 запрещает управлениеусилителями 29 и 30 от элементов16 и 17.Поступая на вход элемента 56, сиг ".нал "1" разрешает тем самым прохождение сигналов на выход 23 блока 5 иуправление усилителем 30 о т элемента 24,После подачи питания устройствоначинает работать так же, как и при13761широтно-импульсной модуляции за исключением того, что триггер 20 не переключается, так как выход 21 блока 5 блокирован элементом 65, Величина тока заряда конденсатора зависит от величины выходного сигнала усилителя 1. При этом длительность сигнала на выходе 23 блока 5 при частотной модуляции равна длительности сигнала 10 на выходе 21 блока 5 при широтной модуляции, так как величина тока разряда конденсатора постоянна, а период (частота) зависит от величины выходного сигнала усилителей 1. При увеличении амплитуды сигнала, подаваемого на вход 2 устройства(фиг.4 б), усилитель 1 выделяетРазность между этим сигналом и эталонным сигналом на входе 3 устройства и усиливает ее, Уровень выходного сигнала усилителя 1 при этом уменьшается и, следовательно, снижается величина напряжения на затворе тран.зистора 57 (фиг.4 в), Ток через тран 15 зистор 57 уменьшается, что приводит к увеличению напряжения на затворе транзистора 59 и, следовательно, к уменьшению тока через этот транзистор (фиг,4 г). А по скольку ток транзистора 59 является током заряда внешнего конденсатора, то время заряда этого конденсатора увеличивается и увеличивается период колебаний генератора 9 (фиг.4 д). Величина тока разряда 35 конденсатора при этом не меняется, так как не меняется напряжение на затворе транзистора 62, задающего этот ток. При уменьшении амплитуды сигнала, подаваемого на вход 2 уст ройства, происходит обратный процесс, вызывающий уменьшение периода колеба.ний генератора 9.Частотно-модулированный сигнал с выхода 40 генератора 9, соединенного с входом элемента 56, поступает на выход 23 блока 5 за счет того, что на втором входе элемента 56 присутствует сигнал "1" с второго управляющего входа 39 устройства, и далее через элементы 24 и 26 поступает на вход усилителя 30, В результате этого на выходе 32 устройства появляется выходной управляющий сигнал, представляющий собой последовательность частотно-модулированных импульсов, период (частота) повторения которых зависит от величины входного сигнала,86 10поступаемого на вход 2 устройства (фиг,4 е).Блок 33 предназначен для блокировки усилителей 29 и 30 при возникновении аварийных ситуаций, в частности при токовых перегрузках."На вход 34устройства подается эталонный сигнал, определяющий порог срабатывания блока 33, На вход 35 устройства подается контролируемый сигнал. Если величина контролируемого сигнала на вход 35 не превышает величины эталонного сигнала на входе 34, то выходнойсигнал блока 33 соответствует уровню"1" и разрешает прохождение широтно- модулированных или частотно-модулированных сигналов через элементы 26 и 28 на входы усилителей 30 и 29.При превышении величины контролируемого сигнала на входе 35 величины эталонного сигнала на входе 34 происходит срабатывание блока 33. При этом выходной сигнал блока 33 принимает значение "0" и блокирует элементы 26 и 28, запрещая прохождение сигналов через них к усилителям30 и 29, которые приэтом закрывают"ся, Таким образом, за счет введения вустройство задающего генератора, блока управления задающим генератором, элемента ИЛИ, соединенного с блоком управления, элемента И, соединенногос выходами широтно-импульсного модулятора и формирователя длительности паузы, двух элементов И, соединенныхс усилителями мощности, соединения второго управпяющего входа устройства с первым входом блока управления, а второго входа блока управления - с выходом В устройства и исполненияблока управления на комплементарныхМОП-транзисторах обеспечивается функционирование с двумя видами модуляции выходных управляющих сигналов, что расширяет функциональные возможности устройства и повышает ее универсальность.Формула изобретенияИнтегральное устройство для управления вторичным источником питания, содержащее задающий генератор, вход которого является первым входом устройства, предназначенным для регулирования частоты, источник опорного напряжения, соединенный с первым ивторым выводами питания устройства, формирователь длительности паузы, первый вход которого является первым управляющим входом устройства, ши 5 ротно"импульсный модулятор, первый вход которого соединен с выходом усилителя сигнала ошибки, первый и второй входы которого являются первым и вторым входами устройства соответственно, блок защиты, первый и второй входы которого являются третьим и четвертым входами- устройства соотвественно, Т-триггер, выходы которого соединены с первыми входами первого и второго элементов И, первый и второй усилители мощности, выходы которых являются первым и вторым выходами устройства соответственно, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, оно снабжено элементом ИЛИ, третим, четвертым и пятым элементами И и блоком управления, который содержит десять МОП-транзисторов, 25 элемент И, элемент И-НЕ и элемент НЕ и имеет пять входов и четыре выхода причем первый вход блока управления является вторым управляющим входом устройства, второй вход - вторым входом устройства, предназначенным для регулирования частоты, третий вход соединен с выходом усилителя сигнала ошибки, первый выход - с входом задающего генератора и вторыми входами формирователя длительности паузы и широтно-импульсного модулятора, выходы которых соединены с входами третьего элемента И, выход которого соединен с Вторыми Входами перВого и 4 О второго элементов И, к третьим входам которых подключен второй выход блока управления, третий выход которого соединен с входом Т-триггера, четвертый - с первым входом элемента ИЛИ, к второму входу которого подключен выход второго элемента И,выход элемента ИЛИ соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом блока защиты и первым входом пятого элемента И,второй вход которого соединен с выходом первого элемента И, выходы пятого и четвертого элементов И соединены с входами первого и второгоусилителей мощности, первый и второйвыходы задающего генератора соединены с четвертым и пятым входами блокауправления, блок управления содержитпервый МОП-транзистор с каналом п-типа, исток которого соединен с третьимвходом блока управления, затвор - сзатвором второго МОП-транзистора сканалом р-типа, первым входом элемента И, входом элемента НЕ и первым входом блока управления, сток - с затвором третьего МОП-транзистора с каналом и-типа и стоком второго МОП-транзистора, исток которого соединен спервым выводом. питания и истоком четвертого МОП-транзистора с каналом ртипа, затвор и сток которого соединенысо стоком третьего МОП-транзистора изатвором пятого МОП-транзистора ср-каналом, исток которого соединен спервым выводом питания, а сток - систоком шестого МОП-транзистора ср-каналом, затвор которого соединенс затвором седьмого МОП-транзисторас и-каналом вторым входом элемента Ии четвертым входом блока управления,а сток - со стоком седьмого МОП-транзистора и первым выходом блока управления, исток седьмого МОП-транзистора соединен со стоком восьмого МОПтранзистора с каналом п-типа, истоккоторого соединен с вторым выводомпитания и истоком девятого МОП-транзистора с каналом п-типа, сток которого соединен с истоком третьего МОПтранзистора, затвор-со стоком и затвором десятого МОП-транзистора с иканалом, затвором восьмого МОП-транзистора и вторым входом блока управления, а исток десятого МОП-транзистора соединен с второй шиной питания,выход элемента И является четвертымвыходом блока управления, выходэлемента НЕ соединен с первым входомэлемента И-НЕ и вторым выходом блокауправления, второй вход элемента И-НЕявляется пятым входом блока управления, а выход - третьим выходом блокауправления.

Смотреть

Заявка

4073833, 09.06.1986

ПРЕДПРИЯТИЕ ПЯ В-2969

ПОПОВ ВАСИЛИЙ ИЛИОДОРОВИЧ, ЕЛЬЦЕВ МИХАИЛ ПЕТРОВИЧ

МПК / Метки

МПК: H02M 3/10

Метки: вторичным, интегральное, источником, питания

Опубликовано: 23.02.1988

Код ссылки

<a href="https://patents.su/10-1376186-integralnoe-ustrojjstvo-dlya-upravleniya-vtorichnym-istochnikom-pitaniya.html" target="_blank" rel="follow" title="База патентов СССР">Интегральное устройство для управления вторичным источником питания</a>

Похожие патенты