Многоканальный генератор последовательностей импульсов

Номер патента: 1228232

Авторы: Барашенков, Князев, Липинский, Ляшенко, Тимофеев

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 4 Н 03 К 3/ ОПИСАНИЕ ИЗОБРЕТн двторсноьв свидвтельствм иэГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССРУ 788358, кл. Н 03 К 3/84, 1980,(54) МНОГОКАНАЛЬНЫЙ ГЕНЕРАТОР ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ(57) Изобретение мокет быть использовано для контроля систем цифровойсвязи, цифровых интегральных схем,блоков памяти, систем диагностики.Цель изобретения - расширение функциональных возможностей, Устройствосодержит блок 1 опорной частоты, формирователь 2 тактовых импульсов,блок 3 формирования длины последовательностей, запоминающий блок 4,наба(а 122 2 2 А 1 блок 5 управления, блок 6 сдвига импульсов, блок 7 задержки импульсов,каналы 8 формирования, Каждый канал 8содержит триггер 9," усилитель-формирователь 10 и блок 12 коммутации.Расширение функциональных воэможностей достигается за счет введения блока б сдвига импульсов, блока 7 задержки импульсов, а в каждый канал 8формирования введен блок 12 коммутации, что позволит дополнительноменять положение импульсов в тактепоследовательности. В описании такжеприведены примеры конкретного выполнения блока 1 опорной частоты, формирователя 2 тактовых импульсов,блока 6 сдвига импульсов, блока 7 задержки импульсов, блока 3 формирования длины последовательностей импульсов, запоминающего блока 4, блока 5управления, блока 12 коммутации. 7 ил1228232 Составитель И. МазТехред Г.Гербер ор М, То орректор С. Шекмар з 2295/ В ческое предприятие, г, Ужгород, ул. Проектна Производственно-полиг Тираж 81 б ИИПИ Государственно по делам изобретен 035, Москва, Н 1-35,Подписноео комитета СССРй и открытийРаушская наб., д. 41228232зО15 Многоканальный генератор последовательностей импульсов содержит последовательно соединенные блок 1 опорной частоты, формирователь 2 тактовых импульсов, блок 3 формирования длины последовательностей, запоминающий блок 4, .а также блок 5 управления, блок 6 сдвига импульсов, блок 7 задержки импульсов и Я каналов 8 формирования. В каждом канале 8 генератора имеются триггер 9, выход которого связан через усилитель-формирователь 10 с основным выходом 11 генератора, и блок 12 коммутации, выходы которого соединены с Н- и С-входами триггера 9, Э-входы триггеров 9 соединены с разрядными выходами 13 запоминающего блока 4. Вторые входы блока 12 коммутации соединены с выходом 14 блока 7 задержки. Третий вход блока 12 коммутации соединен с дополнительным выходом 15 блока 3, Первые входы блоков 12 коммутации, усилителей-формирователей 10, блока 1 опорной частоты, формирователя 2 тактовых импульсов, блока 3 формирования, запоминающего блока 4, блока 6 сдвига импульсов подключеиы 5 О к второму выходу 6 блока 5 управления. Третий выход 17 блока 5 управления соединен с вторым входом запоминающего блока 4. Четвертый выход 18 блока 5 управления соединен с вторым Ы 5 входом блока 1 опорных частот, с вторым входом формирователя 2 тактовых импульсов, с вторым входом бло" пульсов25 Генератор работает в двух основИзобретение относится к импульсной технике и может быть использовано для контроля систем цифровой связи, цифровых интегральных схем, блоков памяти, систем диагностики.Цель изобретения - расширение функциональных возможностей за счет изменения положения импульсов в такте последовательности.На фиг. 1 представлена функциональная схема многоканального генератора последовательностей импульсов; на фиг. 2 - то же, блока опорной частоты; на фиг, 3 - то же, формирователя тактовых импульсов, блока сдвига импульсов, блока задержки импульсов; на фиг. 4 - то же, блока формирования длины последовательностей импульсов; на фиг. 5 - то же, запоминающего блока; на фиг. 6 то же, блока управления; на фиг. 7 то же, блока коммутации. ка 3, с третьим входом блока 6 сдвига импульсов и с первым входом блоказадержки импульсов. Первый вход блока 5 управления соединен с внеш" ним входом 19 запуска, пятый вход блока 5 управления с третьим выходом 20 блока 3, второй вход блока 5 управления - с шиной 21 управления генератором, второй вход-выход блока 5 управления - с входом-выходом 22 запоминающего блока 4. Вторые вход 23 и выход 24 блока 1 являются внешним входом импульсов внешней частоты и выходом импульсов опорных частот соответственно. Дополнительный выход 25 формирователя 2 соединен с вторым входом блока 7 задержки, дополнительный выход 26 формирователя 2 - с первым входом блока 6 сдвига импульсов, выходы 27 блока 6 сдвига подключены к третьему входу блока 7 задержки, Третий выход 28 блока 3является внешним выходом синхроимных режимах: настройки (подготовкик генерации) и генерации. В режиме настройки блок 5 управления заполняет запоминающий блок 4 данными о последовательностях импульсов, а также запоминает признаки настройки для остальных блоков.В режиме генерации блок 1 опорной частоты вырабатывает импульсы опорной частоты на основе импульсов либо внутреннего, либо внешнего задающего генератора. В формирователе 2 из импульсов опорной частоты формируются тактовые импульсы с заранее заданным периодом, кратным периоду опорной частоты. В блоке 6 сдвига импульсов создаются импульсы с периодом тактовых импульсов, но сдвинутые по отношению к тактовым на заданное число периодов опорной частоты.Тактовые импульсы подсчитываются в блоке 3, Соответствующие счетчики задают адрес для запоминающего блока 4. По этому адресу выбирается многоразрядное двоичное слово. Каждому каналу генератора соответствует отдельные разряд слова. Значение "1" в разряде этого слова указывает на то, что в данном такте на выходе генератора должен появиться импульс. Однако, форма этого импульса зависит от настройки блока 12 коммутации, На вход этого блока поступают через3 2 блок 7 задержки импульсов сдвинутые тактовые импульсы из блока 6. В блоке 7 эти импульсы задерживаются для компенсации задержек в запоминающем блоке 4 и :дополнительно синхронизируются, Импульсы на выходах а-й блока 7 задержки привязаны к фронту/ / импульсов на выходах а -6 , а на выходах е-Ь - к срезу тех же входных импульсов. Так как блок 12 коммутации соединен с С-входом триггера 9 типа Р, то по одному из импульсов а -с в триггере формируется значение разряда слова, поступающего на Р-вход из запоминающего блока 4. В режиме с возвращением к нулю (режим ВН) сброс триггера выполняется импульсов на В-входе, привязанным к одному из импульсов е -и. В режиме без возвращения к нулю (режим БВН) сброс триггера блокируется в блоке 12 коммутации.Выходные импульсы генератора окончательно формируются усилителями-формирователями 10, которые настраиваются на уровни транзисторно-транзисторной или эмиттерно-связанной логики.Блоки генератора реализованы следующим образом,Блок 1 опорной частоты (фиг. 2) включает в себя задающий генератор 29 и усилитель-формирователь 30, вход которого соединен с внешним входом 23 импульсов внешней частоты. Выходы узлов 29 и 30 соединены с коммутатором 31. Таким образом, на выходе коммутатора 31 в зависимости от на-. - стройки по выходу 16 появляются импульсы либо от внутреннего задающего генератора 29, либо от внешнего генератора. Эти импульсы направляются далее в устройство управляемой задержки 32 и ответвляются через усилитель-формирователь 33 на выход 24 импульсов опорных частот. После прохождения устройства задержки 32 импульсы усиливаются и формируются в усилителе-формирователе 34, К выходу этого узла подключены умножители частоты 35 на два и на три. После усиления в усилителях-формирователях 33 импульсы двойной и тройной частоты появляются на выходе 24 импульсов опорных частот генератора. В формирователях 33 изменяются уровни выходных напряжений под действием сигналов настройки по выходу 16.Перестройкой коммутатора 36 можно направить дальше импульсы одинарной частоты от усилителя-формирователя 3428232 10 15 ге 25 30 35 40 45 50 или двойной частоты от умножителя 35. Далее в цепочке узлов помещен формирователь 37 импульсов полной длительности. Импульс полной длительности появляется на выходе формирователя 37 только после снятия сигнала начальной установки, поступающего по четвертому выходу 18.фрагмент блокаопорной частоты, состоящий из счетчика 38, двух схем 39 и 40 сравнения, двух триггеров 41, 42, двух логических элементов ИЛИ 43, 44,трех логических элементов И 45, 46, 47 является узлом отработки начальной задержки импульсов и деления частоты на задаваемый коэффициент. Режим отработки начальной задержки импульсов задается состоянием "0" триггера 41, Подключенные к его выходу логические элементы И 46, 47 блокируются, а третьему элементу И 45 дается разрешение на срабатывание, Отработка начальной задержки может быть запрещена подачей "1" по второму выходу 16, Импульсы на выходе формирователя 37 переключают счетчик 38 по отрицательному фронту. На выходе схемы 39 сравнения, подключенной к выходу счетчика 38, в момент равенства кода, заданного по выходу 16, и кода счетчика формируется импульс, поступающий на вход логического элемента И 45. По появлению положительного фронта импульса от Формирователя 37 импульс с выхода элемента И 45 проходит через логический элемент ИЛИ 43 и устанавливает счетчик 38 в состояние "0". Этот же импульс устанавливает Э-триггер 42 в состояние "1", а через элемент ИЛИ 44 триггер 41 также в состояние "1".Если при настройке задан не единичный коэффициент деления частоты, то на 0-входе триггера 42 установлен по выходу 16 "0".Ближайший отрицательный фронт импульсов на выходе формирователя 37 вызывает установку П- триггера 42 в состояние "0". Однако до этого на выходе логического элемента И 47 появится первый импульсопорной частоты. В дальнейшем Р-триггер 42 устанавливается в состояние "1" под действием "1", появляющейся на выходе элемента И 46 только в том случае, если вторая схема 40 сравнения создает сигнал равенства состояния счетчика 38 и кода настройки по выходу 16, 1228232Если на 0-входе триггера 42 установлена по выходу 16 "1", то триггер 42 не переключается (всегда находится В состоянии "1"1. После отработки начальной задержки импульсы опоркой частоты будут появляться на выходе элемента 47 в ответ на каждый импульс на выходе Формирователя 37.Три тесно связанных блока, Форми Орователь тактовых импульсов 2, блок 6импульсов и блок 7 задержки импульсовимеют (Фиг, 3) в основе счетчик 48,на счетный вход которого поступаютимпульсы Гопорной частоты, К выходу 15счетчика 48 подключены схемы 49, 50 сравнения. Число схем 50 сравнения равно числу задаваемых задержек в пределах формирования тактовых импульсов. Выход схемы 49 сравнения соеди-. .Янен через элемент ИЛИ 51 с входом сброса счетчика 48. Схемы 49, 50 сравнения настраиваются по выходу 16 от блока 5 управления. К выходу элемента ИЛИ 51 подключена схема 52 уп- ".5равления, от которой требуется пропустить первый из импульсов Г,опорной частоты, а в дальнейшем пропускать импульсы установки счетчика48 в состояние "0", т.е. импульсы ;,Она выходе элемента ИЛИ 51 Выход схемы 52 управления является выходом"Такт" формирователя 2 и соединенс Р-входом триггера 53, входящего Вблок 6 сдвига. Выход схемы 50 сравнения соединен .с Э-входом триггера 54,Прием в триггеры 53 и 54 выполняетсяпо переднему Фронту импульса на выходе элемента 55 задержки, который задерживает импульсы Г, опорной частоты на время, не меньшее чем "уммазадержек в счетчике 48, схеме 49сравнения и схеме 52 управлен:ля,но не более чем эта сумма плюс длительность импульса Гопорной часто -,.ты аНа выходах триггеров 53 и 54 соз 1датся иулсы а , Ь Йтельностью, раной периоду опорнойчастоты. Импульс а привязан к нача/лу такта, а импульсы Ь й сдвинуты на время, кратное периоду Опор-,ной частоты.(, /В блоке 7 импульсы а , Ь .,с.задерживаются дополнительно для ком-" пенсации задержки В запомлнающемблоке 4. Задержка выполняется элементами 56 и 57 задержки, присоединенными к выходам триггеров 53 и 54. К Выходу элементов 56 и 57 задержки подключены П-входы триггеров 58 и 59, создающих импульсы а,Ь, ,Й, Приемв триггеры 58 и 59 синхронизируется импульсом с выхода элемента 60 задержки, получающего импульс от элемента 55 задержки.К выходам триггеров 58 и 59 подключены еще усилители-Формирователи 61 и 62, создающие импульсы е,Г,В момент отрицательного фронта импульсов а,Ьс 1 Установка в состояние "0" всех триггеров и счетчика блоков 2., 6 7 выполняется по выходу 18 Последовательность импульсов в каждом канале генератора содержит пов.оряющиеся участки из заданного числа тактов В двоично-кодлрованной Форме эти участки можно назвать словами, За Формирование длины слов и ,цлины последовательностей слов отвечает блок 3 Формирования длины после. довательностей. Блок 3 Формирования длины последовательностей (Фиг. 4) содержит последовательно соединенные схему 63 для пропуска первого тактоВого импульса в слоне и 1-разрядный счетчик 64 тактов. Первый тактовый импульс пропускается для того, чтобы В течение первого такта состояние счетчика 64 было "О", а это значение,спсльзуется как адрес первой ячейки памяти в запоминающем блоке 4. Выход счетчика 64 соединен со схемой 65 сравнения, стробируемой тактовым импульсом, Схема сравнения 65 настраиВается по выходам 16 на число тактовслове без одного. Выход схемы 65 сравнения связан через элемент ИЛИ 66 с Входом установки в "0" счетчика 64. Выход элемента ИЛИ 66 также соепинен с ВыхОдОм устаноВки В 01 В счетчика 67, счетный вход которого соединен с выходом п-го разряда счетчика 64. На выходе счетчика 67 создается сдвинутый код старших и разрядов адреса для запоминающего блока 4. Иесдвинутый (базовый) код адреса снимается с выхода счетчика 64:и старших разрядов и ш младших разрядов, всего (ш+и) разрядов. Указанные разряды передаются В запоминающий блок 4 через вентили 68, управляемые от схемы 69 блокировки, Схема 69 блокировки необходима для5 10 15 20 25 30 35 40 45 50 55 того, что длина последовательностей,заданная числом тактов, может превышать емкость запоминающего блока 4.Сигнал разрешения на выходе 15 схемы69 блокировки появляется только приснятом сигнале установки по выходу 18и удерживается пока код на выходесчетчика 64 изменяется от "0" до кодаадреса последней ячейки памяти запоминающего блока. Сигнал разрешенияна втором выходе 70 схемы 69 блокировки, поступающий на вентили 68,удерживается дольше чем на выходе 15на длительность одного такта. Это необходимо для того, чтобы запоминающий блок 4 выдал данные по последнему адресу, Схема 69 блокировки присоединена к выходу счетчика 64, клинии "Такт" и к выходу 18 начальнойустановки.К выходу стробируемой схемы сравнения 65 присоединена также схема 63для пропуска первого тактового импульса в слове и схема 71 управления, выход которой подключен к счетному входу счетчика 72 слов и к входуразрешения схемы сравнения 73. Схема 71 управления соединена по входамтакже с линией "Такт" и с выходом 18начальной установки. функция схемы 71управления состоит в том, чтобы пропустить первый тактовый импульс идалее пропускать тактовые импульсы,ближайшие к импульсам на выходе схемы65 сравнения,Схема 73 сравнения подключена квыходу счетчика 72 и к выходу 16 настройки. Через элемент ИЛИ 74 выходсхемы 73 сравнения связан с входомначальной установки счетчика 72. Выход схемы 73 сравнения соединен и сЯ-входом триггера 75, на котором выполняется промежуточное запоминаниеимпульса сравнения, Кроме того, импульс на выходе схемы 73 сравненияявляется признаком конца последовательности и передается по выходу 20в блок 5 управления.Остальные узлы блока 3 необходимыдля создания синхроимпульсов. Наибольшую частоту имеет импульс СИ 1 навыходе усилителя-формирователя 76,получающего задержанный тактовый импульс от элемента,77 задержки.Усилитель-формирователь 78 создаетимпульс СИ 2, привязанный к заданномутакту. Вход формирователя 78 присоединен к выходу триггера 79, Р-входкоторого соединен с выходом схемы 80 сравнения. Эта схема создает импульсв момент равенства кода состояниясчетчика 64 и кода настройки на выходе 16, Прием в триггер 79 синхронизируется импульсом на выходе элемента 77 задержки. Время задержкиподбирается большим, чем сумма задержек в схеме 63, счетчике 64 и схеме80 сравнения, но меньшим чем этасумма плюс длительность тактовогоимпульса.Выход элемента 77 задержки соединен также с синхровходом триггера81, В-вход которого подключен к выходу триггера 75. Выход триггера 81соединен с входом установки в 0триггера 75 и с входом усилителяформирователя 82, на выходе которогообразуются импульсы СИЗ,Вследствие начальной установки в"1" триггера 75 (по выходу 18) импульс СИЗ появляется по первому тактовому импульсу и в моменты окончаниявсей последовательности. Длительности импульсов СИ 2 и СИЗ равны длительности такта.Усилители-Формирователи 76, 78,82 настраиваются на уровни транзисторно-транзисторной или эмиттерносвязанной логики по выходу 16 настройки. Сигналом по выходу 18 устанавливаются в состояние "0" триггеры 79 и 81, в состояние "1" триггер 75, и через схемы ИЛИ 66, 74 - счетчики 64, 67, 72 в состояние "0".Запоминающий блок 4 содержит М субблоков 83, каждый из которых хранит кодовую последовательность для одного канала. Для увеличения скорости выдачи данных в субблоках 83 осуществляется преобразование параллельного кода в последовательный. В субблок 83 входят две группы запоминающих устройств 84, 85 и коммутатор 86. Выход коммутатора 86 является разрядным выходом запоминающего блока 4. Информационный вход коммутатора 86 соединен с разрядными выходами.запоминающих устройств 84 и 85. Коммутатор 86 получает разрешение по выходу 16, К выходам настройки коммутатора 86 присоединены ш младших разрядов адреса, поступающих по линиям "Адрес" из блока 3.Запоминающие устройства 84 и 85 (микросхемы памяти) управляются по входу режима от дешифратора 87 с ин 9 1228 версными выходами. Дешифратор 87 получает разрешение по выходу 16 настройки, а информационный вход,це,шифратора 87 связан с ш младшими разрядами адреса, поступающими по выходу 17 из блока 5 управления.Если на дешифратор 87 не поступает сигнал разрешения по выходу 16, то 1 Ц1 на его выходах разрешают запоминающим устройствам работать в режиме 1 О считывания, в противном случае (т.е. если сигнал разрешения поступает на дешифратор 87) "0" на одном из выходов дешифратора 87 переводит по одному запоминающему устройству 84 я 85 15 из первой и второй групп в режим записи. Данные на их входы поступают из схемы 88 ввода-вывода данных.Адресные входы запоминающих устройств 84 первой группы присоединены 2 О к коммутатору 89 сдвинутого адреса, а адресные входы запоминающих устройств 85 второй группы - к коммутатору 90 базового адреса. Настройка коммутаторов выполняется по выходу 16. 25 Коммутатор 89 сдвинутого адреса пропускает либо п старших разрядов сдвинутого адреса из блока 3, либо и старших разрядов адреса, приходящих по выходу 17 из блока 5 управления,Коммутатор 90 базового адреса пропускает либо и старших разрядов базового адреса из блока .3, либо те же п стар-. ших разрядов адреса из блока 5. Схема 88 ввода-вывода данных управляется по выходу 16. Она связана выходом 22 с блоком 5 управления. Схема 88 ввода-вывода подключена также к разрядным выходам 13 запоминающего блока 4. Работа запоминающего блока 4 зависит от настройки по выходам 16. В режиме обмена даннымя с блоком 5 управления заполнения данными и контрольное считывание идет через схему 88 ввода-вывода. В режиме генерации данные появляются на разрядных выходах 13 по мере изменения када базового и сдвинутого адреса, В то время, когда коммутатор 86 поцключает к своему выходу линии связи от запоминающих устройств 84, ицут переходные процессы и устанавливаются данные на выходе запоминающих устройств 85. Затем коммутатор 86 подключается к выходам устройств 85 а в запоминающих устройствах 84 подготавпявается очередная порция данных. 10Блок 5 управления фиг. 6) имеетв основе Формирователь 91 команд.Первый вход данных Формирователя 91команд соединен с выходом устройства92 связи с каналом дистанционногоуправления. Устройство 92 связи соединено с входом-выходом 21 дистанционного управления, получает признак гтп (готов к приему) Формирователя 91 команд и посылает в негопризнак яс прием разрешен). Выполнение устройства 92 связи полностью зависит от применяемого интерфейса.Формирователь 91 команд связан склавиатурой 93 с долговременным запоминающим устройством 94, с регистромнастройки 95 и с запоминающим блоком 4. Клавиатура 93 получает иэ Формирователя команд признак й (блокировка клавиатуры) я передает вФормирователь 91 команд признак Рп,разрешается прием),Долговременное запоминающее устройство 94 соединено с адресным выходом 17 Формирователя команд, к которому также подключены регистр 95 настройки я запоминающий блок 4. Долговременное запоминающее устройство94 я регистр 95 настройки сянхронизяруются от Формирователя команд 91по линии СИ (сянхроимпульс). Долговременное запоминающее устройствосохраняет копию кодовой последовательности на время выключения питания генератора,К выходу 16 регистра 95 настрой;:я поцключены устройство 96 индикаяя, схема 97 начальной установки,а также другие блоки генератора.Схема 97 начапьной установки создаетсягнал начальной установки по выходу18. Этот сигнал снимается на времягенерация последовательности какследствие либо сигнала внешнего запуска с входа 19, либо сигнала внутреннего запуска по выходу 16. Восстанавливается сигнал начальной установки после прихода по выходу 20 признака конца последовательности. Схема 98 пуска обеспечивает выдачу признака П (пуск) формирователя 91 команц по истечение определенной задержки с момента подачи питания, Формирователь 91 команд отрабатывает микропрограмму начального зтуска и приступает к управлению прибором.Дпя перевода Формирователя команд из режима местного управления в ре 1228232 120 45 50 55 жим дистанционного управления на вход формирователя 91 команд подается признак(дистанционное управление) от тумблера 99. На вход формирователя 91 команд поступает также признак(конец последовательности).Блок 12 коммутации (фиг, 7) содержит два коммутатора 100 и 101, элемент И 102, элемент ИЛИ 103 и схему местного управления, состоящую из триггера 104, элемента ЗАПРЕТ 105 и коммутатора 106.Коммутаторы 100, 101 и 106 настраиваются по выходу 16. Информационные входы коммутаторов 100 и 101 соединены с выходом 14 блока 7 задержки, причем на коммутатор 100 поступают импульсы а, ЪЙ, привязанные к началу такта (импульс й ) и к началу периода опорной частоты (Ьй), а на коммутатор 101 поступают импульсы, е,Г,; ,Ь, привязанные к срезу импульсов ц,Ьй, Выход коммутатора 100 соединен с С-входом канального триггера 9 и с входом коммутатора 106, а выход коммутатора 101 соединен с В-входом канального триггера 9 через элементы И 102 и ИЛИ 103 и с вторым входом коммутатора 106. По импульсу от коммутатора 100триггер 9 устанавливается в состояние,определяемое значением на В-входеВыходов 3. В режиме 8 Н (возвращениек нулю) по линии настройки ВН/БВНпоступает "1", и поэтому триггер 9сбрасывается импульсом с выхода второго элемента 102,Схема местного управления необходима потому, что после снятия разрешения по выходу 15 необходимо продолжить формирование на триггер 9 с выхода блока 12 выходного импульса последнего такта. При появлении "0 на, выходе 15 (сигнал разрешения) снимается удержание в "0" триггера 104 и дается разрешение на прохождение импульсов от коммутатора 106 через элемент ЗАПРЕТ 105 на Б-вход триггера 104. В зависимости от настройки по линии ВН/БВН через коммутатор проходит импульс с выхода либо коммутатора 100, либо коммутатора 101. Триггер 104 че 1 1 рез элемент ИЛИ 103 сбрасывает в 0 триггер 9. Начальная установка триггера 104 в состояние "1" и тем самым триггера 9 в состояние "0" выполняется по выходу 16 настройки. 15 10 25 30 35 40 Формула изобретения Многоканальный генератор последовательностей импульсов, содержащий блок опорной частоты, формирователь тактовых импульсов, блок формирования длины последовательностей, запоминающий блок, блок управления, каналы формирования, каждый из которых состоит из триггера и усилителя-формирователя, первый вход блока управления подключен к шине внешнего запуска, второй вход соединен с шиной управления, генератора, первый выход блока управления соединен с управляющими входами запоминающего блока, второй выход блока управления - с первыми входами блока опорной частоты, формирователя тактовых импульсов, блока формирования длины последовательностей, запоминающего блока и входам усилителей-формирователей каждого канала формирования, третий выход блока управления соединен с вторыми, входами запоминающего блока, четвертый выход блока управления - с вторыми входами блока опорной частоты, формирователя тактовой частоты и блока формирования длины последовательностей, третий выход которого соединен с третьим входом блока управления, выход блока опорнойчастоты подсоединен через последовательно соединенные формирователь тактовых импульсов и блок формирования длины последовательностей к третьим входам запоминающего блока, разрядные выходы которого соединены с входами триггеров каналов формирования, о т л ич а ю щ и й с я тем, что, с целью расширения функциональных возможностей, в него введены блок сдвига импульсов, блок задержки импульсов, а в каждый канал формирования - блок коммутации, выходы которого черезтриггер подключены к входу усилителя-формирователя своего канала формирования, первые входы блока коммутации каждого канала формированиясоединены с вторыми выходами блокауправления, вторые входы блока коммутации каждого канала формированиясоединены с выходами блока задержкиимпульсов, третий вход каждого блокакоммутации соединен с дополнительнымвыходом блока формирования длиныпоследовательностей, первый входблока задержки соединен с четвертымвыходом блока управления, второйвход блока задержки - с дополнительным выходом формирователя тактовыхимпульсов, третьи входы блока задержки импульсов соединены с выходами блока сдвига импульсов, первый вход которого соединен с вторым дополнительным выходом формирователятактовых импульсов, а второй и третий входы блока сдвига импульсовсоответственно с вторым и четвертымвьгходами блока управления,

Смотреть

Заявка

3656457, 27.10.1983

ПРЕДПРИЯТИЕ ПЯ А-3559, ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА

БАРАШЕНКОВ ВАЛЕРИЙ ВИКТОРОВИЧ, КНЯЗЕВ КОНСТАНТИН КОНСТАНТИНОВИЧ, ЛИПИНСКИЙ ГЕННАДИЙ ВИКТОРОВИЧ, ЛЯШЕНКО ВЛАДИСЛАВ СТЕПАНОВИЧ, ТИМОФЕЕВ АЛЕКСАНДР ОРЕСТОВИЧ

МПК / Метки

МПК: H03K 3/84

Метки: генератор, импульсов, многоканальный, последовательностей

Опубликовано: 30.04.1986

Код ссылки

<a href="https://patents.su/10-1228232-mnogokanalnyjj-generator-posledovatelnostejj-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальный генератор последовательностей импульсов</a>

Похожие патенты