Долгоненко

Устройство фазового пуска

Загрузка...

Номер патента: 1415447

Опубликовано: 07.08.1988

Авторы: Долгоненко, Лихачев, Пряхин, Солозобов

МПК: H04L 7/02

Метки: пуска, фазового

...1. ячеек блока памяти в сосгояние, соответствукюеез141544 конечной к-разрядной комбинации участка рекуррентной последовательности. С поступлением каждого тактового импульса на схемах 12 совпадения проис 5 ходит сравнение состояния разрядов регистра 5 сдвига с комбинацией, записанной в блоке 13 памяти. При одинаковых состояниях на выходах всех схем совпадения 12 появятся "0", при этом на выходе элемента ИЛИ 15 появится сигнал "0", который переключает триггер 6 в исходное состояние.Передача заданного участка рекуррентной последовательности, соответствующего конкретному адресу, прекращается. На приеме дополнительный коммутатор 19, который представляет собой обычный переключатель, в зависимости от необходимости приема участка...

Имитатор дискретного канала связи

Загрузка...

Номер патента: 1348853

Опубликовано: 30.10.1987

Авторы: Долгоненко, Лихачев, Макаровский, Солозобов

МПК: G06N 7/08

Метки: дискретного, имитатор, канала, связи

...18 соединены с выходамй разрядовреверсивного регистра 15 сдвига. Переключатель 18 служит для установкиграничных значений задержки. Генератор 14 случайных чисел и элемент НЕ13 служат для формирования сигналовуправления сдвигом единицы в реверсивном регистре 15 сдвига вправо иливлево, Дифференцирующий элемент 21служит для выделения значащих моментов,дискретных сигналов (значащий момент - момент времени, в который знакпосылки действительно изменяется).Первый выход элемента 21 соответствует положительным значащим моментам,а второй выход элемента 21 - отрицательным значащим моментам. Датчики22 и 23 случайных чисел предназначеныдля формирования двоичного случайного числа в соответствии с выбраннымзаконом, Элементы 27 и 28...

Устройство фазового пуска

Загрузка...

Номер патента: 1282347

Опубликовано: 07.01.1987

Авторы: Долгоненко, Лихачев, Пряхин, Шелягов

МПК: H04L 7/00

Метки: пуска, фазового

...записанной в блоке 9 памяти. При одинаковых состояниях на выходах всех элементов совпадения появятся "0", при этом на выходе элемента ИЛИ 11 появится сигнал 0 который переключит триггер 5 в исходное состояние.1Передача заданного участка рекуррентной последовательности, соответствующей конкретному адресату, прекращается. На приеме входной сигнал через коммутатор 12 поступает на вход регистра 13 сдвига и на первый блок сравнения. При приеме безыскаженного зачетного участка рекуррентной последовательности на выходе счетчика 16 появляется сигнал, который с помощью коммутатора 12 отключает вход устройства и замыкает цепь обратной связи регистра 3 сдвига, который начинает автономное формирование участка последовательности до выделения...