Апасова

Устройство для умножения

Загрузка...

Номер патента: 1252774

Опубликовано: 23.08.1986

Авторы: Апасова, Долгов

МПК: G06F 7/52

Метки: умножения

...4, запись единицы в О-триггер 6, Сигналы г гыходв Р-триггера 6 и первого раэрягд регистра 4 поступают на управ ляющие входь коммутаторов 2, запрещая прохождение сигналов с выходов регистрамцожимого, соответствующих эцдчецик кодд удвоенного множимого, и разрешая прохождение сигна лов с выходов регистра 1 множимого, соответствующих значению кода иножимого, Сумм:,тор-вычитатель 5 в соответствии с нулевым значением сигнала ца его входе управления видом опера ции, поступающим с выхода второго разряда регистра 4 множителя, складывает коды мцожимого и старших разрядов суммы частичных произведений, формируя +1) -ю сумму частичных 25 произведений. При рдзрешдюшем сигнале на шине 6 и состоянии "011" второго, третьего и четвертого разрядов...

Устройство для умножения

Загрузка...

Номер патента: 1084784

Опубликовано: 07.04.1984

Авторы: Апасова, Долгов

МПК: G06F 7/52

Метки: умножения

...и элемент ИЛИ-НЕ.На чертеже представлена структурная схема устройства для умножения.Устройство для умножения содержит регистр 1 множимого, группу элементов 2 И-ИЛИ, регистр 3 частичных произведений, регистр 4 множителя, сумматор-вычитатель 5, Э -триггер б, вход 7 синхронизацииЗ -триггера, эле-. менты 8 и 9 неравнозначности, элемент ИЛИ-НЕ 10, выход 11 второго разряда регистра 4 множителя, инверсный выход 12 триггера б, прямой выход 13 триггера 6, выход 14 первого разряда регистра 4 множителя, вход 15 записи регистра 3 частичных произведений, вход 16 сдвига регистра 4 множителя, тактовый вход 17 устройства.устройство для умножения двоичных чисел со сдвигом множителя и суммы частичных произведений на два разряда вправо работает...

Феррит-транзисторная ячейка

Загрузка...

Номер патента: 139480

Опубликовано: 01.01.1961

Авторы: Апасова, Борисенко, Крохин

МПК: H03K 19/16

Метки: феррит-транзисторная, ячейка

...для повышения быстродействия имощности импульса списывания единицы обмотка возбуждеминающего трансформатора включена между эмиттеромтриода и базой основного триода.Принципиальная схема ячейки приведена на чертеже,Запись единицы осуществляется по оомотке 1 запоминающеготрансформатора 2. Импульсы запрета поступают в обмотку т этогоже трансформатора. При этом сигнал запрета списывает единицу изсердечника трансформатора 2 без выдачи сигнала в нагрузку, В момент действия сигнала запрета триод 4 не возбуждается, так кахтриод 5 закрыт. Это позволяет одновременно подавать импульсы запрета на обмотку 3 и импульсы списывания на зажимы б. Подобный режим работы повышает быстродействие устройства. Обмотки 1 и 3 могутбыть выполнены одинаковыми, так...