Патенты с меткой «сверточного»
Устройство для декодирования сверточного кода
Номер патента: 1725400
Опубликовано: 07.04.1992
МПК: H03M 13/12
Метки: декодирования, кода, сверточного
...и последующего преобразования в метрики ветвей последовательности преобразования информационных символов, соответствующей псевдослучайной последовательности. Длина псевдослучайной последовательности должна быть равна количеству ребер решетчатой диаграммы минус единица, Такая тестовая последовательность метрик ветвей обеспечивает полную проверку устройства для декодирования сверточного кода,Тестирование устройство производится в два этапа: тестирование блоков 2.1 - 2.п ССВ и тестирование блока 4 памяти решений, Тестирование блоков 2.1-2.п ССВ производится в цикле, количество тактов которого равно длине тестового массива метрик ветвей, и состоящем из блоков а-д (фиг.4).На каждом такте цикла производятся следующие операции.Метрика...
Пороговый декодер сверточного кода
Номер патента: 1781825
Опубликовано: 15.12.1992
Автор: Щербина
МПК: H03M 13/12
Метки: декодер, кода, пороговый, сверточного
...кодер 4, второй анализатор синдрома 5, второй пороговый обнаружитель 6, сумматор по модулю два 7,регистр сдвига 8, блок задержки информации 9 и корректор ошибок 10,Кодер 1 представляет собой устройствоумножения на образующий полином, Он содержит регистр сдвига 1-1, блок сумматоровпо модулю два 1-2 и формирует последовательность;ЦО) = 1(ОЩО) + Е 1(ОЩО) . (2)Он соединен с одним из входов первогоанализатора синдрома 2 и входом блока задержки информации 9.Анализатор синдрома 2 включает регистр сдвига 2-2 и сумматоры по модулюдва, позволяющие формировать и корректировать последовательность символов синдрома Я(О), Его выходы соединены с входамипервого порогового обнаружителя 3.Первый пороговый обнаружитель 3представляет собой мжоритарный...
Пороговый декодер сверточного кода
Номер патента: 1824675
Опубликовано: 30.06.1993
Авторы: Беляев, Снисаренко
МПК: H03M 13/12
Метки: декодер, кода, пороговый, сверточного
...информации происходит при наличии ошибок, уровень которых больше корректирующей способности ортогонального систематического сверточного кода.При декодировании информации в первых двух случаях устройство работает аналогично известным с той лишь разницей, что выдача символов информационной последовательности осуществляется с некоторой задержкой. При декодировании же информации в третьем случае появляется возможность обнаруживать ошибки, вес которых больше веса ошибок гарантированно исправляемых ортогональными сверочными кодом, но и уменьшить эффект размножения ошибки, возникающий в извесг;ом устройстве.Устройство работает следующим образом.В исходном состоянии в регистрах сдви" га первого кодера 1, второго кодера 10, первого 5 и...
Пороговый декодер сверточного кода
Номер патента: 1837385
Опубликовано: 30.08.1993
Авторы: Березняков, Головин, Снисаренко, Сорока
МПК: H03M 13/12
Метки: декодер, кода, пороговый, сверточного
...в режиме исправления ошибок в отличие от устройства-прототипа, где кратность исправляемых ошибок зависит от структуры ортогонального кода, а введенная избыточность используется для обнаружения ошибок кратности выше гарантированно исправляемых ортогональным кодом, Возможность реализации режима декодирования квазиортогонального сверточного кода с исправлением ошибок подтверждается следующим пимером. Пусть Ро(х)= х + х + х + 1 - парожда 2 ющий многачлен ортогонального сверточного кода. Используя известное выражение, позволяющее привести порождающий мнаточлен ортогонального кода к квазиортогональному, получим; Р(х)=х +х + х +х +9 7 б 5 +х + 1. При этом структура порождающего многочлена ортогонального сверточного кода позволяет построить 4...
Устройство для декодирования сверточного кода
Номер патента: 1839281
Опубликовано: 30.12.1993
Авторы: Гришин, Кондрахин, Орехов, Тябин
МПК: H03M 13/12
Метки: декодирования, кода, сверточного
...кода работает следующим образом.На вход 16 поступает сигнал "Начальная установка" (фиг. 5, Т 1), по которому устройство устанавливается в исходноесостояние, в частности в регистры веса узлов 23 И памяти путей 25 всех каналов 13обработки записывается нулевая информация, счетчик 4 и триггер б устанавливаютсяв исходное состояние, при этом запрещается через первый 7, второй 8 и третий 9 элементы И выдача всех выходных сигналов сустройства. По окончании сигнала "Начальная установка" устройство готово к приемуинформационного сообщения.Последовательность символов с информационного входа 14 синхронно с тактами навходе 15(фиг,5, Т 2) поступает на входы вычислителя 1 метрик ветвей (фиг. 5, Б, Тб), где длякаждой пары символов вычисляются...