Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов и устройство для его осуществления

Номер патента: 1723561

Авторы: Конищев, Конищева, Худанов

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

СООЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 1 Т 23561 9) 5 6 04 Р 10/04 Е Лги-Л 1 тг Лзь-Л 4 т 2 (Лг - Л 1) 2 (Лз Л 4) ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР ПИСАНИЕ ИЗОБРЕ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Данилевич В,В, и Чернявский А.ф. Вре. менные измерения в физическом эксперименте. М,: Энергоатомиздат, 1984, с,73.Авторское свидетельство СССР М 1596300, кл, 6 04 Р 10/04; 1989, (54) ЧЕТЫРЕХПОРОГОВЫЙ ЭКСТРАПОЛЯЦИОННЫЙ СПОСОБ ОПРЕДЕЛЕНИЯ ВРЕМЕННОГО ПОЛОЖЕНИЯ ВИДЕОИМПУЛЪСОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ(57) Изобретение относится к измерительной технике и может быть использовано в системах обработки информации, Целью Изобретение относится к измерительной технике и может быть использовано в системах обработки информации;Цель изобретения - повышение точности определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и спадами.Техническая сущность способа заключается в том, что формируют шкалу времени, фиксируют максимальное значение видео- импульса А, формируют четыре следящих . порога 01=. Л 1 Ав, Ог= ЛгАв, Оз= ЛзАв и 04 - Л 4 Ап, причем 0Л 1 (Лг с 1 и 0 с сй Ь1, где Л 1 - Л 4 - относительные уровни измерения, сдвигают видеоимпульс на время 1 с не меньшее, чем время достижениявищеоимпульсом максимального значения,2изобретения является повышение точности определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и спадами. Способ предусматривает формирование шкалы времени и фиксацию максимального значения видео- импульса. Способ обеспечивается путем линейной аппроксимации фронта по двум точкам пересечения фронтом первого и второго следящих порогов, линейной аппроксимации спада по двум тачкам пересечения спадом третьего и четвертого следящих порогов, зкстраполяции полученных прямых до пересечения с осью абсцисс и выбором в качестве временного положения видеоимпульса среднего арифметического значения точек пересечения. Описание устройства, реализующего способ, приводится в описании изобретения, 2 с и .1 з.п.ф-лы, 2 ил,последовательно сравнивают значения 4 фронта сдвинутого видеоимпульса с первым и 1 Я вторым следящими порогами, в моменты сов- (фЭ падения формируют первый и второй сигналы (Я совпадения, которыми фиксируют значения ( времен 11 и тг по шкале времени соответствен- д но, последовательно сравнивают значения спада сдвинутого видеоимпульса с третьим и четвертым следящими порогами, в моменты совпадения формируют третий и четвертый сигналы совпадения, которыми фиксируют значения времен тз и т 4 по шкале времени соответственно, и определяют временное положение видеоимпульса из зависимостигде А 1, А 2, Яз, Ь - относительные уровни измерения;т 1 - время пересечения фронтом сдвинутого видеоимпульса первого следящего порога;12 - время пересечения фронтом сдвинутого видеоимпульса второго следящего порога;тз - время пересечения спадом сдвинутого видеоимпульса третьего следящего порога;М - время пересечения спадом сдвинутого видеоимпульса четвертого следящего порога;сс - время смещения видеоимпульса.Способ обеспечивается путем линейной аппроксимации фронта по двум точкампересечения фронтом первого и второго следящих порогов, линейной аппроксимации спада по двум точкам пересечения спадом третьего и четвертого следящих порогов, экстраполяции полученных прямых до пересечения с осью абсцисс и выбором в качестве временного положениявидеоимпульса среднего арифметического значения точек пересечения.Целью устройства для осуществления способа является повышение точности определения временного положения видео- импульсов.Функциональная схема устройства для осуществления способа приведена на фиг.1; на фиг.2 представлена функциональная схема блока памяти.Устройство (фиг.1) содержит вход 1 подачи напряжения порога обнаружения, вход 2 подачи напряжения видеоимпульса, входную шину "Пуск" и входную шину "Стоп", компаратор 3, элемент 4 дифференцирования, элемент 5 задержки, триггер 6, генератор 7 импульсов, триггер 8, ключ 9, пиковый детектор 10, амплитудный квантователь 11, содержащий делители 12 и 13 напряжения, состоящие из последовательно соединенных резисторов 12.1-12,3 и 13.1-13.3 (й т,й 2, йз и й 4, й 5, йв) соответственно, значения кбторцх связаны системами уравнений:. 5 102025 30 3540 45 й 1, й 4й 1 + й 2 + йз й 4 +й 5 + йб 0й 2й 5+й +й й 4+й +йгде Х 1, 3 а, з и Й - относительные уровниизмерения, и компараторы 14 - 17, элементИ 18, элементы 19, 20 задержки, элементыИ 21-24, счетчик 25 импульсов, блок 26 памяти, элементы 27 - 30 дифференцирования, элементы НЕ 31 - 32, элемент 33 задержки. элемент ИЛИ 34, элементы И 35 - 39, регистр 40, группу элементов И 41, сумматор 42, триггеры 43 - 46, элемент 47 задержки, группу элементов И 48, элемент ИЛИ 49, группу выходов 50.1-50,а, где гп -число разрядов сумматора 42.Вход 1 подачи напряжения порога обнаружения соединен с первым входом компа-. ратора 3.Вход 2 подачи напряжения видеоимпульса подключен к второму входу компаратора 3 и к сигнальному входу ключа 9, Выход компаратора 3 соединен с входом элемента 4 дифференцирования и с управляющим входом ключа 9, выход которого подключен к сигнальному входу пикового детектора 10 и к входу элемента 19 задержки, выход которого соединен с вторым входом амплитудного квантователя 11, выход пикового детектора 10 соединен с первым входом амплитудного квантователя 11, первый выход которого подключен к входу элемента 27 дифференцирования, второй выход - к входу элемента 28 дифференцирования, третий выход - к входу элемента 29 дифференцирования, а четвертый выход подключен к входу элемента 30 дифференцирования.Выход элемента 4 дифференцирования через элемент 5 задержки соединен с единичным входом триггера б, прямой выход которого подключен к первым входам элементов И 35-39,Выходы элементов 27 и 28 дифференцирования соединены с вторыми входами соответственно элементов И 35 и И 36, а выходы элементов 29 и 30 дифференцирования подключены соответственно к вторым входам элементов И 37 и И 38 через элементы НЕ 31 и НЕ 32. Выход элемента НЕ 32 соединен с вторым входом элемента И 39.Выходы элементов И 35 - 38 соединены с единичными входами триггеров 43 - 46 соответственно, нулевые входы которых объединены и подключены к выходу элемента ИЛИ 34, а прямые выходы триггеров соединены с вторыми. входами соответственно элементов И 21-24, первые входы которых объединены и подключены к выходу элемента И 18.Выход элемента И 39 соединен с входом элемента 47 задержки, отвод которого соединен с нулевым входом триггера б, а выход подключен к обнуляющему входу пикового детектора 10 и обьединенным первым входам элементов группы элементов И 48.Входная шина "Стоп" устройства соединена с входом элемента 33 задержки и нулевым входом триггера 8, прямой выход1723561 элементов И 64 в каждой группе,. группу из соединены с входами элемента ИЛИ 34 и 15 а элементов ИЛИ 65 и группу информационных выходов 66.1-66 л блока памяти.Адресные входы 51.1 - 51,Е блока памяти соединены с соответствующими .входами первой группой входов сумматора 42, информационные выходы которого соединены с вторыми входами соответствующих элементов группы. элементов И 48, выходы которых соединены с выходами 501-50,а 20 дешифратора 56 входы 52 - 55 считывания устройства и подключены к входам элемен.- соединены со всеми первыми входами элета ИЛИ 49, выход которого соединен с обну- ментовИ 61 - 64 соответственно, каждый 1-й выход дешифратора 56 подключен ко всем вторым входам всех элементов И 61-64 1-й ляющим входом сумматора 42, и с вторыми входами группы элементов И 41, первые,группы элементов, /-й О =. 1.гп) разрядный выход 1-го регистра 57 соединен с третьим входом )-го элемента И 61 1-й группы элементов, )-й разрядный выход 1-го регистра 58 соединен с третьим входом )-го элемента входы которых подключены к соответствующим информационным. выходам регистра40, а выходы соединены с второй группойвходов сумматора 42.Входная шина "Пуск" устройства соедиИ 62 1-й группы элементов, )-й разрядный нена с единичным входом триггера 8, 30 Амплитудный квантователь 11 содер. жит два резистивных делителя 12 и 13 напряжения и четыре компаратора 14-17. Делители напряжения состоят из последовыход -го регистра 59 соединен с третьим входом )-го элемента И 63 -й группы элементов, )-й разрядный выход 1-го регистра 60 соединен с третьим входом.)-го элемента вательно соединенных резисторов 12.1- 35 И 64 1-й группы, одноименные элементы И 12.3 и 13.1 - 13,3 (В 1, К 2, Вз и В 4, Я 5, Я 6) . Резисторы Вз и В 5 соединены с первым вхо-. дом амплитудного квантователя. Общая точка резисторов В 2 и: Вз соединена с 61-64 всех групп объединены соответствующим элементом ИЛИ 65 группы, выходы элементов ИЛИ 65 группы служат информационными выходами 66.1 - бб,в блока памяпервым входом компаратора 14, выход .40 ти Входы 52 - 55 являются первым, вторым, третьим и четвертым входами блока 26 памяти,Устройство работает следующим образом. которого подключен к первому выходу амплитудного квантователя.Общая точка резисторов В 1 и В 2 соединена с первым входом компаратора 15, выход которого подключен к второму выходу 45 В исходном состоянии на вход 1 подается напряжение порога обнаружения. На выамплитудного квантователя, Общая точка резисторов Я 5 и Яб соединена с первым входом компаратора 16, вы- ходе компаратора 3 - нулевой уровень, ход которого подключен к третьему выходу который запирает ключ 9. На выходе пико- амплитудного квантователя. 50 вого детектора 10 - нулевой уровень напряжения,Триггеры 6,8 43 - 46 - в нулевом состоянии,Нулевые уровни напряжения с прямых выходов триггеров 43 - 46 запирают по вторым входам соответственно элементы И 21 Общая точка резисторов В 4 и В 5 соедикена с первым входом компаратора 17, выход которого. подключен к четвертому выходу амплитудного квантователя,: 55Вторые входы компараторов 14-17 объ-: 24. Счетчик 25 импульсов обнулен и предединены и подключены к второму входу амплитудного квантователя. Резисторы В 1 и В 4 соединены с нулевойшиной устройства. назначен для выполнения функции счетчика адреса блока 26 памяти, в котором: в 1-й которого подключен к первому входу эле- Блок 26 памяти (фиг.2) содержит адрес- мента И 18. ные входы 51,1 - 51,К где 1 - разрядностьВыход генератора 7 импульсов соеди- счетчика 25 импульсов, входы 52 - 55 считынен с вторым входом элемента И 18, выход вания, дешифратор 56; первую гууппу из 2 которого через элемент 20 задержки под регистров 57, вторую группу из 2 регистров ключен к счетному входу счетчика 25. им, третью группу из 2. регистров 59 и чегпульсов, обнуляющий вход которого вертую группу из 2 регистров 60, первое соединен с выходом элемента 33 задержки, объединение из 2 групп элементов И по а а информационные выходы подключены к элементов И, 61 в каждой группе, второе адресным входам блока 26 памяти,. 10 объединение из 2 групп элементов по вВыходы элементов И 21-24 соединены элементов И 62 в каждой группе, третье соответственно с вторым, первым, третьим объединение из 2 групп элементов И по п 1 и. четвертым входами считывания блока 26 элементов И 63 в каждой группе, четвертое памяти, информационные выходы которого объединение из 2 групп элементов И по т1723561 20 30 35 50 55 регистр 57 занесен дополнительный код числа;й ЛТ /2 (Й -Ь),в 1-й регистр 58 - дополнительный код числа,(-1) Л 4 ЬТ 1/2 (Лз - Лд),в 1-й регистр 60- дополнительный код числа:Лз ЬТ /2 (Лз - Я 4)где 1 12";10К - разрядность счетчика 25 импульсов;ЬТ - период следования импульсов генератора 7 импульсов.В регистр 40 и в сумматор 42 занесендополнительный код значения числа (-1)тс,где тс - время задержки элемента 19 задержки. Цепи начальных установок элементовна схемах не показаны,При поступлении на входную шину"Пуск" запускающего импульса триггер 8 переключается в единичное состояние. Единичным уровнем с его прямого выхода отпирается элемент И 18 и импульсы с выхода генератора 7 импульсов поступают на счетный вход счетчика 25 импульсов.Каждое значение счетчика 25 импульсов отслеживается формированием единичного уровня на соответствующем выходе дешифратора 56 блока 26 памяти.При превышении напряжением фронта видеоимпульса, поступившего на вход 2, напряжения порога обнаружения, на выходе компаратора 3 формируется единичный уровень. Из единичного перепада напряжения элементом 4 дифференцирования формируется импульс, поступающий на вход элемента 5 задержки.Единичный уровень с выхода компаратора 3 замыкает ключ 9, что обеспечивает 40 поступление напряжения видеоимпульса на входы элемента 19 задержки и пикового детектора 10.Пиковый детектор 10 фиксирует максимальное значение видеоимпульсов Ап) и по дает его на первый вход амплитудного квантователя 11. При этом в общей точке резисторов В 1 и Йг формируется напряжение первого следящего порога 01 = А,1 Ап 1, которое подается на первый вход кампаратора 15, в общей точке резисторов Вг и Вз формируется напряжение втоРого следящего порога Ог = Аг А, которое подается на первый вход компаратора 14, в общей точке резисторов йб и Й 5 формируется напряжение третьего следящего порога Оз = Ь Ап), которое подается на первый вход компаратора 16; в общей точке резисторов й 5 и 84 формируется напряжение четвертого следящего порога 04 = ЛАп), которое поступает на первый вход компаратора 17.В элементе 19 задержки видеоимпульс задерживается на время тс не меньшее, чем время достижения им максимального значения, измеряемого по уровню порога обнару.- жения,Время задержки элемента 5 задержки меньше времени задержки элемента 19 задержки на время переключения триггера 6.Импульс с выхода элемента 5 задержки переключает триггер 6 в единичное са стояние, единичный уровень с прямого выхода которого отпирает элементы И 3- 39.Задержанный в элементе 19 задержке видеоимпульс поступает на вторые входь компараторов 14-17.Устройство в случае, когда А 1 (Й1 г3 з, работает следующим образом.При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением первого следящего порога на выходе компа. ратора 15 формируется единичный положи. тельный перепад напряжения, из которого элементом 28 дифференцирования формируется импульс положительной полярности, который проходит через элемент И 36 и переключает триггер 44 в единичное состояние. Единичный уровень с прямого выхода триггера 44 отпирает элемент И 22. Очередной ближайший импульс с выхода генератора 7 импульсов проходит через элементы И 18, И 22 и через первый вход поступает на вход 52 считывания блока гб памяти, считывает дополнительный код из 11-го регистра 57, где 1 - текущее значение счетчика 25 импульсов, который через 11-ю группу элементов И 61 и элементы ИЛИ 65 поступает на входы сумматора 42, в котором формируется значение Аг Ь Т 11, г т 12(Х 2-Х 1) 2(Х 2 т Х 1) приэтом ЬТ 1 = т.Импульс с выхода элемента И 18 задерживается элементом 20 задержки на время выборки информации из блока 26 памяти, после чего увеличивает значение счетчика 25 импульсов на единицу,При этом на (1+1)-м выходе дешифратора 56 устанавливается единичный уровень.Импульсы с информационных выходов 66.1-66 л блока 26 памяти обьединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 44, нулевой уровень с прямого выхода которого запирает элемент И 22.При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением четвертого следящего порога на выходе компаратора 17 формируется единичный положительный перепад напряжения, из которого элементом 30 дифференцирования формируется импульс положительной, полярности. Проинвертированный в элементе НЕ 32 импульс гасится цепями диодной развязки элементов И 38-39,При совпадении напряжения. фронта сдвинутого видеоимпульса с напряжением второго следящего порога на выходе компаратора 14 формируется единичный положительный перепад напряжения, из которого элементом 27 дифференцирования формируется импульс положительной полярности, который, проходя через элемент И 35, переключает триггер 43 в единичное состояние,Единичный уровень с прямого выхода триггера 43 отпирает элемент.И 21.Очередной ближайший импульс с выхода генератора 7 импульсов через элементы И 18 и 21 через второй вход поступает на вход 53 считывания блока 26 памяти, считы- вает дополнительный код из 1 г-го регистра 58, где г - текущее значение счетчика 25 импульсов, и выдает его через 1 г-ю.группу элементов И 62 и элементы ИЛИ 65 на входы сумматора 42, в котором фиксируется значе- ние Лг с 1 Ь ЬТ 1 г2 Дг - А 1) 2 (Яг - А 1)Лг т 1 - А 1 тг2 (Яг - Ь)где 1 г Ь Т = тг.Импульсы с информационных выходов 66,1 - 66.п 1 блока 26 памяти объединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 43, нулевой уровень с прямого выхода которого запирает элемент И 21,При совпадении напряжения фронта сдвинутого видеоимпульса с напряжением третьего следящего порога на выходе компаратора 16 формируется единичный поло. жительный перепад напряжения, йэ котороо элементом 29 дифференцирования формируется импульс положительной полярности, который инвертируется элементом НЕ 31 и гасится цепями диодной развязки элемента И 37.При совпадении напряжения спада сдвинутого видеоимпульса с напряжением третьего следящего порога на выходе компаратора 16 формируется единичный отрицательный перепад напряжения, .изкоторого элементом 29 дифференцирования формируется импульс отрицательной полярности. Проинвертированный элементом НЕ 31 этот импульс через элемент И 37 переключает триггер 45 в единичное состояние, Единичный уровень с прямого выходатриггера 45 отпирает элемент И 23,Очередной ближайший импульс с выхода генератора 7 импульсов через элементы Аг 11 - 41 тг Л 4 ЬТ 1 з Лг т 1 - А 1 тг 2(лг,-а) 2(л -л 4) " 2(лг-л 1) А 4 тЗ 2 (Яз - Л 4)20 где з ЬТ=. сз. Импульсы с информационных выходов 66,1 - 66.а блока 26 памяти объединяются элементом ИЛИ 34, и сформированный импульс обнуляет триггер 45, нулевой уровень с прямого выхода которого запирает элемент И 23,30 При совпадении напряжения. спада сдвинутого видеоимпульса с напряжением второго следящего порога на выходе компаратора 14 формируется единичный отрицательный перепад напряжения, из которого элементом 27 дифференцирования формируется импульс отрицательной полярности,35 дальнейшее распространение которого блокируется цепями диодной развязки элемен 40 та И 35. При совпадении напряжения спада сдвинутого видеоимпульса с напряжением четвертого следящего порога на выходе компаратора 17 формируется единичный отрицательный перепад напряжения, из которого элемент 30 дифференцирования формирует. импульс отрицательной поляр 45 ности, который инвертируется элементом НЕ 32 и через элемент И 39 поступает на вход элемента 47 задержки и через элемент И 38 переключает триггер 46 в единичное 50 состояние, Единичный уровень с прямого выхода триггера 46 отпирает элемент И 24. Очередной ближайший импульс с выхода генератора 7 импульсов через элементц И 18 и 24 и через четвертый вход поступает на вход 55 считывания блока 26 памяти, считывает дополнительный код из 14-го реги 10 И 18 и 23 и через третий вход поступает навход 54 считывания блока 26 памяти, считывает дополнительный код из з-го регистра 59, где 1 з - текущее. значение счетчика 25 импульсов, и выдает его через 1 з-ю группу 15 элементов И 63 и элемент ИЛИ 65 на входысумматора 42, в котором формируется зна- чениестра 60, где 14 - текущее значение СчЕтчика 25 импульсов., и подает его через 4-ю группу элементов И 64 и элемент ИЛИ 65 на входы сумматора 42, в котором формируется значение временного положения видеоимпуль саЛ 2 т 1 Л 4 13 ЛЗ ЬТ 14 2 (Л 2 - Л 1 2 (Лз - Л 4) 2 (Лз - Л 4) А 2 11 А.1 т 2 ЛЗ т 4 - Л 4 13 10 2 (Л 2-Л 1) 2 (Яз -Л 4) где ЬТ 14= ц.Импульсы с информационных выходов 66.1-66.в блока 26 памяти объединяются 15 элементом ИЛИ 34, и сформированный импульс обнуляет триггер 46, нулевой уровень с прямого выхода которого запирает элемент И 24.Импульс с отвода элемента 47 задерж ки, задержанный на время срабатывания триггера 46, обнуляет триггер 6.Нулевой уровень с его прямого выхода запирает элементы И 35-39.При совпадении напряжения спада 25 сдвинутого видеоимпульса с найряжением первого следящего порога на выходе компаратора 15 формируется единичный отрицательный перепад напряжения, из которого элементом 28 дифференцирования форми руется импульс отрицательной полярности, дальнейшее распространение которого блокируется запертым элементом И 36.Импульс с выхода элемента 47 задержки, суммарно задержанный на период сле дования импульса генератора 7 импульсов, плюс время выполнения операции сложения в сумматоре 42 обнуляет пиковый детектор 10, считывает код временного положения видеоимпульса с информацион ных выходов сумматора 42 и через группу элементов И 48 выдает на выходы 50.1-50 л устройства.Импульсы с выходов группы элементов И 48 объединяются элементом ИЛИ 49, и 45 сформированный импульс обнуляет сумматор 42,считывает дополнительный код значения (-1)тс из регистра 40 и через группу элементов И 41 заносит его в сумматор 42.В момент совпадения напряжения спа да видеоимпульса с напряжением порога обнаружения на выходе компаратора 3 формируется единичный отрицательный. перепад напряжения, из которого элементом 4 дифференцирования формируется импульс 55 отрицательной полярности, поступающий на вход элемента 5 задержки.Установившийся нулевой уровень на выходе компаратора 3 запирает ключ 9,Импульс отрицательной полярности с выхода элемента 5 задержки гасится диодной развязкой во входной цепи триггера 6.Устройство оказывается подготовленным к определению временного положения очередного видеоимпульсэ.По завершении измерений на входную шину "Стоп" устройства поступает сигнал, обнуляющий триггер 8 и поступающий нэ вход элемента 33 задержки.Нулевой уровень с прямого выхода триггера 8 запирает элемент И 18,Сигнал с выхода элемента 33 задержки, время задержки которого больше времени задержки элемента 20 на время переходного процесса в счетчике 25 импульсов,обнуляет последний.В результате устройство оказывается в ИСХОДНОМ СОСТОЯНИИ.Изобретение позволяет уменьшить погрешность определения временного положения видеоимпул ьса.Формула изобретения 1, Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов, в котором формируют шкалу времени, осуществляют сравнение уровней видеоимпульса, формируют сигналы сравнения и фиксируют значение времен по шкале времени, при этом, формируют максимальное значение видеоимпульса Ап, формируют первый 01 = Л 1 Ап и второй О 2 = Л 2 Рп следящие пороги, причем 0Л 1Л 21, где Л 1, Л 2 - первый и второй относительные уровни измерения, сдвигают видеоимпульс на время т не меньшее, чем время достижения видеоимпульсом максимального значения, сравнивают значение фронта сдвинутого видеоимпульса с первым следящим порогом, в момент совпадения уровней формируют первый сигнал сравнения, которым фиксируют значение времени 11 по шкале времени, сравнивают значение фронта сдвинутого видеоимпульса с вторым следящим порогом, в момент сравнения формируют второй сигнал сравнения, которым фиксируют значение временит 2 на шкале времени, отл ич а ю щи йс я тем, что, с целью повышения точности определения временного положения несимметричных видеоимпульсов с нелинейными фронтами и спадами, формируют третий Оз = Лэ Ап и четвертый 04 = Л 4 АП следящие пороги, причем ОЛ 4Лз1, где з и Л 4 - третий и четвертый относительные уровни измерения, сравнивают значение спада сдвинутого видеоимпульса с третьим следящим порОгом, в момент сравнения формируют третий сигнал сравнения. которым10 20 25 30 35 40 50 фиксируют значение времени тз по шкале времени, сравнивают значение спада сдвинутого видеоимпульса с четвертым следящим порогом, в .момент сравнения формируют четвертый сигнал сравнения, которым фиксируют значение времени М по шкале времени, и определяют временное положение видеоимпульса из зависимости Л 2 т 1 - Л 1 12 Лз 14 - Л 4 тз2 (Л 2-Л 1) 2 (Лз-Ла)2. Устройство для определения временного положения видеоимпульсов, содержащее компаратор, три элемента диФференцирования, пять элементов задержки, четыре триггера, ключ, пиковйй детектор, генератор импульсов, амплитудный квантователь, шесть элементов И, два элемента ИЛИ, два элемента НЕ, группу элементов И, счетчик импульсов, блок памяти, сумматор, вход подачи напряжения пОрога обнаружения, вход подачи напряжения видеоимпульса, шину "Пуск" и шину "Стоп", причем вход подачи напрякения порога обнаружения соединен с первым входОм компаратора, второй вход которого подключен к входу подачи напряжения видеоимпульса и к сигнальному входу ключа, выход которого соединен с входом пикового детектора, выход которого соединен с первым входом амплитудного квантователя, второй вход которого через первый элемент задержки подключен к выходу ключа, вход управления которым соединен с выходом компаратора и входом первого элемента дифференцирования, выход которого через второй элемент задержки подключен к единичному входу первого триггера, прямой выход которого соединен с первыми входами первого, второго и третьего элементов И, второй вход последнего из которых подключен к выходу первого элемента НЕ, первый и второй выходы амплитудного квантователя соединены с входами второго и третьего элементов дифференцирования соответственно, выходы первого и второго элементов И подключены к единичным входам соответственно второго и третьего триггеров, входы обнуления которых объединены и соединены с Выходом первого элемента ИЛИ, а прямые выходы подключены к вторым входам соответственно пятого и шестого элементов:И, первые входы которых объединены и соединены через пятый элемент задержки со счетным входом счетчика и с выходом четвертого элемента И, первый вход котОрого подключен к прямому выходу четвертого триггера, единичный вход которого соединен с шиной "Пуск", а нулевой вход подключен к шине "Стоп" устройства и через четвертый элемент задержки - к входу обнуления счетчика, информационные выходы которого соединены с адресными входами блока памяти, выходы которого соединены с входами первого элемента ИЛИ и первой группой информационных входов сумматора, выходы которого подключены к вторым входам первой. группы элементов И, первые входы которых объединены и соединены через третий элемент задержки с выходом третьего элемента И, а выходы подключены к выходным шинам устройства и через второй элемент ИЛИ к входу обнуления сумматора, выход генератора соединен с вторым .входом четвертого элемента И, выходы пятого и шестого элемейтов .И подключены соответственно к первому и второму входамблока памяти,отличающееся тем, что, с целью повышения точности определения временного положения выидеоимпульса, в него дополнительно введены два элемента дифференцирования, четыре элемента И, два триггера, вторая группа элементов И и регистр, причем третий выход амплитудного квантователя через четвертый элемент дифференцирования соединен с входом второго элемента НЕ, выход которого подключен к второму входу седьмого элемента И, выход которого соединен с единичным входом пятого триггера, нулевой вход. которого подключен к выходу первого элемента ИЛИ, а прямой выход соединен с вторым входом девятого элемента И, выход которого подключен к третьему входу блока памяти, четвертый выход амплитудного квантователя через пятый элемент дифференцирования соединен с входом первого элемента НЕ, выход которого подключен к второму входу восьмого элемента И, выход которого соединен с единичным входом шестого триггера, нулевой вход которого подключен к выходу первого элемента ИЛИ, а прямой выход соединен с вторым входом десятого элемента И, выход которого подключен к четвертому входу блока памяти, выход второго элемента дифференцирования соединен с вторым входом второго элемента И, второй вход первого элемента И подключен к выходу третьего элемента дифференцирования, вывод третьего элемента задержки соединен с нулевым входом первого триггера, а выход подключен к входу обнуления пикового детектора, первые входы девятого и десятого элементов И объединены и соединены с выходом четвертого элемента И, первые входы седьмого и восьмого элементов И объединены и подключены к прямому выходу первого триггера, информационые выходы регистра соединены с первыми входами второй группы элементов И, выходы которых подключены к второй группе входов сумматора, а вторые входы объединены и соединены с выходом второго элемента ИЛИ,3, Устройство по п,2, о т л и ч а ю .щ е ес я тем, что в амплитудный квантователь, .содержащий первый резистивный делитель напряжения из последовательно соединенных резисторов 81, 82, Йз, значения которых связаны системой уравнений;81/(81+ 82+ Вз) = Л 1,82/(81+ 82+ Йз) = Л 2-Л 1ЙЗ/(Я 1+ 82+ ЯЗ) = 1 - Л 2,и два компаратора, причем свободный вывод резистора 81 соединен с общей шиной, общая точка резисторов 81 и 82 соединена с первым входом первого компаратора, общая точка резисторов 82 и Вз соединена с первым входом второго компаратора, вторые входы компараторов объединены и со.- единены с вторым входом амплитудного квантователя, первый вход которого соединен со свободным выводом резистора Вз,выходы первого и второго компараторов соединены с первым и вторым выходами амплитудного квантователя, введены второйрезистивный делитель из последовательно5 соединенных резисторов 84, 85, 86. значения которых связаны системой уравнений;84/(84+ 85+ Йб) = Л 485/(84+ 85+ 86) = гЬ - Л 486/ (84 + 85+ 86) = 1- Лз,10 а также третий и четвертый компараторй,причем, свободный вывод резистора Йб соединен с первым входом амплитудногоквантователя, общая точка резисторов Вб и85 соединена с первым входом третьего15 компаратора, общая точка резисторов 85 и84 соединена с первым входом четвертогокомпаратора, свободный вывод резистора84 соединен С общей шиной, вторые входытретьего и четвертого компараторов объе 20 динены и соединены с вторым входом амплитудного квантователя, а выходысоединены соответственно с третьим и четвертым выходами амплитудного квантователя.1723561 цъз еъфчмццъ 4 ьСоставитель Ю;ШишкТехред М,Моргентал орректор О.Кравцо Редактор Т.Лошкарева роизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 акаэ 1064 Тираж Подписное ВНИИПИ Государственного комитета.по изобретениям и открытиям при ГКНТ С 113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4738503, 18.09.1989

ВОЙСКОВАЯ ЧАСТЬ 03444

КОНИЩЕВ ВАЛЕРИЙ ПЕТРОВИЧ, КОНИЩЕВА НАТАЛЬЯ ПЕТРОВНА, ХУДАНОВ АНДРЕЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G04F 10/04

Метки: видеоимпульсов, временного, положения, четырехпороговый, экстраполяционный

Опубликовано: 30.03.1992

Код ссылки

<a href="https://patents.su/9-1723561-chetyrekhporogovyjj-ehkstrapolyacionnyjj-sposob-opredeleniya-vremennogo-polozheniya-videoimpulsov-i-ustrojjstvo-dlya-ego-osushhestvleniya.html" target="_blank" rel="follow" title="База патентов СССР">Четырехпороговый экстраполяционный способ определения временного положения видеоимпульсов и устройство для его осуществления</a>

Похожие патенты