Конвейерно-циклический временной интерполятор

Номер патента: 951691

Авторы: Деменков, Нестеренко

ZIP архив

Текст

Союз СоветскикСоцивпистическиаРеспублик ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ в 951691(22)Заявлено 29.12,80 (2 ) 3226810/18-21с присоединением заявки РЙ(51)М. Кл. Н 03 К 13/00 Ъеуйаретеанный комитет СССР по долам нзабретений и отерытнй(088.8) . Опубликовано 1;,08.82. Бюллетень Юа 30 Дата опубликования описания 17. 08.821Изобретение относится к измерительной технике, а именно к измерительным устройствам ядерного приборостроения, и предназначено для повышения точности измерения временных интервалов.5Уменьшение ширины канала при заданной опорной серии в пределах ее периода обеспечивается применением ин" терполяционных методов. В качестве интерполяторов, как правило, используют различные комбинации линий за" держки и схем совпадений, к параметрам которых предъявляются повышенные требования (однородность и согласованность линий задержки, чувствитель" ность схем совпадений, стабильность их разрешающего времени и т.д. ), чтобы обеспечить равномерность ширины канала, т.е. дий 9 еренциальную линей- щ ность, как между каналами в пределах одного периода опорной серии, так и между группами каналов в пределах последующих периодов опорной серии 1 1 1. 2Недостатком таких интерполяторовявляется сложность изменения ширинывременных интервалов, так,как она за-дается либо длиной линии задержки,либо разницей между двумя линиями задержки,Наиболее близким по техническойсущности к предложенному устройствуявляется конвейерно-циклический преобразователь временного интервала вцифровой код, служащий для непосредственного кодирования временного ин"тервала, который содержит компаратор,состоящий из блока временного интервала и блока временной селекции, преобразователя временных интервалов,трех логических элементов задержки,двух логических элементов ИЛИ, адресного счетчика и счетчика циклов21.Данный преобразователь можно использовать непосредственно для интерполяции в пределах периода опорнойсерии только в том случае, если задержка в блоке опорного временногоинтервала равна периоду опорной серии . Это условие, как и в случае по" строения интерполяторов на основе линий задержки и схем совпадений, является существенным недостатком, исключающим возможность .обеспечить эквидистантную интерполяцию и однозрач" ность кодирования временного интерва" ла, заключенного между входным сиг" налом и последующим импульсом опорной 1 О серии, при изменении частоты послед" ней, Эквидистантная интерполяция и однозначность кодирования являются необходимым условием достижения хорошей равномерности ширины канала, т.е. диФФеренциальной линейности в 1 пределах периода опорной серии.Цель изобретения - расширение Функциональных возможностей устройства, а именно обеспечение эквидистантной интерполяции и однозначности кодирования временного интервала, заключенного между входным сигналом и последующим импульсом опорной серии, при перестройке частоты последнейПоставленная цель достигается тем, что в конвейерно-циклический времен" ной интерполятор, содержащий два элемента ИЛИ, преобразователь временного интервала, временной компаратор, счет ЗО чик циклов и адресный счетчик, дополнительно введены преобразователь временного интервала, два триггера, три элемента ИЛИ и тринадцать элементов И, причем выход первого элемента И соединен с первым входом первого основного элемента ИЛИ, второй и третий входы которого связаны соответственно с выходом второго и третьего элемен,тов И, а выход первого основного эле О мента ИЛИ соединен с первым входом основного преобразователя временного интервала, первый выход которого подключен к первому входу четвертого элемента И, выход которого соединен с ф 5 первым входом второго основного элемента ИЛИ, второй вход которого связан с выходом пятого элемента И, а выход второго основного элемента ИЛИ соединен с первым входом дополнитель О ного преобразователя временного интервала, первый выход которого подключен к первым входам второго и пятогоэлементов И, при этом выход шестого элемента И соединен с первым входом 55 первого дополнительного элемента ИЛИ, второй и третий входы которого связаны соответственно с выходами седьмого и восьмого элементов И, а выход первого дополнительного элемента ИЛИсоединен с вторым входом основногопреобразователя временного интервала,второй выход которого подключен к первому установочному входу первого триггера и к первым входам девятого и десятого элементов И, выход последнегосоединен с первым входом второго дополнительного элемента ИЛИ, второйвход которого связан с выходом одиннацатого элемента И, а выход второгодополнительного элемента.ИЛИ соединенс вторым входом дополнительного преобразователя временного интервала, второй выход которого подключен к первым входам седьмого и двенадцатогоэлементов И, выход последнего соединен с первым входом третьего дополнительного элемента ИЛИ, второй входкоторого связан с выходом девятогоэлемента И, а выход третьего допол"нительного элемента ИЛИ соединен спервым входом временного компаратора,второй вход которого соединен с первым выходом первого триггера, а третий вход компаратора подключен к первому входу шестого элемента И, причемпервый выход компаратора соединен спервым входом третьего элемента И,второй выход компаратора соединен свходом счетчика циклов и с первымивходами восьмого и одиннадцатого элементов И, а третий выход компараторасвязан с входом адресного счетчикаи счетным входом второго триггера,первый выход которого соединен с вторыми входами второго, пятого, седьмого, девятого и одиннадцатого элементов И, а второй выход второготриггера соединен с вторыми входамитретьего, четвертого, восьмого, десятого и двенадцатого элементов И,выход счетчика циклов подключен кустановочному входу второго триггераи к второму установочному входу первого триггера, второй выход которогосоединен с первыЧ и вторым входом соответственно первого и шестого элементов И,Такое схемное решение позволяет обеспечить эквидистантную интерполяцию и однозначность кодирования временного интервала, заключенного между входным сигналом и последующим импульсом опорной серии, при перестройке частоты последней, так как величина временного интервала находится1Первый триггер 1 служит для управления входами временного интерполятораэлементы И 1, 10 и 2 ). Со" ,стояние триггера, показанное на цер" теже, блокирует элементы И 2 и обеспечивает поступление сигналов "Вход" и "Серия" соответственно через логи"ческие элементы И 1 и 10 на вх 1 ц" ды ПВИ 5. Сигнал, поступивший по установочному входу триггера, соединенному с вторым выходом ПВИ 5, опрокидывает триггер 1, блокируя тем самым элементы И 1 и 10, и обеспечива 5 95 путем сравнения во временном компараторе удвоенного временного интервала 2 й с периодом опорной серии То, длительность которого может изменяться в зависимости от требуемой точности или параметров используемого генератора опорной серии. В результате сравнения получают разницу (2 й-Т), которая опять удваивается и снова сравнивается с Т ., В процессе сравнения в каждом цикле интерполяции определяется знак разницы (2 й-Э ), который является кодом Грея и однозначно определяет величину временного интервала. Удвоение временного интервала осуществляется двумя преобразователями временных интервалов с коэффициентом преобразования, равным двум, причем если один осуществляет привязку временного интервала к началу периода 2 О опорной серии, то другой преобразователь удваивает его, и наоборот. В процессе интерполяции преобразователи могут обмениввт;ься этими функциями.На чертеже представлена блок-схема 5 конвейерно-циклического временного интерполятора. Конвейерно-циклический временной интерполятор содержит первый эле"ЭО мент И 1, первый основной элемент ИЛИ 2,. второй элемент И 31 третий элемент И , основной преобразователь временного интервала 5, четвертый элемент И 6, второй основной элемент ИЛИ 7, пятый элемент И 8, дополнительный преоб"Э 5 разователь временного интервала 9, шестой элемент И 10, пеовый дополнительный элемент ИЛИ 11, седьмой элемент И 12, восьмой элемент И 13, пер 4 О вый триггер 4, девятый элемент И 15, десятый элемент И 16, второй дополнительный элемент ИЛИ 17, одиннадцатый элемент И 18, двенадцатый элемент И 19, третий-дополнительный элемент ИЛИ 20, счетчик циклов 21, адресный счетчик 2 г,А 5 второй триггер 23, тринадцатый элемент И 2, блок временной селекции 25, временный компаратор 26, который состоит из элемента 2 и блока 25.Преобразователь временного интервала ( ПВИ ) 5, 9 удваивает временной интервал, заключенный между сигналами, поступившими на его входы, Положение второго выходного сигнала ПВИ соответствует концу удвоенного вре" менного интервала, а положение перво" го выходного сигнала ПВИ соответствует концу входного временного интер" 691 6вала. Сигналы на выходе ПВИ появляются в случае, если сигнал по первомувходу ПВИ опережает сигнал по второму входу ПВИ; Элементы И 3,и ИЛИ 2 служат для отбора одного сигнала на первый вход ПВИ 5 из двух поступивших сигналов: сигнала с первого выхода ПВИ 9 и сигнала с первого выхода блока времен" ной селекции ( БВС) 25. Аналогично логические элементы И 6 и 8, ИЛИ 7 осуществляют отбор одного сигнала на первый вход другого ПВИ 9 из двух сигналов: сигнала с первого выхода ПВИ 5 и сигнала с первого выхода БВС 25, Элементы И 2 и 13, ИЛИ 11 отбирают один сигнал на второй вход ПВИ 5 из двух поступивших сигналов; сигнала с второго выхода ПВИ 9 и сигнала с второго выхода БВС 25, Аналогично элементы И 1 Ь и 18 и ИЛИ 17 служат для отбора одного сигнала на второй вход ПВИ 9 из двух поступивших сигналов: сигнала с второго выхо" да ПВИ 5 и сигнала с второго выхода БВС 25. Выбор одного из сигналов на каждом входе каждого ПВИ определяется состоянием второго триггера 23, Кроме того, состоявшие второго триг" гера 23 и совокупность элементовИ и 19 и ИЛИ 20 определяют порядок поступления сигналов с второго выхода обоих ПВИ 5 и 9 на один из входов БВС 25, на другой вход которого с элементов И 21 поступают импульсыопорной серии, Бсли второй триггер находится в состоянии, указанном на цертеже, то на первый и второй входы ПВИ 5 сигналы поступают соответственно с первого и второго выходовБВС 25, на входы другого ПВИ 9 сигналы поступают с первого и второго выходов ПВИ 5, а на вход БВС 25 поступают сигналы с второго выхода ПВИ 9.ет поступление импульсов серии через элемент И 24 на другой вход БВС 25.БВС 25 определяет временную последовательность поступления сигналов по его входам, причем на выходе,соединенном с входами элементов И 4 и 8, всегда появляется первый из поступивших на вход БВС 25 сигналов, На, выходе БВС 25, соединенном с входами элементов И 13 и 18 и счетчика цик 1 о лов 21, всегда появляется второй из .поступивших на вход БВС 25 сигналов. БВС 25 не меняет временных соотношений между сигналами, поступившими на его входы, а только коммутирует их по выходам в зависимости от порядка их поступления, На выходе БВС 25, который соединен с адресным счетчиком 22 и счетным входом второго триггера 23, сигнал .появляется только в случае, если сигнал на выходе БВС 25, который соединен с выходом элемен" та И 24, опережает сигнал, поступивший на вход БВС 25, соединенный с элементом ИЛИ 20. Если временная последовательность входных сигналов обратная, т.е. сигнал, поступивший на вход БВС 25, соединенный с элементом ИЛИ 20, опережает сигнал, поступивший по другому входу БВС 25, со- Зо единенному с элементом И 24, то сигнал на третьем выходе БВС 25, который соединен с адресным счетчиком 22 и счетным входом триггера 23, отсутствует, Счетчик циклов 21 задает чис ь ло циклов интерполяций, которое постоянно при заданной точности интер,поляции. За один цикл интерполяции осуществляется с точностью до полови.ны периода опорной серии, За два4 О цикла интерполяции осуществляется с точностью до четверти периода, а за три цикла - с точностью до одной восьмой периода опорной серии и т.д. Адресный счетчик 22 регистрирует код каждого цикла интерполяции.1Временной интерполятор работает следующим образом.Измеряемый временной интервал й, заключенный между входным сигналом, поступившим с выхода элементов И 1 и ИЛИ 2, и последующим импульсом опорной серии, поступившим с выхода элементов И 10 и ИЛИ 11, удваивается ПВИ 5. Сигнал с первого выхода ПВИ 5, 5 соответствующий концу измеряемого вре" менного интервала, через элемент И 6 и ИЛИ 7 поступает на первый вход другого ПВИ 9. Сигнал с второго выхода ПВИ 5, соответствующий концу удвоенного временного интервала, через элементы И 16 и И 17 поступает на второй вход другого ПВИ 9. Этот же сигнал поступает на один из установочный входов первого триггера 14 и опрокидывает его, обеспечивая тем самым поступление импульсов. серии на вход БВС 25 и блокировку элементов И 1 и 10, Сигнал, поступивший с второго выхода ПВИ 5 на вход элемента И 15, не проходит через него, так как уровень с второго триггера 23 блокирует элемент И 15. Временной интервал 1 , заклюценный между выходными сигналами ПВИ 5, равен входному измеряемому временному интервалу,т,е. 1 = 1 и начало этого временного интервала й четко привязано к последующему импульсу опорной серии, Временной интервал С удваивается в ПВИ 9, и сигнал с второго выхода ПВИ 9, соответствующий концу удвоенного временного интервала 21 , поступает через элементы И 19 и ИЛИ 20 на временной компаратор, который сравнивает длительность удвоенного временного интервала 2 с длительностью периода опорной серии Т,.Если 2 й ) То, то на первом выходе БВС 25 первым появляется импульс серии, а на втором выходе БВС 25 вторым появляется сигнал конца удвоенно/ го временного интервала 2 . В этом случае на третьем выходе БВС 25 появляется сигнал, который поступает на вход адресного счетчика 22 и счетный вход второго триггера 23 и изменяет его состояние, Сигнал с первого выхода БВС 25 через элементы И 4 и ИЛИ 2 поступает на первый вход ПВИ 5, на второй вход которого через элементы И 12 и ИЛИ 11 поступает сигнал кон 4 а удвоенного временного интервала 21 с второго выхода ПВИ 9. Этот сигнал на первый вход ПВИ 9 не воздействует, так как элемент И 6 блокирован уровнем второго триггера 23, Второй сигнал с второго выхода БВС 25 на ПВИ 5 не воздействует так как элемент И 13 блокирован уровнем с второго триггера 23, а ПВИ 9 не реагирует на этот сигнал, так как ранее не поступил сигнал по первому входу ПВИ 9. Сигнал с второго выхода БВС 25, поступивший на вход счетцика циклов 21, Фиксирует окончание первого цикла ин95169 терполяции. Временной интервал на входе ПВИ 5 равен (2 с -То), и начало этого временного интервала привязано к импульсу серии . ПВИ 5 удваивает этот временный интервал, и сигнал с второго выхода ПВИ 5, соответствующий концу удвоенного временного интервала .2(2 С-То), через элементы.И 15 и ИЛИ 20 поступает на временной компаратор 2 б, который сравнивает длитель ность удвоенного временного интервала 2(2 й -То) с очередным периодом опорной серии ТоЕсли 2(2 с -Т ) с Т , то на первом выходе БВС 25 первым появляется сиг 15 нал конца временного интервала 2(2 -То), а на втором выходе БВС 25 вторым появляется импульс серии. В этом случае на третьем выходе БВС 25 сигнал отсутствует, и второй триггер 23 20 остается в том же состоянии, как после первого цикла интерполяции. Сигнал с первого выхода БВС 25 на первый вход ПВИ 9 не поступает, так как элемент И 1 блокирован уровнем с второго триггера 23, а через элементы И 8 и ИЛИ 7 он проходит на первый вход ПВИ 5, на второй вход которого через элементы И 18 и ИЛИ 17 поступает сиг нал с второго выхода БВС 25, Этот же З 0 сигнал, поступивший на вход счетчика циклов 21, фиксирует окончание второго цикла интерполяции. Таким образом, длительность временного интервала, заключенного между35 входными сигналами ПВИ 9, равна 2(2 -То)-То и удваивается с помощью ПВИ 9, т.е, равна 22(2 С -Т,)-Т ). Временной интервал С, заключенный40 между выходными сигналами ПВИ 9, ра" вен входному временному интервалу, т,е, С = 212(2 -Т, ) -То ,и начало этого временного интервала Г четко привязано к очередному импульсу серии,45 Си гнал, аоот ве тст вующи й началу временного интервала Ч, с первого выхода ПВИ 9 через элементы И 3 и ИЛИ 2 поступает на первый вход ПВИ 5, на второй вход которого церез элементы И 12 и ИЛИ 11 поступает сигнал с50 второго выхода ПВИ 9Сигнал с второго выхода ПВИ 9 на вход временного компаратора не поступает, так как элемент И 19 блокирован уровнем с вто" рого триггера 23. О этом случае ПВИ 955 выполняет Функцию перевода временного интервала, заключенного между входными сигналами ПВИ 9, в очередной пе 10риод опорной серии и привязки его к импульсу начала этого периода, Временной интеРвал, 21 2(2 й -То) -Т удваивается. ПВИ 5, и сигнал с второ го .выхода ПВИ 5, соответствующий удво" енному временному интервалу 2 Г=21 2(21 - -То),-То , через элементы И 15,и ИЛИ 20 поступает на временной компаратор 2 б, который сравнивает длительность удвоенного временного интервала 2 с=22(2 й -То) -Тос длительностью опорной серии То.Если 2 т; 7 То, то на первом выходе БОС 25 первым появляется импульс серии, а на втором выходе БВС 25 вторым появляется сигнал конца удвоенного временного интервала 2 Ч, В этом случае на третьем выходе БВС 25 появляется сигнал, который поступает на вход адресного счетчика 22 и счет- ный вход второго триггера и изменяет его состояние. Сигнал с первого выхода БВС 25 через элементы И 8 и ИЛИ 7 поступает на первый вход ПВИ 9, на второй вход которого через элементы И 16 и ИЛИ 17 поступает сигнал конца удвоенного временного интервала 26 с второго выхода ПВИ 5. Этот сигнал на первый вход ПВИ 5 не воздей ствует, так как элемент И 3 блокиро" ван уровнем второго триггера 23. Второй сигнал с второго выхода БВС 25 на ПВИ 9 не воздействует, так как элемент И 18 блокирован уровнем с второго триггера 23, а ПВИ 5 не реа" гирует на этот сигнал, так как ранее не поступил сигнал по первому входу ПВИ 5. Сигнал с второго выхода БВС 25, поступивший на вход счет" чика циклов 21, фиксирует окончание третьего цикла интерполяции. Временной интервал на входе ПВИ 9 равен (2 т-То) = 21 2(2 То) То 1 Тоф и начало этого временного интервала привязано к импульсу серии, ПВИ 9 удваивает этот временной интервал,и сиг" нал с второго выхода ПВИ 9, соответ" ствующий концу удвоенного временного интервала 2(2 С-То), через элементы И 19 и ИЛИ 20 поступает навремен- ной компаратор, который сравнивает длительность удвоенного временного интервала 2(2 С-То ) с очередным пе" риодом опорной серии ТоТак как 2(2 с-То ) с То, то на первом выходе БВС 25 первым появляется сигнал конца временного интервала 2(2 Г-То), а на втором выходе БВС 2512 Формула изобретения 30 Конвейерно-циклический временнойинтерполятор, содержащий два логических элемента ИЛИ, преобразовательвременного интервала, временной компаратор, счетчик циклов и адресныйсчетчик, о т л и ч а ю щ и й с я тем,что, с целью расширения Функциональных возможностей устройства, в него 40дополнительно введены преобразователь временного интервала, три эле-,мента ИЛИ, два 1 рип ерш и тринадцатьэлементов И, выход первого из которых соединен с первым входом первогоосновного элемента ИЛИ, второй и третий входы которого связаны соответственно с выходом второго и третьегоэлементов И, а выход первого основного элемента ИЛИ соединен с первым входом основного преобразователя временного интервала, первый выход которого подключен к первому входу четвертого элемента И, выход которого соединен с первым входом второго основного элемента ИЛИ, второй вход которого связан с выходом пятого элемента И, а выход второго основногоэлемента ИЛИ соединен с первым входомдополнительного преобразователя вре 11 95 вторым появляется импульс серии. В этом случае на третьем выходе БВС 25 сиямал отсутствует, и второй триггер 23 остается в том же состоянии, что и после предыдущего цикла интерполяции . Сигнал с первого выхода БВС 25 на первый вход ПВИ 9 не посту" пает, так как элемент И 8 блокирован уровнем с второго триггера 23, а че" рез элементы И 4 и ИЛИ 2 он проходит на первый вход ПВИ 5, на второй вход которого через элементы И 13 и ИЛИ 11 поступает сигнал с второго выхода БВС 25. Этот же сигнал, поступивший на вход счетчика циклов 21, фиксирует окончание четвертого цикла интер" поляции и т.д. 5 0 15 0 5 В первом цикле интерполяции одинПВИ 5, осуществляя удвоение поступив-шего временного интервала, выполняетФункцию перевода его в очередной период опорной серии и четкой прйвязкипоступившего временного интервала кимпульсу начала этого периода опорнойсерии, а другой ПВИ 9, осуществляяудвоение привязанного поступившеговременного интервала, выдает его насравнение с периодом опорной серии Т 0во временном компараторе,Если в результате сравнения оказывается, что удвоенный временной интервал больше периода опорной серииТ, то следующий цикл интерполяцииидет сразу путем удвоения в ПВИ 5разницы удвоенного временного интер"вала и периода опорной серии То и выдаЧи этой удвоенной разницы опять насравнение с последующим периодом опорной серии То во временном компарато ре и т.д,Если в результате сравнения оказывается, что удвоенный временнойинтервал меньше периода опорной серии Т то следующий цикл интерполяции осуществляется аналогично первомуциклу интерполяции и т.д.Так как временной компВатор 26состоит из элемента И 24 и БВС 25 иосуществляет сравнение удвоенных временных интервалов с ПВИ 5 и 9 с периодом опорной серии То и БВС 25 не меняет временных соотношений между поступившими на вход БВС 25 сигналами,а только коммутирует их на соответствующие выходы БВС 25 в зависимости отпорядка их поступления, то на входыПВИ 5 и 9 йоступают временные интервалы, равные модулю разницы2 с-То,/,а инФормация о величине удвоенного временного интервала представляется в коде Грея.Использование во временном компараторе в качестве опорного временного интервала периода опорной серии, аналогичного преобразователя временного интервала с коэФФициентом преобразования, равным двум, двух триггеров, трех логическим элементов ИЛИ и тринадцати логических элементов И, а также новых связей между узлами выгодно отличает предлагаемый конвейерно-циклический временной интерполятор от известного устройства, так как обеспечивается зквидистант" ная интерполяция и однозначность кодирования временного интервала, заключенного между входным сигналом и последующим импульсом опорной серии, при перестройке частоты последней, что расширяет Функциональные возможности устройства. Вместе с тем достигается уменьшение общего времени преобразования, что позволяет более эФФективно использовать оборудование в различных ядерноФизических экспериментах.13 9516 менного интервала, первый выход которого подключен к первым входам втс рого и пятого элементов И, при этом выход шестого элемента И соединен с первым входом первого допдлнительного элемента ИЛИ, второй и третий входы которого связаны соответственно с выходами седьмого и восьмого элемен" тов И, а выход первого дополнительноФ 1 Оо элемента ИЛИ соедйнен с вторымходом основного преобразователя временного интервала, второй выход которого подклюцен к первому устано вочному входу первого триггера и к15 первым входам девятого и деоятого элементов И, выход последнего соединен с первым входом второго дополни тельного элемента ИЛИ, второй вход которого связан с выходом одиннадцатого элемента И, а выход второго дополни- О тельного элемента ИЛИ соединен с вторым входом дополнительного преобразователя временного интервала, второй выход которого подключен к первым входам седьмого и двенадцатого эле 25 ментов И, выход последнего соединен с первым входом третьего дополнительного элемента ИЛИ, второй вход которого связан с выходом девятого эле" мента И, а выход третьего дополни" тельного элемента ИЛИ соединен с первым входом временного компаратора, второй вход которого соединен с пер 91вым входом первого триггера, в тре"тий вход компаратора подключен к пер"вому входу шестого элемента И, причем первый выход компаратора соединенс первым входом третьего элемента И,второй выход компаратора соединенс входом счетчика циклов и с первымивходами восьмого и одиннадцатого злементов И, а третий выход компараторасвязан с входом адресного счетчикаи счетным входом второго триггера,первый выход которого соединен с вто"рыми входами второго, пятого, седьмого, девятого и одиннадцатого элементов И, а второй выхЬд второго тригге"ра соединен с вторыми входами треть"его, четвертого, восьмого, десятогои двенадцатого элементов,И, выходсчетчика циклов подключен к установочному входу второго триггера и к вто- .рому установочному входу первоготриггера, второй выход которого соединен с первым и вторым входом соответственно первого и шестого элементов И,Источники информации,принятые во внимание при экспертизе1. Электронные методы ядерной физики. Под ред, проф. Л.А, Иаталина,Атомиздат, 1973, с. 263,2. Авторское свидетельство СССРУ 736370, кл. Н 03 К 13/00, 1980.ь В. цьо Л. Веселовска Филиал ППП Патент, г. Ужгород, ул, Проектн ЗЛ 5 ОНИИПИ Госу по делам 1130 Д 5 д Иоскв иСоставите Техре 8 К.М Тираж 959 рственного зобретений Жд Рау нР Корректор Н, Король Подпикомитета СССР

Смотреть

Заявка

3226810, 29.12.1980

ПРЕДПРИЯТИЕ ПЯ В-2679

ДЕМЕНКОВ ВАСИЛИЙ ГЕОРГИЕВИЧ, НЕСТЕРЕНКО ВЛАДИМИР СЕМЕНОВИЧ

МПК / Метки

МПК: H03K 13/00

Метки: временной, интерполятор, конвейерно-циклический

Опубликовано: 15.08.1982

Код ссылки

<a href="https://patents.su/8-951691-konvejjerno-ciklicheskijj-vremennojj-interpolyator.html" target="_blank" rel="follow" title="База патентов СССР">Конвейерно-циклический временной интерполятор</a>

Похожие патенты