Устройство для ретрансляции речевых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
-производственЗаря"авиц и В.Д,Русаоо СССР , 1988,РЕТРАНСЛЯЦИ рское соидетельс04, кл. Н 04 Л 3/17РОЙСТВО ДЛЯ1 Х СИГНАЛОВользование: в радиечевой информаци отехнике при пеи в цифровом оиГОСУДАРСТВЕННОЕ ПАТЕНТНВЕДОМСТВО СССРГОСПАТЕНТ СССР)(21) 490 (22) 29.1 (46) 30.0 (71) Лен ное обь (72) Ю.М ков (56) Авто 1 Ф 13713 (54) УСТ РЕЧЕВЬ (57).Исп редаче р Изобретение относится к устроиствам приемо-передачи речевой информации в цифровом виде о сети передачи данных и может быть использовано при построении комплексов технических средств, используемых в абонентских пунктах и узлах коммутации при передаче как данных, так иречевой инфОрмации по среднескоростнымканалам.Целью изобретения является повышение точности ретрансляции в асинхронныхсистемах связи.На фиг.1 представлена электрическаяфункциональная схема предлагаемого устройства; на фиг.2. - электрическая функцио-.нальная схема блоков буферной памяти имультиплексирования; на фиг,З - диаграмма, поясняющая работу устройства,Устройство для ретрансляции речеоыхсигналов содержит в приемной части; первый триггер 1 (пуска), элемент 4 И 2, блокбуферной памяти 3, мультиплексор 4, первый дешифратор 5, первый, второй и третийрегистры сдвига 6, 7 и 8, элемент 2 И 9,.Я 2 1838627 А 1 реднескоростным каналам, Цель изония. Повышение точности ретрансляасинхронных системах связи.сть изобретения: устройство содерервый, второй триггеры, элемент 4 И,буферной памяти, мультиплексор,, второй, третий дешифраторы, перторой, третий регистры сдвига, эле 2 И, первый, второй счетчики,тор, элемент 2 ИЛИ, первый, второй,элементы 2 И, элемент ИЛИ - НЕ,рооатель, а также элементы передаюсти. 3 ил,де по брете ции Сущн жит и блок первь вый, о мент иноер Тре форми щей ч первый счетчик 10 (цикла), второй дешифратор 11, иноертор 12, второй счетчик (сверх- цикла) 13, элемент 2 ИЛИ 14, третий дешифратор 15, отарой триггер 16 (конца соерхцикла), первый, второй и третий 2 И 17, 18 и 19, элемент ИЛИ - НЕ 20, и Формирователь 21 сигнала сброса, а в передающей части: первый элемент 2 И 22, первый счетчик 23 (паузы), пероьй триггер 24 (начала работы), элемент 4 И 25, второй счетчик 26 (цикла), третий счетчик 27 (реверсивный), пеовый дешифратор 28, инвертор 29, четвертый счетчик 30 (сверхцикла) второй дешифратор 31, коммутатор 32, второй триггер 33 (конца сверхцикла), блок сравнения 34, шифратор 35, второй элемент 2 И Зб, элемент ЗИЛИ - НЕ 37, формирователь 38 сигнала сброса, третий и четвертый элементы 2 И 39, 40, первый и отарой элементы 2 ИЛИ 41, 42 и пятый элемент 2 И 43.Вход установки единицытриггера 1 является оходом "Пуск" устройства. Входы установки нуля триггеров 1, 24, счетчиков 23, 27 и один из входов формирователей 21, 18306275 10 15 20 25 ЗС 35 40 45 50 55 38 является входом начальной установки НУ) устройства, Выход триггера 1 подключен к первому входу элемента И 2,9,22, Вход частоты приема устройства соединен со вторым входом элементов И 2, 9. Выход элемента И 2 подКлючен к входу синхронизации (С) блока 3 и суммирующему счетному входу счетчика 27, выходы которого подключены к первым входам блока сравнения 34, вторые входы которого являются входами константы (числа 4), Информационные Д) входы блока 3 объединены с группой входов блока 5, являются информационными входами устройства. Выходы блока 3 соединены с информационными входами блока 4, выходы которого подключены к первым информационным входам блока 32, выходы которого являются информациолнными выходами устройства. Первый выход дешифратора 5 подключен к входу синхронизации регистра 6, второй - регистра 7, а третий - регистра 8, выход каждого из которых поцключен к первому входу элементов И соответственно 17, 18, 19, выходы которых подключены к входам элемента 3 ИЛИ-НЕ 20, выход которого, в свою очередь соединен с вторым входом формирователя 21, Информационный вход каждого из регистров 6, 7, 8 подключен к единичной шине, а вход установки нуля каждого из них объединен с первым входом элемента ИЛИ 14, входом установки нуля счетчика 13, триггера 16 и выходом формирователя 21. Выход элемента И 9 подключен к счетному входу счетчика 10, выходы которого подключены к входам дешифратора 11 и группе входов дешифратора 15, первый, второй и третий выходы которого подключены ко второму входу соответственно элементов 17, 18, 19, а первый выход, кроме того, подключен к входу синхронизации триггера 16, информационный вход которого соединен с единичной шиной,Первый выход дешифратора 11 подключен к одному из входов дешифратора 5 и через инвертор 12 к третьему входу элемента И 2, четвертый вход которого соединен с инверсным выходом триггера 16 и счетному входу счетчика 13, выходы которого подключены ко второй группе входов дешифратора 15, Второй выход дешифратора 11 соединен с вторым входом элемента ИЛИ 14, выход которого подключен к входу установки нуля счетчика 10, Выход элемента И 22 подключен к счетному входу счетчика 23, выход которого подключен к входу синхронизации триггера 24, информационный вход которого подключен к единичной шине, Вход установки нуля счетчика 26 подключен к выходу элемента ИЛИ 41, Второй вход элемента И 22 объединен с первым входом элемента 4 И 25 и является входом частоты приема. Выход триггера 24 соединен с вторым входом элемента 25 и перьым входом элемента И 43, второй вход которого объединен с первым входом элемента 4 И 25. Выход элемента 4 И 25 подключен к счетному входу счетчика 26 и вычитающему счетному входу счетчика 27, Выходы счетчика 26 подключены к адресным входам блока 4, входам дешифратора 28 и первой группе входов дешифратора 31, первый, второй и третий выходы которого соединены с первым входом элементов И соответственно 40, 39 и 36, а первый выход которого, кроме того, подключен к входу синхронизации триггера 33, информационный вход которого подключен к единичной шине, Первый выход дешифратора 28 подключен к первому отдельному входу управления блока 32, счетному входу счетчика 30 и первому входу элемента ИЛИ 42 и через элемент НЕ 29 к третьему входу элемента 25, Второй выход дешифратора 28 подключен к первому входу элемента 25. Второй выход дешифратора 28 подключен к первому входу элемента ИЛИ 41, второй вход которого объединен с входом установки нуля счетчика 30, триггера 33 и выходом формирователя 38. Выходы счетчика 30 подапочены ко второй группе входов дешифратора 31, Прямой выход триггера 33 подключен ко второму отдельному входу управления блока 32 и второму входу элемента ИЛИ 42, выход, которого соединен с входом управления (Я, блока 35, выходы которого подключены ко второй группе информационных входов блока 32. Инверсный выход триггера 33 соединен с четвертым входом элемента 25, Выходы, "больше", "равно", "меньше" блока сравнения 34 подключены к второму входу соответственно элементов 36, 39, 40, выходы которых подключены к входам элемента 37, выход которого соединен с вторым входом формирователя 38, Выходы элемента 34 подключены к группе входов блока 35, Выход элемента 43 является выходом сигналов чтения.Устройство работает следующим образом,После подачи сигнала начальной установки (НУ) на приемную и передающую части устройства и установки блоков и элементов памяти в исходное начальное состояние устройство готово к приему сигнала пуска,Поступеление импульсного сигнала пуска означает, что соединение по сквозному каналу установлено и синхронизация сквозного канала, включающего в себя несколько узлов коммутации системы передачи дан5 10 15 20 30 45 55 ных, произведена, По приходу этого сигнала триггер 1 пуска переключается в состояние логической единицы и разрешает прохождение импульсов записи байтов речевой информации через элемент 4 И 2 на вход записи (С-синхронизации) блока буферной памяти 3. Эти импульсы записи подаются на вход устройства с частотой, кратной и синхронной частоте приема дискретной информации в данном узле коммутации.На информационные (До-Дк) входь 1 устройства (и блока 3) в параллельном коде подаются байты речевой информации, которые записываются в блок 3 по переднему фронту импульса записи и которые с выходов блока 3 подаются на информационные (До-Дк) х и входы мультиплексора 4. Одновременно байты информации поступа,от на входы первого дешифратора 5 (байтов управления), который выделяет один из, например, трех типов байтов управления (Бу "Бу 1- Бу = Бу 2, Бу =- Буо) в каждом цикле в течение сверхцикла приемо-передачи (ретрансляции) речевой информации.Каждый из поступивших и декодированных байтов управления (в случае его соответствия истинному значению) поступает на вход синхронизации (С) соответствующего регистра сдвига 6, 7, 8, на информационныл вход каждого.из которых подается сигнал логической единицы. Таким образом, в одном из регистров сдвига за время сверхцикла запишется и будет храниться количество поступивших байтов управления, которое должно быть не менее наперед заданного числа (например, 11). Это означает, что из 15 возможных за период сверхцикла значений байтов управления 11 приняты верно, Сигнал логической единицы, содержащийся в 11-ом разряде одного иэ регистров сдвига, является признаком данного байта (типа) управления. Он указывает будет ли в конце серхцикла присутствовать один байт вставки (Б), два байта вставки или не будет ни одного,Одновременно импульсы записи через открытый элемент 2 И 9 поступают на счетный вход счетчика 10 байтов цикла, которь 1 й отсчитывает количество байтов речевой информации в каждом цикле состоящего, например, из 59 байтов речевой информации и одного байта управления. Дешифратор 11 выделяет импульс (с выхода 1), означающий конец каждого цикла, и формирует сигнал, стробирующий выделение дешифратором 5 байта управления и запрещающий через инвертор 12 запись этих байтов управления в блок 3. Затем импульс с выхода 2 дешифратора 11 поступает через элемент 2 ИЛИ 14 на установочный вход нуля счетчика 10 для его обнуления.Период сверхцикла, определяется с помощью дешифратора 15, который выделяет импульс окончания саеруцикла. По заднему фронту этого (959) импульса триггер 16 переключаетсл в состояние логической единицы.С инверсного выхода триггера 16 на элемент 4 И 2 формируется сигнал запрета записи данных (байта вставки) в блок 3. Длительнос гь сигнала запрета определяется в соответствии с признаком байта управления, записанным в одно; из регистров 6-8, Если, например, в регистре сдвига 6 записан признак байта управления Бу =Бу 2, то это значит, что по окончании по" спернего байта речевой информации в конце сверхцикпа поступят два байта вставки(Бв). Б этом случае сигнал запрета определяется длительностью в два такта (периода) частоты импульсов записи. При совпадении на элементе 2 И 17 сигнала признака Бу 2 и 961-го импульса с выхода этого элемента 17 выделяется сигнал, который через элемент ИЛИ - НЕ 20 (по заднему фронту) запускает формиооватепь сигнала сброса 21, На установочные входы нули триггера 16, регистров сдвига 6, 7, 8 счетчиков 10 и 13 формируется сигнал сброса - установки в нулевое состояние, Триггер 16 обнуляется, сигнал запрета заканчивается, остальнь.е блоки и элементы памяти приемной части устройства также обнуляются и начинается новьй, следующий сверхцикл приема речевой информации, Если в регистре сдвига 7 записан признак Бу = Б;1, то это означает, что в конце сверхцикла поступит один байт вставки (Б), Длительность сигнала запрета будет равна одному такту (периоду) частоты импульсов записи, При совпадении на злементе 2 И 18 сигнала признака Бу 1 и 960-го импульса на выходе элемента 18 будет сформирован сигнал, который через элемент 20 запустит формирователь 21, сигнал с которого поступит для обнуления блоков и элементов памяти, а также окончания сигнала запрета.Если же в регистре сдвига 8 будет записан признак Бу = Буо, то это означает, что по окончании сверхцикла байта вставки (Бв) не будет. В этом случае при совпадении на эгементе 2 И 19 сигналов признака Буо и 959-го импульса с выхода элемента 19 через элемент 20 на формирователь 21 будет выдан сигнал дпя обнуления триггера 16 и других элементов и блоков памяти. Так как время, определяемое от момента переклю 1830627чения триггера 16 в состояние логической единицы до момента его обнуления, практически определяется временем задержки элементов по цепи; элемент 2 И 19, элемент ИЛИ-НЕ 20 и формирователь 21, и оно очень мало (составляет доли микросекунды) по сравнению с полупериодом поступления импульсов частоты записи (составляет доли и единицы миллисекунды), то это переключение не повлияет на последующую запись . первого байа речевой информации в следующем сверхцикле.После сигнала пуска с выхода триггера 1 (в приемной части) на один из входов элемента 2 И 22 поступает разрешающий сигнал. На другой вход этого элемента 2 И 22 поступают сигналы считывания, с частотой, кратной и синхронной частоте передачи дискретной информации в узле коммутации системы передачи данных, Эти импульсы через открытый элемент 2 И 22 поступают на счетный вход счетчика 23 паузы, длительность которой определяется от момента пуска, например, в 4, 8 или 16 периодов частоты. импульсов считывания,Па окончании формирования паузы с выхода счетчика 23 на вход синхронизации (С) триггера начала работы 24 выдается сигнал, по которому триггер 24 переключается в состояние логической единицы. С выхода триггера 24 на один из входов элемента 4 И 25 формируется сигнал разрешения. На другой вход элемента 4 И 25 подаются импульсы считывания речевой информации из блока 3 приемной части устройства,Так как на остальных входах элемента 4 И 25 присутствуют сигналы разрешения (логической единицы), то с выхода этого элемента на счетные входы счетчиков 26 и 27 поступают импульсы считывания. Поскольку на суммирующий вход реверсивного счетчика 27 импульсы записи поступают сразу же после прихода сигнала пуска, а на вычитывающий вход реверсивного счетчика импульсы считывания поступают, например, через четыре периода частоты, то к началу прихода на счетные входы счетчиков 26 и 27 первого импульса в реверсивном счетчике 27 будет записано заданное число 4 (8 или 16). Это число означает середину условной шкалы согласования скоростей приемо-передачи речевой информации. Иначе говоря, это означает, что в блоке 3 в момент начала передачи очередного сверх- цикла находится 4 байта речевой информации. Во время работы устройства, если скажется, что в блоке 3 находится менее 4 байтов речевой информации, то за время сверхцикла должен формироваться для передачи байт управления Бу( = Бу 2 и в концесверхцикла - два байта вставки (Бв), если более 4 байтов - то должен формироваться Бу = Буо и ни одного байта вставки (Бв), а если равно 4 байтам, то должен формироваться Бу .= Бу 1 и один байт вставки (Б),Счетчик 26 Формирует длительность периода цикла, равного, например, 59 периодам частоты импульсов счить 1 вания речевойинформации плюс один период считывания10 байта управления, который определяется с помощью дешифратора 28, После отсчета 59импульсов с выхода дешифратора через элемент НЕ 29 на элемент 25 формируется сигнал запрета считывания информации. Этот сигнал длится ровно один период импульсов частоты, в течение которого передается байт управления.По окончании формирования импульсазапрета с выхода 1 дешифратора 28 на счет 20 ный вход счетчика 30 поступит импульс. Счетчик 30 с помощью дешифратора 31 Фор 253035 40 45 50 55 мирует период сверхцикла, например, состоящего из 959 периодов частоты считывания. В течение каждого цикла за время сверхцикла с выходов счетчика 26 на адресные входь 1 (Ао - Ав) мультиплексора 4 формируется код адреса считываемой из блока 3 информации, которая через коммутатор 32 выдается на информационные выходы устройства,По окончании сверхцикла с выхода дешифратора 31 формируется импульс, поддействием которого триггер 33 устанавливается в состояние логической единицы. При этом с инверсного выхода триггера 33 на элемент 4 И 25 формируется сигнал запрета оитывания речевой информации, во время которого на выходы устройства через блок 32 передается байт вставки, Длительность сигнала запрета формируется в зависимости от содержимого реверсивного счетчика 27, которое сравнивается с двоичным кодом числа 4 на блоке сравнения 34.Так, например, если в счетчике 27 к моменту окончания сверхцикла содержится число меньше 4-х, то с выхода "меньше" блока сравнения 34 на один из адресных входов постоянного запоминающего устройства (ПЗУ) 25 - шифратора и на один иэ входов элемента 2 И 36 выдается сигнал логической единицы.Так как триггер 33 установлен в состояние логической единицы, то из блока 35 формируется код байта вставки, который подлючается с выходов блока 35 через коммутатор 32 на входы устройства. Через два такта (периода) частоты сигнала запрета будет снят, то есть триггер 33 переключится в состояние логического нуля при совпадении 961-го импульса, формируемого с выхода 3дешифратора 31, с сигналом, формируемымс выхода "меньше" элемента 34. Длительность сигнала запрета будет равна двум периодам частоты. Сигнал, сформированный свыхода элемента 2 И 36 через элемент ИЛИ - 5НЕ 37 запустит (по заднему фронту), формирователь сигнала сброса 38, сигнал скоторого поступит на установочные входынуля триггера 33, счетчиков 26 и ЗО, которыеобнулятся и начнется новый сверхцикл. 10Длительность сигнала запрета, такимобразом, определяет время выдачи байтавставки, который формируется дважды,Если в счетчике 27 содержится число"4", то с выхода "равно" элемента сравнения 1534 на один из входов блока 35 и на один извходов элемента 2 И 39 подается сигнал логической единицы. При совпадении этогосигнала с 960-им импульсом, формируемымс выхода дешифратора 31, с выхода элемента 2 И 39 выдается сигнал через элемент 37на формирователь 38 и сигнал с его выходапоступит для обнуления триггера 33 и счетчиков 26 и 30. Теперь на управляющий(стробирующий) вход блока 35 через элемент 252 ИЛИ 42 поступает сигнал длительностью водин период частоты, а значит с выходовблока 35 через блок 32 на выходы устройства поступит один байт вставки,Если в счетчике 27 содержится число 30больше "4", то с соответствующего выходаблока сравнения 34 на один иэ адресныхвходов блока 35 и на один из входов элемента 2 И 40 будет подан сигнал логической единицы. При наличии этого сигнала с в.хода 35элемента 2 И 40 выдается сигнал, которыйчерез элемент 37 поступает на блок 38 дляобнуления триггера и других элементов памяти,Сигналом, формируемым с выхода элемента 2 И 43, производится считывание речевой информации, байтов управления ибайтов вставки для их передачи по составному каналу связи в следующий несинхронизированный по частоте узел коммутации 45системы передачи данн ых.Для обеспечения трансляции речевойинформации от одного абонента к другомув передающем (приемном) абонентскомпункте ко входам выходам) устройства ретрансляции через адаптер, преобразующийпоследовательный код в параллельный илинаоборот) подключается речевое преобразующее устройство, ко входу (выходу) которогоподключается телефонный аппарат и которое 55преобразует аналоговый, речевой сигнал вцифровой кодированный (и наоборот).Формула изобретенияУстройство для ретрансляции речевыхсигналов, содержащее в приемной части первый триггер, первый, второй и третий резисторы сдвига, мультиплексор, первый, второй и третий элементы 2 И, первый элемент 2 ИЛИ, второй триггер, инвертор и элемент ИЛИ - НЕ, причем выход первого элемента 2 И соединен с первым входом элемента ИЛИ - НЕ, входы установки нуля второго триггера и третьего регистра сдвига объединены, а в передающей части содержащие первый триггер, блок сравнения, второй триггер, первый, второй третий и четвертый элементы 2 И, причем выход первого триггера подключен к первому входу первого элемента, а вход установки нуля первого 2 И триггера обьединен с входом установки нуля первого триггера приемной части, о т л и ч а ю щ е е с я тем, что, с целью повышения точности ретрансляции в асинхронных системах связи, в приемную часть введены элемент 4 И, блок буферной памяти, первый, второй и третий дешифраторы, четвертый элемент 2 И, первый и второй счетчики и формирователь сигнала сброс, причем вход установки единицы первого триггера является входом пускового сигнала устройства, вход установки нуля первого триггера является входом сигнала начальной установки устройства, выход первого триггера подключен к первому входу элемента 4 И и первому входу четвертого элемента 2 И, второй вход элемента 4 И является входом частоты импульсов записи и объединен с вторым входом четвертого элемента 2 И, выход элемента 4 И подключен к входу записи блока буферной памяти, выход которого подключен к мультиплексору, а информационные входы блока буферной памяти обьединены с входами первого дешифратора и являются информационными входами устройства, первый, второй и третий выходы первого дешифратора соединены с входами синхронизации соответствующих первого, второго и третьего регистров сдвига, выходы которых подключены к первым входам соответствующего первого, второго и третьего элементов 2 И, выходы которых подключены к входам элемента ИЛИ - НЕ информационные входы регистров подключены к единичной шине, входы установки нуля первого, второго и третьего регистров сдвига обьединены с входом установки нуля второго счетчика, первым входом элемента 2 ИЛИ и выходом формирователя сигнала "Сброс", первый вход которого объединен с входом начальной установки устройства, а второй вход формирователя сигнала "Сброс" соединен с выходом элемента ИЛИ - НЕ, выход четвертого элемента 2 И подключен к счетному входу первого счетчика, вход установки нуля которого соединен101520 второй дешифраторы, формирователь сигнала "Сброс", элемент ИЛИ-НЕ и шифратор, причем первый вход пятого элемента 2 И объединен с первым входом четвертого элемента 2 И приемной части, второй вход пятого элемента 2 И объединен с первым входом элемента 4 И, вторым входом первого элемента 2 И и является входом импульсов считывания, выход пятого элемента 2 И подключен к счетному входу первого счетчика, выход которого подключен к синхронизирующему входу первого триггера, выход которого соединен с вторым входом элемента 4 И, выход которого подключен к счетному входу второго счетчика и счетному входу вычитания третьего счетчика, выходы которого подключены к первым входам блока сравнения, вторые входы которого являются входами константы, выходы второго сМетчика подключены к входам первого дешифратора и первым входам второго дешифратора, выходы младших разрядов второго счетчика подключены к адресным входам мультиплексора, выходы которого с выходом элемента 2 ИЛИ, а выходы первого счетчика- с входом второго дешифратора и первым входом третьего дешифратора, первый выход второго дешифратора соединен с первым входом первого дешифратора и счетным входом второго счетчика, выходы которого подключены к вторым входам третьего дешифратора и через инвертор с третьим входом элемента 4 И, второй выходвторого дешифратара подключен к второмувходу 2 ИЛИ, первый, второй и третий выходы.третьего дешифратора соединены с вторым входом соответственно первого, второго и третьего элементов 2 И, первый изкоторых соединен с синхронизирующим входом второго триггера, информационный вход которого подключен к единичной шине, а инверсный выход соединен с четвертым входом элемента 4 И, в передающуючасть введены пятый элемент 2 И, первыйсчетчик, элемент 4 И, второй счетчик, инвертор, коммутатор, третий и четвертый счетчикй, первый и второй элементы 2 ИЛИ, первый и второй элементы 2 ИЛИ, первый и 25 30 35 40 45 подключены к первым информационным входам коммутатора, выходы которого являются информационными выходами устройства, первый выход первого дешифратора соединен с первым управляющим входом коммутатора, с первым входом второго элемента ИЛИ, счетным вх дом четвертого счетчика и через инвертор с третьим входом элемента 4 И, второй выход первого дешифратора подключен к первому входу первого элемента ИЛИ, выходы четвертого счетчика подключены к вторым входам второго дешифратора, первый, второй и третий выходы которого подключены к первым входам соответственно четвертого, третьего и второго элементов 2 И, второй вход каждого из которых подключен к выходам соответственно "Больше", "Равно", "Меньше" блока сравнения и входам шифратора, выходы которого подключены к вторым информационным входам коммутатора, второй управляющий вход которого соединен с выходом второго триггера и .вторым входом второго элемента ИЛИ, выход которого соединен с управляющим входом шифратора, вход синхронизации второго триггера объединен с первым выходом второго дешифратора, информационный вход второго триггера соединен с единичной шиной, а его вход установки нуля объединен с входом установки нуля четвертого счетчика, вторым входом первого элемента 2 ИЛИ, выход которого подключен к входу установки нуля второго счетчика и к выходу формирователя сигнала "Сброс", первый вход которого объединен с входом установки нуля первого триггера и первого, и третьего счетчиков, а второй вход формирователя сигнала "Сброс" соединен с выходом элемента ИЛИ-НЕ, входы которого подключены к выходам второго, третьего и четвертого элементов 2 И, инверсный выход второго триггера соединен с четвертым входом элемента 4 И, выход первого элемента 2 И является выходом сигналов считывания байтов информации, а счетный суммирующий вход третьего счетчика подключен к входу записи блока буферной памяти.1830627 Редактор Н. Коля Заказ 2527 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж-:6, Рауаская наб., 4/5 Производственно-издательский комбат "Патент", г. Ужгород, ул.Гагарина, 101 Составитель В. Русако Техред М. Моргентал 4.зе ректор Т. Вэшкович
СмотретьЗаявка
4907737, 29.12.1990
ЛЕНИНГРАДСКОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "КРАСНАЯ ЗАРЯ"
БАРАНОВ ЮРИЙ МИХАЙЛОВИЧ, ПЕТРОВИЧ ВИКТОР ИОСИФОВИЧ, РУСАКОВ ВЛАДИМИР ДМИТРИЕВИЧ
МПК / Метки
МПК: H04J 3/17
Метки: ретрансляции, речевых, сигналов
Опубликовано: 30.07.1993
Код ссылки
<a href="https://patents.su/8-1830627-ustrojjstvo-dlya-retranslyacii-rechevykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для ретрансляции речевых сигналов</a>
Предыдущий патент: Способ измерения восприимчивости группировки радиостанции к взаимным помехам
Следующий патент: Устройство обнаружения сигнала
Случайный патент: Способ получения 1-амино-4-ариламино-2-(р-оксиэтокси) антрахинонов