Устройство для приема дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1619326
Автор: Салахетдинов
Текст
(54) УС ИНФОРМА (57) Из ханике передач ТРОИСТВО ДЛЯ етение относи я к телемеьзовано для ции по дл. . жет быть фровой и рм ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯПРИ ГКНТ СССР А ВТОРСКОМУ СВИДЕТЕПЬСТ 2ным линиям связи, Цель изобретенияповьпцение достоверности принимаемойинформации, Устройство содержит регистры 4, 7 сдвига, синхронизатор 5,формирователь 6 импульсов, дешифраторы 8, 9, 11, 19, делитель 10 частоты,мажоритарный элемент 12, К 8-триггер13, мультиплексоры 14-16, блоки 17,22 памяти, счетчик 18, элемент И 20,элемент ИЛИ 2 1. Устройство позволяетполучател:о информации одновременновыдачей информации сообщать о сбояпо каждому разряду выдаваемой информации, 8 ил,Изобретение относится к телемеханике и может быть использовано для передачи цифровой информации по длинным линиям связи.Цель изобретения - повышение досто" верности принимаемой информации.На Фиг.1 изображена функциональная схема устройства; на фиг.2 - временная диаграмма работы устройства; на 10 фиг.З - временная диаграмма формирования импульсов записи; на фиг.4 - схема реализации мажоритарного элемента в виде одноразрядного комбинационного сумматора трех чисел; на фиг .5 - схема реализации третьего дешифратора в виде логического элемента 2-2 ИИЛИ-НЕ; на фиг,6 - схема реализации формирователя импульсов, который состоит из двух двухвходовых элементов И и делителя частоты импульсов на три, выполненного на двух 1,К-триггерах и одном трехвходовом элементе И; на фиг.7 - схема реализации первого дешифратора, дешифратора 25 кода начала передачи, которая выполнена на одноразрядном комбинационном сумматоре на столько чисел, сколько разрядов содержит код начала передачи, кроме того, второй дешифратор со- ЗО держит элемент И, который на основании анализа состояния двоичного кода на выходах сумматора Формирует сигнал свертки кода начала передачи; на фиг.8 - схема реализации второго дешифратора (дешифратора кода) Баркера, которая вьйолнена на одноразрядном комбинационном сумматоре на семь чи.сел и двух трехвходовых элементах И,Устройство содержит (фиг.1) вход 1,40 первый 2 и второй 3 выходы, первый регистр 4 сдвига, синхронизатор 5, формирователь 6 импульсов, второй регистр 7 сдвига, первый дешифратор 8, второй дешифратор.9, делитель 10 45 частоты (импульсов), третий дешифратор 11, мажоритарный элемент 12, КБ- триггер 13, первый мультиплексор 14, второй мультиплексор 15, третий мультиплексор 16, первый блок 17 памяти, счетчик 18, четвертый дешифратор 19, элемент И 20, элемент ИЛИ 21, второй блок 22 памяти, На фиг,2,представлены: код 23 начала передачи, свертка 24 кода начала передачи, семиразрядные коды 25 Баркера, свертки 26 семираз 55 рядных кодов Баркера; на фиг.З представлены: трехкратная частота импульсов 27, разряды информации 28 в линии связи, разряды 29 информации, заййсанные в первый регистр 4 сдвига,импульсы 30 записи на выходе формирователя 6 импульсов записи.Устройство работает следующимобразом.На вход 1 поступает массив информации в виде последовательных кодов:кода 23 начала передачи и семиразрядных кодов 25 Баркера, которыми зашифрован каждый разряд информации, Единицы информации зашифрованы в прямыекоды Баркера 1110010, нули - в инверсии кодов Баркера - 0001 101. Информация 28 поступает на вход 1, затемпоследовательно записывается в первыйрегистр 4 сдвига и-кратной частотойимпульсов, где и3 - целое нечетноечисло, поступающих с выхода синхронизатора 5.Временная диаграмма Формированияимпульсов записи на фиг.З изображенапри п=З,Записанная информация 30 с четырехвыходов старших разрядов шестиразрядного регистра 4 сдвига поступает навходы дешифратора 11, В момент, когдана выходах первых двух старших разрядов регистра 4 оказывается один логический уровень напряжения, а на выходах двух последующих разрядов - второй логический уровень, на его выходеформируется сигнал, который синхронизирует формирователь 6 импульсов записи так, что импульсы 30 записи формируются в средней зоне разряда информации, занимающей одну треть длительности разряда.В устройстве осуществляется интегральный прием информации, для этогоиспользуется мажоритарный элемент 12два из. трех, который анализирует уровень напряжения каждого разряда информации в трех зонах длительности,если не менее, чем в двух зонах изтрех разряд имеет один и тот желогический уровень, соответствующийуровень формируется на выходе мажоритарного элемента 12, т,е, мажоритарный элемент 12 и"правляет искаженныйинформационный разряд, если он искажен по уровню в любой зоне разрядаинформации, но не более, чем наоднойтрети длительности информационногоразряда. Искажение информационногоразряда происходит как в лилии связи,в результате помех, так и лри записив регистр 4 сдвига из-з р 1 с:хо.кдения5 161 асинхронных частот передатчика информации и синхронизатора 5 в устройстве, Это расхождение находится в пределах двойного допуска одного номинала частоты, например, Г, =Гом +61 частота передающей части, 1 =1-ЬГ - частота приемной части. Разность частот - й -й =Юч й-й,юм +1=2 М .Информационные разряды с выхода мажоритарного элемента 12 поступают на вход второго регистра 7 сдвига и записываются последовательно импульсами 30 записи, поступающими с выхода Формирователя 6. Информация с выходов разрядов второго регистра сдвига 7 параллельно поступает на входы дешифратора 8, кода начала передачи и дешифратора 9 кода Баркера. На выходе дешифратора 8.формируется свертка 24 кода начала передачи, который поступает на установочный вход КЯ-триггера 13, на единичном выходе которого запоминается на время приема всего информационного массива. Затем с выходов регистра 7 сдвига поступают семиразрядные коды 25 Баркера и на входы дешифратора 9, на выходах которого Формируются свертки 26 соответственно.единиц или нулей. Свертки единиц поступают на информационный вход первого блока 17 памяти.Сверт 26 единиц и нулей с выходов дешифр; тора 9 поступают на входы элемента ИЛИ 21, на установочный вход делителя 10 частоты импульсов подается сигнал 24 с выхода дешифратора 8 кода начала передачи. Сигналы свертки 26 с выхода элемента ИЛИ 21 в качестве разрешающего сигнала поступают на первый вход элемента И 20 и в качестве сообщения о сбое в семиразрядных кодах Баркера поступают на информационный вход второго блока 22, Если семиразрядные коды Баркера 25 искажены не более, чем в одном из семи разрядов, в блок 22 записывается сигнал свертки 26 в виде логической единицы, если код Баркера искажен более, чем в одном разряде, сигнал свертки 26 отсутствует, в блок 22 памяти записывается уровень логического нуля, Делитель ФО частоты импульсов делит частоту импульсов 30 записи на семь. На установочный вход делителя 10 частоты импульсов подается сигнал 24 свертки кода начала передачи с выхода дешифратора 8 кода начала передачи, на счетный вход делителя 10 частоты им 326 6 55 5 10 15 20 25 30 35 40 45 50 пульсов поступают импульсы 30 записис выхода формирователя 6 импульсовзаписи. Поделенная частота импульсовс выхода делителя 10 частоты импульсов поступает на второй вход элементаИ 20. При наличии на первом входеэлемента И 20 сигналов свертки единици свертки нулей на выходе элементаИ 20 формируются импульсы для записидешифрованной информации в блок 17,Импульсы для записи дешифрованной информации, формируемые на выходе элемента И 20, через мультиплексор 16поступают на синхронизирующий входблока 17 памяти.Логический уровень на выходе КЯтриггера 13 во время приема массиваинформации разрешает запись в блоки17 и 22 памяти и пропускает на выходымультиплексоров 14-16 внутренниесинхросигналы. Импульсы с выхода делителя 10 частоты импульсов поступаютна первый информационный вход мультиплексора 15,с выхода последнего насчетный вход счетчика 18 и синхронизирующий вход второго блока 22 памяти. С выхода дешифратора 8 сигналсвертки 24 коданачала передачи черезм льтиплексор 14 поступает на устзновочный вход счетчика 18, Коды Форьжруемые на выходах счетчика 18, пос-.упают на адресные входы блоков 17 и22 памяти, В конце приема массива информации определенное значение кодасчетчика 18 на выходе дешифратора 19Формирует сигнал, который обнуляетКБ-триггер 13. На выходе КБ-триггераустанавливается противоположный логический уровень, который переключаетблок 17 и 22 памяти из режима записив режим считывания записанной информации и пропускает на выходы мультиплексоров 14-16 внешние сигналы синхронизации, поступающие через входыустройства на вторые входы мультиплексоров 15 и 16 и первый вход мультиплексора 14.С выхода блока 17 памяти считывается выдаваемая информация, а с выхода блока 22 памяти - сообщения о сбоях в каждом разряде выдаваемой информацки,В устройстве в блок 17 памяти за- писывается весь массив дешифрованной информации, Сигналы свертки единицы, формируемые на выходе дешифратора кода Баркера 9, поступают на информационный вход блока 17 памяти в каче 1619326стве единиц дешифрованной информации, а отсутствие свертки единицы - в качестве нуля информации. Однако в устройстве и единицы и нули информации записываются в блок 17 памяти только при наличии соответствующего сигнала свертки, Если в момент записи по данному адресу свертка нуля или свертка, единицы отсутствует, то запись в блок 17 памяти не осуществляется, а сохра няется информация с предыдущего сеанса приема. В блок 22 памяти записывается сообщение о сбое по каждому разряду выдаваемой информации. По окон:чании приема дешифрованной информации осуществляется выцача информации на выход устройства, одновременно выдача сообщений о сбоях по каждому разряду выдаваемой информации. Это дает возможность получателю информации более рационально использовать полученную информацию и при необходимости исправ.лять ее. В этом заключается повышение достоверности выдаваемой информации, 25формула изобретенияУстройство для приема дискретной. информации, содержащее первый регистр сднига, информационный вход которого является информационным входом устройства, первые и вторые выходы первого регистра сдвига подключены к входам мажоритарного элемента, выход которого подключен к информационному входу второго регистра сдвига, выходы которого подключены к соответствующим информационным входам первого и второго дешифраторов; синхронизатор, выход которого подключен к первому входу формирователя импульсов и к управляющему входу первого регистра сдвига вторые и третьи выходы кото- , рого подключены к входам третьего дешифратора, выход которого подключен к второму входу формирователя импульсов, выход которого подключен к.первому входу делителя частоты и к управ ляющим входам второго регистра, первого и второго дешифраторов, выходпервого дешифратора подключен к первому входу триггера и к второму входуделителя частоты, выход которого подключен к первому входу элемента И,первый и второй выходы второго дешифратора подключены к одноименным вхо-.дам элемента ИЛИ, счетчик, выходы которого подключены к соответствующимвходам четвертого дешифратора, выходкоторого подключен к второму входутриггера, о т л и ч а ю щ е е с ятем, что, с целью повышения достоверности принимаемой информации, в устройство введены первый, второй и третий мультиплексоры, первый и второйблоки памяти, первый вход первогомультиплексора и объединенные первыевходы второго и третьего мультиплексоров являются соответственно первыми вторым управляющими входами устройства, вторые входы первого, второгои третьего мультиплексоров подключенысоответственно к выходу первого детшифратора, к выходу делителя частотыи к выходу элемента И, выход триггераподключен к первым управляющим входампервого и второго блоков памяти, ктретьим входам первого, второго итретьего мультиплексоров и являетслвыходом устройства, выход третьегомультиплексора подключен к второмууправлякицему входу первого блока памяти, выход которого является первыминформационным выходом устройства,выход второго мультиплексора подключен к первому входу счетчика и к второму управляющему входу второго блокапамяти, выход первого мультиплексораподключен к второму входу счетчика,выходы которого подключены к собтветствующим адресным входам первого ивторого блоков памяти, первый выходвторого дешифратора подключен к информационному входу первого блока памяти, выход элемента ИЛИ подключенк второму входу элемента И и к информационному входу второго блока памяти .1619326 от 7 фиг. 8 Составитель В.СтруковРедактор В.Бугренкова Техред М.Дидык Корректор Т.Малец одпис ри ГКНТ СССР роизводственно-издательский комбинат "Патент", г. Ужгород, ул. Га аказНИИПИ осударственно 11303
СмотретьЗаявка
4630107, 05.01.1989
ПРЕДПРИЯТИЕ ПЯ В-2431
САЛАХЕТДИНОВ РАВИЛЬ АБДУЛКАДИРОВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: дискретной, информации, приема
Опубликовано: 07.01.1991
Код ссылки
<a href="https://patents.su/8-1619326-ustrojjstvo-dlya-priema-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема дискретной информации</a>
Предыдущий патент: Устройство для приема и дешифрации команд
Следующий патент: Формирователь эталонных ответов для обучающих устройств
Случайный патент: Сырьевая смесь для изготовления легкого заполнителя