Номер патента: 1309294

Авторы: Витиска, Макогон

ZIP архив

Текст

(59 4 Н 03 К 17 04 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБРЕТЕНИЯ цК А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУБЙЕ;.(71) Днепродзержинский индустриальный институт им. М. И. Арсеничева(54) МАТРИЧНЫЙ КОММУТАТОР (57) Изобретение относится к электронной коммутационной технике, в частности к матричным коммутаторам с запоминанием программы настройки, и может быть использовано в автоматике, вычислительной техниб 1 ц,801309294 А 1 ке при создании ЭВМ с перестраиваемой структурой и электронных автоматических тепефонных станциях. Цель изобретения - повышение быстродействия. В устройство, содержащее п горизонтальных 2 и п вертикальных 1 шин и коммутационные узлы 3, введены и узлов 4 подключения абонентов, перепрограммируемое постоянное запоминающее устройство 7 и блок 5 управления настройкой, Осуществление взаимосвязей между указанными элементами позволяет уменьшить время предварите.пьной настройки на программу, расширить функциональные возможности за счет совмещения группового поиска каналов с передачей данных и двусторонней фиксацией путей в устройстве. 2 з.п, ф-лы, 4 ил.Изобретение относится к электронной коммутационной технике, в частности к матричным коммутаторам с запоминанием программы настройки, и может быть использовано в автоматике, вычислительной технике при создании ЭВМ с перестраиваемой структурой и электронных автоматических телефонных станциях.Цель изобретения - повышение быстродействия в результате уменьшения времени предварительной настройки на программу, расширение функциональных возможностей за счет совмещения группового поиска каналов с передачей данных и двусторонней фиксацией путей в устройстве, а также сокращение числа внешних управляющих шин при одновременной настройке группы каналов.13 (;11р,"(ствлсц)3 1)хнкц(01)аль, От 1 огсз коммхтатора; ца фиг. 2 4 функциональные схемь коммутациоццоо уз,1 а, узла пок;К)чегпя абонентв 11 блока управления настройкой соот- ВСТ( ГВСЦНО.Матричный коммутатор (фиг. 1) содержит и вертикальных 1 и и горизонтальных 2 коммутируемых шиц, в каждом пересечении которых номе(цен коммутационный узел 3, л)п информационных полюса котороК) сослинець соотвстстцс но с вертикальной 1 иОр)зонт 3(ьой 2 коммутируемьви шинами. Каждая вертикальная 1 и горизонтальная 2 коммутируемые шины, в своо очерель, цолсоелинены к соответсг)ук)щих 3 двум информационным входам своего узла 4 подключения абонентов, первый управляющий вход которого связан с первыми управляющими входами коммутационных узлов 3, осталшых п -- 1) узлов 4 подключения абок цтов, первым входом б, Ока 5 управления настройкой и входом 6 прелваритель,ой установки. Алресныс выходблока 5 управления настройкой сослццецы с 1)хола. ми церспрОграм х 53 русм(О (10(т 0511 но 0 за помицак)цпего устройства 7. пц эды 8 которого со.лицецы с соотвстствуюпими двумя адресць(мц входами комх)(Тэциоцных узлов 3. Причем 1-й выход 8 сослиц и по 1-й вертикали с первыми адресными входами, а по .й горизонтали - с вторыми адресными входами коммутационных узлов 3.Второй вход, блока 5 управления настройкой соединен с вторыми управляющими входами узлов 4 подключения абонец(ов и ииной 9 начала настройки, а третий, четвертый и пятый входы соединены соответственно с шиной 1 0 левого поиска, шиной 11 правого поиска и ниной 12 тактировация устройства. Гри выхода олока 5 управления настройкой соединены с соответствующими вторыми, третьими и четвертыми управляющими входами всех коммутапиоцньх узлов 3 и третьими, четвертыми и пятыми уравляюними входами у- ,0(3 4 подклоч.ния ЯооцентОВ. Посгсд 3 Й40 45 50 55 5 10 5 20 25 30 35 выход блока 5 управления настройкой подключен к шине 13 окончания настройки, которая соединена с гослелними управляюцими входами п узлов 4 подключения абонентов. Первый выход 1-го узла 4 подключения абонентов соединен с шиной 14 предварительной записи по 1-й горизонтали, а второй выход - с шиной 15 записи единицы. Шина предварительной записи соединена с пятыми управляющими входами коммутационных узлов 3 1-й горизонтали и с шестыми управляющими вхолами коммутационных узлов 31-й вертикали. В свою очередь, шина 14 предварительной записи связана с седьмыми управляющими входами коммутационных узлов 3 1-й горизонтали и восьмыми управляк)щими входами коммутационных узлов 3 1-й вертикали. В то же время последний упр 311 к)ций ихол кажлого ком мут 3;нц:1 О 0 , (га 3 (00:.11 г 11-й горизонтали и 1-й вертикали с управляющим выходом 16 прел)ь,о щего ком,"дотационного узла 3.Коммутационный узел 3 фиг. 2) содсржит ключевой транзистор 17, первый й 5-триггер 18, второй .)-Трц: гер 1), элмент 20 равнозначности и элемент 21 задержки. 5-выход первого 1 х 8-триера 18 подключен к выходу 16 кот)мутациоццого уз. ла 3 и к Г).входу второго 1 Э-трЗггера 19, Я-выход ктгорого со ли цец с у ра вл яющим электродом к,ючевого транзистора 17, включенного между двумя информационными полюсами коммутациоцш)К) узла 3. Инверсный выход элсмс 3 а 20 равюзцацности подсоедицец к входу ервого элемента ИЛИ 22, второй вход которо 0 соединен с первым управляоциъ вхо,ц)м коммутационного узла 3. Второй управляоций ход коммутацоц ного узла 3 сос.131 с" 1 с входами трех ключей 23 - -25, ьхо.ц)м 1 рвео элсхсцпга И 26 и входом второго )ле )еТа И (1 И 27, вто- )ОЙ 1 зхол которо 0 полк.к)е е ход м четвертого 28, 1 ят)го .с) и (сстого 3) ключей, входу второ;0 эземсцта И 31 и выходу трстьего элемегга ИЛИ 32. Трс гий уира вл 5)к)1 ций вхо 1 комм у д)1 0 ОГО 1 злз 3 сОеслицец с первым хк.( 1 треть:0 элемец та ИЛИ 32, второй вход когорого подключен к инверсным молам третьего 33 и четвертого 34 э,.с мецтоз И и четвертому х)равляОщех вхот, кох)муззц 30131 ого хзла 3.Пятый и иестой управляошие входы коммутациоцно(о узла 3 соединены с вторыми зходамц третьего 25 и це(того 30 кл 0. чсй, выходы которых нолклк)че(ь к 8-входу первого К.).Триггсра 18. В свою очередь, сельмой и восьмой управляющие входы соединены соответственно с вторь(ми входами первого 26 и второго 31 элементов И. Последний управляош,цй вхо: кох)х утаи 011- ного узла 3 соединен с вторыми )хода 1309294ми третьего 33 и четвертого 34 элементов И, выходы которых подключены к двум последним входам первого элемента ИЛИ 22, выход которого соединен с К-входом первого КЬ-триггера 18. ,ва адресных входа каждого коммутационного узла 3 подсоединены соответственно к вторым входам второго 24 и пятого 29 ключей, выходы которых соединены с первым информационным входом элемента 20 равнозначности, управляющий вход которого соединен с выходом второго элемента ИЛИ 27. Второй информационный вход элемента 20 равнозначности подсоединен к выходам первого 23 и четвертого 28 ключей, вторые входы которых соединены соответственно с двумя информационными полюсами коммутационного узла 3, в котором четвертый элемент ИЛИ 35 соединен первым входом с выхолом первого элемента И 26 и третьим входом третьего элемента И ЗЗ, а вторым входом - с выходом второго элемента И 31 и третьим входом четвертого элемента И 34. Выхол четвертого элементы ИЛИ 35 соединен через элемент 21 задержки с управляющим С-выходом второго В-тригге 1)з 19.Узел 4 подключения абонентов (фнг. 3) содержит К 8-трип.ер 36, два одновибратора 37 и 38, лва трехвхоловых элемен,та И 39 и 40 и три элемента ИЛИ 41 43. В узле 4 подключения абонентов К 8-риггер 36 своим Я-выходом через первый олновибратор 37 соединен с первым выходом (шина 14) и через второй одновибратор 38 - со вторым выходом (шина 15) устройства, К-входом - с выходом первого элемента ИЛИ 41, первый ход которого полклюцен к первому управляющему холу, а 8-холом - с выходом второго элемента ИЛИ 42. Входы элемента ИЛИ 42 полсоелинены к выходам двух грехходовых элементов И 39 и 40. Перый хол элемента И 39 подключен к первому информационному входу узлы 4 полклюцения абонентов, второй вход элемента И 39 соединен с вторым управляюцим входом устройства и первым входом второго трехвходового элемента И 40, второй вход которого подсоединен к второму информационному входу устройствз, а третий входк третьему управляющему входу узлы 4 подключения абонентов. В свою очередь, третич вход эле ента И 39 подсоединен к выходу третьего эле е- та ИЛИ 43, входы которого соединены соответственно с четвертым и пятым управ 1 яю. шими входами узла 4 подключения абонентов, последний управляюш,ий вход которого соединен с вторым входом первого эле,;ен. та ИЛИ 4.Б.ок 5 управления настройкой (фиг. 4 содержит лешифрытор 44 режи.ов пои:кз счетчик 45 адреса, К 8-тригер 46, элемент ИЛ И 47 и лы элемента И 48 и 49, эле 30 щим образом.В начале работы на входе 6 предварительной установки формируегся импульс, по которому фиксируется начальное нулевое состояние в К 8-триггере 18 каждого комму тационного узла 3 (фиг. 2, цепочка: первый управляюший вход, элемент ИЛИ 22 и К-вход), в К 8-триггере 36 узлы 4 полклоцения абонентов (фиг. 3, цепочка: первый управляющий вход, элемент ИЛИ 41 н К-вход), в счетчике 45 алреса и К 8-триггере 46 блока 5 упрзвления настройкой (фиг. 4, цепочка: первый управляющий вход, К-вход счетчика 45, элемент ИЛИ 47, К-хол К 8-триггера 46).,Чалее настройка матричного коммута тора может происх;1 лить н режимах левогои правого поисков соединительных путей (С 11). Тзк в режиме левого поиска иослеловательные колы нас 1 ройки поступзюг ны свои горзонтальныс " ксммутируеи:ге шины, а в режиме прзвогпонка -- на свои ер тикгльные 1 коммут" руемыс шивы. Олновре.менчо с этим обязательно формируется импульс ны шине 9 нацзла настройки. Н время его существования прекращается передача информци по хже оорззоанным каналам и формиру отс, только ипутьсы 55 включения абонентены г )рзонтагьн х 2или вертик лььхком:ируемых шинах.Таким образом. роно нз такг блокируются уже задействованые .охмутируе,Ые ши 5 10 15 20 25 мент 50 задержки и одновибратор 51. Выхолы лешифратора 44 режимов поиска соединены с тремя выходами блока 5 управления настройкой, первый вход которого соединен с К-входом счетчика 45 адреса и через элемент ИЛИ 47 с К-входом КЬ-триггера 46, 5-вход которого подключен к второму входу блока 5 управления настройкои. Третий и четвертый входы блока 5 управления настройкой соединены с прямыми входами лешифрытора 44 режимов поиска, инверсный вход которого соединен с К-выходом К 8-триггера 46 и инверсным С-входом счетчика 45 адреса, счетный вход которого подключен к выходу первого элемента И 48, первый вход которого соединен с первым входом второго элемента И 49 и пятым входом блока 5 управления настройкоиПервый адресный выход блока 5 управления настройкой соединен с выходом второго элемента И 49, второй вход которого соединен через элемент 50 задержки с 5-выходом КЯ-триггера 46 и вторым входом первого элемента И 48. Остальные алресные выходы блока 5 управления настройкой подключены к выходам счетчика ал. реса, кроме его последнего выхода, который через одновибратор соединен с вто. рым входом элемента ИЛИ 47 и последним выходом блока 5 управления настройкой.Матричный коммутатор работает следуюны, и, наоборот, с шин подключаемых им. пульс поступает на свои узлы 4 подключения абонентов, в которых при левом поис. ке открыт элемент И 40, а при правом поиске - элемент И 39. Открытие этих элементов происходит как за счет появления ца их входе импульса с шины 9 начала настройки, так и потенциалов с блока 5 управления настройкой, в котором в это же время может присутствовать потенциал толь. ко на шине 10 левого поиска, или только на шине 11 правого поиска или же одновременно на двух шинах сразу. Поэто. му в первом случае (фиг. 4) дешифратор 44 режимов поиска формирует потенциал на первом выходе блока 5 управления настройкой, во втором случае - на втором выходе и в третьем случае - ца третьем выходе блока 5 управления настрой- "и Сформированные потенциалы поступают ц коммутационные узлы 3 и узлы 4 подклюцця асцшецтов, в которых открываютпсрвом случае элемент И 40, а в двух ,:руих случаях через элемент ИЛИ 43 элемент И 39 (фиг. 3).Импульс с выходов одного из элементов 1 39 ц 40 через элемент ИЛИ 42 перГ рцывает Ктриггер 36, и таким образом сгиксируется момент подключения внешнего абоцс цта для настройки, находящегося либо о стороны горизонтальных коммутируемых шиц 2 (левый поиск), лиоо со сто. ропы цсртикальцых коммутируемых шин 1 (правый поиск). В момент переброски К 5- трипера 36 в единичное состояние первый одцонибратор 37 формирует единичный им. пульс, который появляется ца шине 14 пред. ц, цгельцой записи своего узла 4 подклю. ц цця абонентов. Импульс с 1-й шины 14 црсдварительцой записи поступает по 1-й горизсхцтали ца пятые управляющие входы коммутационных узлов 3, а по 1-й вертикали ца шестые управляющие входы коммутационных узлов 3. В соответствующих коммутационных узлах 1-й горизонтали и 1-й вертикали данные сигналы открывают ключи 25 и Э). Причем при левом поиске формируетя выходной импульс только ца выходах ключей 25, расположенных в комму таццонцых узлах 3 по 1-й горизонтальной коммугцруемой шине 2, а при правом цо. искетолько ца выходах ключей 30, находящихся в коммутационных узлах 3 по 1-й вертикали. Таким образом, импульс с данных ключей записывает единицу во все К 8-триггеры 18 настраиваемых горизонтальных коммутируемых шин 2 прц левом поиске, и, наоборот, -- единицу во все К 8-триггеры 18 выбранных вертикальных коммутируемых шин 1 при правом поиске.Это связано с тем, что в нервом случае присутствует потенциал на втором управляющем входе коммутационных узлов 3, а во втором случае - потенциал на третьем или четвертом управляющих входах,который через элемент ИЛИ 32 открывает ключ 30. В то же время данные потенциалы подготавливают остальные ключи 23, 24, 28 и 29, элементы И 26 и 31 и через элемент ИЛИ 27 включают элемент 20 равнозначности.На первый информацонный вход включенного элемента 20 равнозначности должен приходить через ключи 24 и 29 последовательный код с соответствуюгцих выходов 8 перепрограммируемого постоянного запоминающего устройства 7. Этот последовательный код на 1-м выходе 8 должен соответствовать своему адресу либо вертикальной 1, либо горизонтальной 2 коммутируемой шины. Причем при левом поиске через второй ключ 24 коммутационного узла 3 этот код будет дан только для 1-й выбранной горизонтальной коммутируемой шины 2, а при правом поиске через пятый ключ 29 - только для й верти О кальной коммутируемой шины 1. На и выходах 8 объем информации не превосходит поЕГ 2 п бит, и на каждом выходе 8 появляется 1 од 2 п - разрядный двоичный код за одоп тактов.Выборка последовательных кодов ца выходы 8 осуществляется следующим образом.Сигнал с шины 9 начала настройки перебрасывает также КЯ-триггер 46 в блоке 5 управления настройкой (фиг. 4). Таким образом, потенциал с 8-выхода К 8-триггера 46 открывает элемент И 48, через который проходят тактируюгцие импульсы с шины 12 тактирования на счетный вход счетчика 45.С задержкой на счет формируется ца адресных выходах блока 5 управления настройкой двоичный код, соответствующий адресу первой ячейки в перепрограммируеимом постоянном запоминающем устроистве г.Сигнал с Я-выхода К 8-триггера 46 через элемент 50 задержки открывает элемент И 49, через который тактирукццие импульсы появятся на первом адресном выходе бло ка 5 управления настройкой, обеспечиваятем самым далее в перепрограммируемом постоянном запоминающем устройстве 7 разрешение считывания информации. Последняя за од 2 п тактов появляется ца и выходах 8. В момент одоп такта с послед него выхода счетчика 45 формируется потенциал, который через одновибратор 51 появляется в виде импульса ца последнем выходе блока 5 управления настройкой, а затем на шине 13 окончания настройки. Сигнал с шины 13 окончания настройки переводит через элемент ИЛИ 47 К 8-триггер 46 в нулевое состояние. Потенциал с его К-выхода выключит дешифратор 44 и счетчик 45.Процесс формирования постоянных последовательных кодов на первый информацион цый вход элементов 20 равнозначности коммутационных узлов 3 прекращается.На второй информационный вход элемента 20 равнозначности через ключи 235 1 О 5 20 25 ЗО Формула изобретения 35 40 45 50 55 и 28 должен поступать второй сравниваемый последовательный код, то ли с соответствующей горизонтальной коммутируемой шины 2 (при открытом ключе 23), то ли с соответствующей вертикальной коммутируемой шины 1 (при открытом ключе 28).Если последовательные коды на двух информационных входах совпадают во всех разрядах между собой, то с инверсного выхода элемента 20 равнозначности формируется постоянно нулевой потенциал, который через элемент ИЛИ 22 поступает на К-вход Ю-триггера 1 8 и удерживает его предыдущее единичное состояние, Как только, хотя бы в одном разряде, произойдет несовпадение, то с инверсного выхода элемента 20 равнозначности формируется единичный сигнал, который перебрасывает через элемент ИЛИ 22 КЯ-триггер 18 в нулевое состояние, Таким образом, для настраиваемых горизонтальных 2 и вертикальныхкоммутируемых шин остаются в единичном состоянии необходимые К 8-триггеры 18 коммутационных узлов 3.В дальнейшем перезапись единичного состояния К 8-триггера 18 во второй О-триггер 19 осуществляется за счет того, что сигнал с шины 13 окончания настройки сбрасывает во включенных узлах 4 подключения абонентов КЬ-триггера 36, с 8-выхода которого по заднему фронту на втором одновибраторе 38 генерируется импульс на соответствующей шине 15 записи единицы. По данному импульсу с этой шины в соответствующих коммутационных узлах 3 открываются при левом поиске элементы И 26, а при правом поиске - элементы И 31. Сигнал с одного из этих элементов через элемент ИЛИ 35 и элемент 21 задержки поступает на С-вход второго О-триггера 19 и фиксирует момент перезаписи для 1-й горизонтальной коммутируемой шины 2 при левом поиске, для 1-й вертикальной коммутируемой шины 1 при правом поиске.При групповом поиске возможны ситуации, когда, например при левом поиске. разные горизонтальные коммутируемые шины 2 могут обращаться к одной и той же вертикальной коммутируемой шине 1, и, наоборот, при правом поиске группа вертикальных коммутируемых шин 1 - к одной горизонтальной коммутируемой шине 2, В первом случае необходимо всегда исключать неодинарные соединения, так как они приводят к смешиванию передаваемой информации. Поэтому в момент перезаписи единицы с первого КЯ-триггера 18 во второй О-триггер 19 сигнал с выхода 16 каждого предыдущего включенного коммутационного узла 3 открывает в последующих коммутационных узлах 3 элементы И 33 и 34. Причем при левом поиске по горизонтальной коммутируемой шине 2 открыт элемент И 33; а при правом поиске, если сформирован сигнал на третьих управляющих входах коммутационных узлов 3 - элемент И 34. Таким образом, через один из элементов И 33 и 34 и элемент ИЛИ 22 происходит сброс в нулевое состояние первых КЯ-триггеров 18 во всех последующих коммутационных узлах 3, расположенных либо по горизонтальной коммутируемой шине 2 при левом поиске, либо по вертикальной коммутируемой шине 1 при первом правом поиске.При втором правом поиске возможно устанавливать групповые параллельные не- одинарные соединения со стороны вертикальных коммутируемых шин 1. Однако в этом случае элементы И 33 и 34 через свои инверсные входы блокируются сигналом с четвертого управляющего входа коммутационных узлов 3, и поэтому каждый предыдущий включенный коммутационный узел 3 своим сигналом с управляющего выхода 16 не может сбросить в нулевое сос. тояние КЬ-триггеры8 в последующих включенных коммутационных узлах 3 дпя выбранной вертикальной коммутируемой шины подсоединяемой одновременно и к другой вертикальной коммутируемой шине 1.Технический эффект от использования предлагаемого матричного коммутатора заключается в повышении производительности путем уменьшения времени настройки при выполнении его в виде большой интегральной микросхемы. 1, Матричный коммутатор, содержащий и горизонтальных и п вертикальных коммутируемых шин, в каждой точке пересечения которых расположен коммутационный узел, состоящий из ключевого транзистора и двух триггеров, 8-выход первого К 8-триггера подключен к управляющему выходу коммутационного узла и Р-входу второго О-триггера, Я-выход которого соединен с управляющим электродом ключевого транзистора, включенного между двумя информационными полюсами коммутационного узла, соединенных с соответствующими горизонтальными и вертикальными шинами, отличающийся тем, что, с целью повышения быстродействия за счет уменьшения времени предварительной настройки на программу, расширения функциональных возможностей за счет совмещения группового йоиска каналов с передачей данных и двусторонней. фиксацией путей в устройстве, а также сокрашения числа внешних управляющих шин при одновременной настройке группы каналов, дополнительно введены и узлов подклк 1- чения абонентов, перепрограммируемое постоянное запоминающее устройство и блок управления настройкой, первый вход которого подсоединен к первым управляющим входам коммутационных узлов, входу предварительной установки устройства и первымуправляющим входам п узлов подключения абонентов, вторые управляющие входы которых соединены с шиной начала настройки и вторым входом блока управления настройкой, третий, четвертый и пятый входы которого соединены соответственно с шиной левого поиска, шиной правого поиска и шиной тактирования устройства, а адресные выходы блока управления настройкой подключены к входам перепрограммируемого постоянного запоминающего устройства, выходы которого соединены с соответствующими двумя адресными входами коммутационных узлов, причеь 1-й выход перепрограммируемого постоянного запоминающего устройства соединен по 1-й вертикали с первыми адресными входами, а по-й горизонтали - с вторыми адресными входами коммутационных узлов, вторые, третьи и :(т)зсртые управляющие входы которых сое,ицсцц с третьими, четвертыми и пятымипрБ,яюц(ии Входами узлов Подключения БбощВов ц соответственно с тремя Выходами блока управления настройкой, посл(дццй Выход которого соединен с шиной Ок(333133 ия настройки, которая соединена с 310(лсдц 5111) у правляюцими Входами и чалов :3 дключсция абонентов, каждый из которых содержит два информационных входа, подсое. и 31(ц цьх соотв(.тствсццо к Бс) икал ьцой и )орн лгальцой коммутируемым цицам, и ,Б ВЦХО,)1, СОЕДИ ЦЕПНЫХ СООТВСТСТВСЦЦО С 33 Ион зац)1 и единицы и ццшой пред Брит(льцой записи, которая соединена с П 5 г ыми упразляющими входами комм"ациоцых узлОВ 1-Й гризонтали и с цс(тыми управляк)шими Входами комм г и 10 цц ц х у злоВ 1-Й 15 рти ка)и, а 3331)1 записи единицы подсоедицена в 1-й гор изо Итал и к ссдьм ым уп ра Вл 5 ю 1)ци м Входам коммутационных узлов и в 1-й зсргцч 1)з к восьмым управляющим Входам комму гц)Оцць)х узлов, последний управляющий хс каждого из которых соединен в 1. й оризонтали и 1-й зертикали с выходом предыдущего коммутационного узла, содержащего гакжс клочи, элсмен г задержки, элементы И и ИЛИ, элемент равнозначности, инверсный выход которого подсос,инец к Входу первого элемеРа И.1 И, Второй вход которого соединен с первым управляющимм Входом коммутаци(ш цого узла, второй управляюзций вход которого соединен с входами трех ключей, входом первого элемента И и Входом второго элемента ИЛИ, Б:орой вход которого подклк)ч(ц к входам четвертого, пятого и шестого клочей, входу Второго элемента И и выходу третьего элемента ИЛИ, первый вход которого соединен с третьим управляющим входом коммутациоццоо узла, а второй входс инверсными Входами третьего и четвертого эле,;. ц: Б И ичетвертым управляющим цходом коммутационного узла, пятый и шестой уразляк)цис Входы которого соединены с 5 10 15 20 25 30 35 40 45 50 5; вторыми входами третьего и шестого ключей, выходы которых подключены к Я-Входу первого К 5-триггера коммутационного узла, седьмой и восьмой управляющие входы которого соединены соответственно с вторыми входами первого и второго элементов И, а последний управляющий вход коммутационного узла соединен с вторыми входами третьего и четвертого элементов И, Выходы которых подключены к двум последним входам первого элемента ИЛИ, выход которого соединен с К-Бходоч первого ЙЯ-триггера коммутационного узла, дза адресных входа которого подсоединены соответственно к вторым входам второго и пятого ключей, выходы которых соедицецы с первым информационным входом элемента равцозначности, управляю (ий вход которого соединен с Выходом второго элехОРа ИЛИ, а БтороЙ ицформаццоццыи )ход элс)ецта 1 ав цозначцости 3 одсосднсц к Выходам первого и четвертого ключей, вторые Входы ко- ТОРЫХ СОСДИЦЕЦЫ СООБЕТСТВСЦЦО С )ГЗ 153 информационными пслксами коммутационного узла, четвертый эл(,(Нт ИЛИ которого первым входом сос,),цнс с зьходох);Срвого элемента И и третьи; )ходох трстьего эдемега И, вторым Входом - с Выходом второго элсмсцга И и тр(тьим входом четвертого элемента И, а 13 ;Одоз через элемент задержки . Пр)31151511033 и 3 Г-ходом второго Р-риггеэа.2. Коммутатор цо 31. 1, (гзггатиийся тем, что узел подключения абоцеггов СОДЕРжцт Два ИифОг Ма;(ЦОЦЦЫХ и ГРУ 131) управляющих входов, два Выхода и два трсх - входовых элемента И, три элс(П)та 1 ЛЛИ и К-триггер, 5 Выход я 0 Ого:.Срз цсрвьй Одновибра 103 сосдицсц с 3 рьг: ВцходО и ерез второй одюццбр:;ор с Борц Бц ХОДОМ, К-)ХОД - С Б,У 0.(ОХ) 1 РВОГО ЭЛС- мента И.И, первый Бах , к горого одк,30- чец к цср)зох)у,"313.15,30.3( м, Вход а Ь ходс 1 ыход 31 33 3 01)(3 ,31(.1 (3 , И, Входы которого содц;( 3 с О 31 тс вен 0 с Входами двух грсхцх.,101 ьх эл(33 Стоз И, Б первом из которых Первый Вход 1 одключец к первому 3113)ор 1 Вио 13 ом ГО зч, ВТОРОЙ ВХОД - ( БОРОМ, Чц)БЗ)Я)О)ЦЕ 1 Ч БУОДЧ и псРВОмУ зх 0.1 Бг) Ого 1(.х;хОДОБого элемент;3 И, Второй Бхо, кот ро ПОДСО(.,1 И 11(ц и Б 1 )1( м Ч 3 33 форм а оццому входу, арс ий .Од к тез ,ему управляюцему ходу. Б сво;о очередь, третий В.(од перво: о тр:Бхои)010 элс:(.1- та И подсоединен к в),Ходчзетьс 0 эл( мента ИЛИ, в:оды которого соедицеь:оответствснцо с четвертым и пятым 1:33 ляювходам узла годклочеци 5 абоцсн- тОБ после т ци Й чпрз .;51 ОН Р Й Вход ко "000 го соедине( згорцм г,:0,ом Первого эле. мента ИЛИ.3, 10(мутатоп по:3, 1, О гиг 101,,г тем, чтО Олок чправлеция ца" рокоп СО- дср кит с(тч и к (3,1 рсс 3. э,1(ч ( 3 И 1.3)(элемента И, КЯ-триггер, одновибратор, элемент задержки и дешифратор режимов поиска, выходы которого соединены с тремя выходами блока управления настройкой, первый вход которого соединен с К-входом счетчика адреса и через элемент ИЛИ - с К-входом КЬ-триггера, Ь-вход которого подключен к второму входу блока управления настройкой, третий и четвертый входы которого соединены с прямыми входами дешифратора режимов поиска, инверсный вход которого соединен с К-выходом КЯ-триггера и инверсным С-входом счетчика адреса, счетный вход которого подключен к выходу первого элемента И, первый вход которого соединен с первым входом второго элемента И и пятым входом блока управления настройкой, первый адресный выход которого соединен с выходом второго элемента И, второй вход которого соединен через элемент задержки с 5-выходом КЬ-триггера и вторым входом первого элемента И, а остальные адресные выходы блока управления наст.ройкой подключены к выходам счетчика ад реса, кроме его последнего выхода, который через одновибратор соединен с вторыми входами элемента ИЛИ и последним выходом блока управления настройкой.Составитель Л. СкобелеваРедактор,. Лангазо Техрсд И. 11 ерес Корректор М. Дс мнвкЗаказ 144955 Тираж 902 Подписное31-1 ИИПИ Государственного комитета СССР по делам изобретений и открытий113035 Москва, )К, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

3982726, 03.12.1985

ДНЕПРОДЗЕРЖИНСКИЙ ИНДУСТРИАЛЬНЫЙ ИНСТИТУТ ИМ. М. И. АРСЕНИЧЕВА

ВИТИСКА НИКОЛАЙ ИВАНОВИЧ, МАКОГОН НИКОЛАЙ ИГНАТЬЕВИЧ

МПК / Метки

МПК: H03K 17/04

Метки: коммутатор, матричный

Опубликовано: 07.05.1987

Код ссылки

<a href="https://patents.su/8-1309294-matrichnyjj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Матричный коммутатор</a>

Похожие патенты