Номер патента: 1292031

Авторы: Блох, Горбачев, Иоффе, Петров, Петрова, Хорин

ZIP архив

Текст

ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 9) И 1) 594 С 09 ЕНИЯ ЕЛЬСТВ У 7 Горбачев,тров, Н.Н. Петро исплей в кое радио, 1979.62,кл,340/744,СО ислирмабазе осится к вычменно к инфройствам наикроЭВМ, ия отображен же ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗО 5 РЕТЕНИЙ И ОТКРЫТИИ ОПИСАНИЕ ИЗ К АВТОРСКОМУ(57) Изобретение оттельной технике, ационно-обучающим усмикропроцеесоров ибыть использовано д статической и динамической информаций, в том числе алфавитно-цифровой,графической и произвольно-символьной.Цель изобретения - упрощение процессора за счет уменьшения объема блокапамяти - достигается введением двухкоммутаторов 17 и 31, блока 15 дешифрации признака наличия символа вданной точке экрана, трех регистров16, 25 и 26 с соответствующими функциональными связями. При использовании процессора существенно сокращается количество обращений к памяти,что, естественно, повышает информационную надежность системы в целом,особенно при малом количестве требуемых объектов на экране, 2 э,п.ф-лы 41 129Изобретение относится к вычислительной технике, а именно к информационно-обучающим устройствам на базе микропроцессоров и микроЭВМ, и может быть использовано для отображения статической и динамической информации, в том числе алфавитно-цифровой, графической и произвольно-символьной,Известны устройства для отображения информации на экране электроннолучевой трубки (13.Недостатком подобных устройств является то, что они предназначены только для отображения статической информации и при использовании их для отображения произвольных динамических объектов объем оборудования памяти и схем управления существенно возрастает.Однако,из известных устройств содержит массивы оперативного запоминающего, устройства (ОЗУ) для хранения информации о требуемом положении объектов но координатам Х и У, ОЗУ с адресами объектов в постоянном запоминающем устройстве (ПЗУ), масштабом и цветом объектов, ПЗУ с информацией о содержании объектов, счетчики фиксации луча на экране трубки по координатам Х и У, первый и второй регистры расположения объектов по координатам Х и У соответственно, схемы сравнения и видеосумматор ( 2 1.Это устройство обладает существенными недостатками, так как требуется отдельное ЗУ с адресацией по содержа - нию для отображения каждого объекта индикации, т.е. при индикации 32 объектов требуется 32 ЗУ с адресацией по содержанию, которые занимают большую площадь при изготовлении на одной подложке. В схеме используются неоднородные ЗУ, увеличивается оборудование в цепях управления. Наиболее близким к изобретению по технической сущности является устройство, содержащее ЗУ с адресацией по содержанию, ОЗУ с адресами объектов в ПЗУ, масштабом и цветом объектов, ПЗУ с информацией о содержании объектов, счетчики фиксации луча на экране трубки, регистры расположения объектов, видеосумматор, систему управления при обращении к ОЗУ при индикации малых объектов или группы основных объектов.Данное устройство обладает следующими существенными недостатками: ис 2031 2 510 Цель изобретения упрощение устройства за счет уменьшения объема блока памяти. Поставленная цель достигается тем,что в дисплейный процессор,содержащий первый блок сопряжения, соединенный с информационной шиной, которая соединена с блоком памяти и вторым блоком сопряжения, один из вхо 20 дов которого соединен с выходом формирователя адреса, первую и вторуюсхемы сравнения, первые входы которых соединеныс выходами первого и второго счетчиков соответственно, вторые входы соединены с выходами первого ивторого регистров соответственно, авыходы соединены с первым входомтретьего счетчика и первым входомвидеосумматора, второй вход которогосоединен с первым входом второго счетчика, другой вход которого соединен с вторым входом третьего счетчика, второй вход которого соединен содним из входов первого счетчика, со 30 35 держит первый и второй коммутаторы, блок дешифрации признака наличия символа в данной точке экрана, третий, четвертый и пятый регистры, входы которых соединены с входами первого и второго регистров, третьим входом видеосумматора и выходом второго блоблока сопряжения, второй вход которого соединен с выходом пятого регистра, четвертым входом видеосумма 40 45 тора, входом формирователя адреса и первым входом первого коммутатора, второй вход которого соединен с первым входом второго коммутатора и с выходом блока дешифрациипризнака наличия символа в данной точ.ке экрана, первый вход которого соединен с выходом третьего регистра,второй вход которого соединен с вторым входом блока дешифрации признаканаличия символа в данной точке экрана и другим входом третьего счетчи 50 55 пользуется неоднородная память дляреализации требуется большой объемпамяти, как оперативной, так и с адресацией по содержанию, объем памятивозрастает при возрастании количестваотображаемых объектов, но функциональные возможности устройства ограничены, так как не удается менять размеры изображений; при высвечивании одного символа требуется многократноеобращение к ОЗУ, что снижает надежность устройства.1292031 10 15 го 40 45 50 55 ка, выход которого соединен с третьим входом первого коммутатора, выход которого .соединен с адресной шиной блока памяти, выход четвертого регистра соединен с вторым входом второго коммутатора, выход которого соединен с четвертым входом первого коммутатора, пятый вход которого соединен с внешней адресной шиной, третий вход блока дешифрации признака наличия символа в данной точке экране соединен с первым входом второго счетчика, а также тем, что блок дешифрации признака наличия символа в данной точке экрана содержит дешифратор, четвертый счетчик, шестой регистр, первый и второй элементы 2 И-ИЛИ, седьмой регистр и третий коммутатор, выход которого соединен с входом четвертого счетчика, выход которого соединен с вторым входом третьего коммутатора и входом шестого регистра, выход которого соеДинен с входом дешифратора, выход которого соединен с вторым входом второго элемента 2 И-ИЛИ, а также тем, что видеосумматор содержит седьмой, восьмой и девятый регистры, регистр сдвига и четвертый коммутатор, входы которого соединены с выходом седьмого и восьмого регистров, вход восьмого регистра соединен с входом девятого регистра, выход которого соединен с . входом регистра сдвига, последова" тельный выход которого соединен с.третьим входом четвертого коммутатора.На фиг. 1 изображена структурная схема дисплейного процессора; на фиг. 2 - структурная схема видеосумматора; на фиг. 3 - структурная схема блока дешифрации; на фиг. 4- изображение символа на экране.В описании и на фиг. 1-4 приняты следующие обозначения: блок 1 памяти, состоящий из шести таблиц 2-7: 3 - таблица координат У, 3 - таблица координат Х, 4 - таблица "Размещение", 5 - таблица "Кадр", 6 - таблица "Вывод", 7- таблица "Символы", счетчик 8, схема 9 сравнения, регистр 10, счетчик 11, схема 12 сравнения, регистр 13, счетчик 14, блок 15 дешифрации признака наличия символа в данной точке экрана, регистр 16, адресный коммутатор 1 б с семи направленийна одно, вход 18 адресного коммутатора для обращения в блок 1 памяти микроЭВМ, вход 19 адресного коммута=. тора для обращения в таблицу У,вход 20 адресного коммутатора для обращения в таблицу "Размещение", вход 21 адресного коммутатора для обращения в таблицу "Кадр", вход 22 адресногокоммутатора для обращения в таблицуХ, вход 23 адресного коммутатора дляобращения в таблицу "Вывод", вход24 адресного коммутатора для обращения в таблицу "Символы", регистр 25,регистр 26, состоящий из четырехразрядов, разряды 27 информации оцвете символа, разряды 28 информациио масштабе символа, разряды 29 информации о номере символа, разряды 30информации о номере строки символа,коммутатор 31 с шестнадцати направлений на одно, формирователь 32 адреса,видеосумматор 33, блок 34 сопряжения, блок 35 сопряжения, входы 36-38дисплейного процессора, внешняя адресная шина 39, внешняя информационная шина 40, внутренняя информационная шина 41, выход 42 дисплейного процессора, регистры 43-45, регистр 46 сдвига, коммутатор 47, элементы 2 И-ИЛИ 48 и 49, регистр 50, коммутатор 51, счетчик 52, регистр 53 и дешифратор 54.30 Предлагаемый дисплейный процессор(фиг, 1) состоит из блока 1 памяти,объединяющего в себя шесть таблиц(2-7), необходимых для организацииотображения информации на экране те" 35 левизора, счетчика 8 телевизионных строк, регистра 10 строк, счетчика11 позиции перемещения луча по телевизйонной строке, регистра 13 позиций,схемы 9 сравнения текущего и требуемого положения координаты У (строки),схемы 12 сравнения текущего итребуемого положения координаты Х (позиции),счетчика 14 адреса для обращения втаблицы 2, 4 и 5, блока 5 дешифрациипризнака наличия символа в данной точке экрана, обеспечивающего поиск ненулевых разрядов на регистре 16 и формирование двоичного кода номера этихразрядов для обращения в таблицы 3,5 и 6 ОЗУ 1, адресного коммутатора17, формирующего адреса для обращенияв блок памяти, регистра 25, принимающего информацию из таблицы 4, регистра 26, принимающего информацию изтаблиц 5 и 6, коммутатора 31, формирующего управляющий сигнал, поступаЮщийна адресный коммутатор 17, формирователя 32 адреса, который обеспечиваетувеличение кода входной информации5 129203 на единицу, блока 34 сопряжения,обеспечивающего передачу информации в блок 1 памяти при записи и передачу информации на шину 41 при считывании из ОЗУ 1, блока 35 сопряжения,обеспе чивающего передачу информации в блок 1 памяти с шины 40, и видеосумматора 33, формирующего сигнал изображения на выходе 42 дисплейного процессора.Узлы дисплейного процессора связа ны между собой следующим образом. Входы сброса счетчиков 8 и 14, последовательный вход регистра 16, один из последовательных входов блока 15 дешифрации подключены к входу 37 про цессора, который соединен с выходом телевизионной. кадровой развертки блока синхронизации, счетный вход счетчика 11, второй последовательный вход блока 15 дешифрации и один из после довательных входов видеосумматора 33 подключены к входу 38 процессора,который соединен с выходом синхроимпульсов частотой 5,5 Гц блока синхронизации, вход сброса счетчика 11,счетный вход счетчика 8 и последовательный вход регистра 25 подключены к входу 36 процессора, который соединен с выходом телевизионной строчной развертки блока синхронизации, первый 30 вход схемы 9 сравнения, подключен к параллельному выходу счетчика 8,второй вход схемы 9 сравнения подключен к параллельному выходу регистра 10, выхо схемы 9 сравнения подключен к счетному входу счетчика 14, первый вход схемы 12 сравнения подключен к параллельномувыходу счетчика 11, второй вход схемы 12 сравнения под-. ключен к параллельному выходу регист ра 13, выход схемы 12 сравнения подключен к одному из последовательных входов видеосумматора 33, параллельный выход счетчика 14 подключен к входам 19-21 адресного коммутатора 15 17, параллельный выход регистра 16 поступает на вход блока 15 дешифрации, выход которого подключен к входам 21-23 адресного коммутатора 17 и к управляющему входу коммутатора 50 31, параллельный выход регистра 25 подключен к входу коммутатора 31, выход которого подключен к управляющему входу адресного коммутатора 17, выход регистра 26 подключен к входу 5 с 24 адресного коммутатора 17, к входублока 34 сопряжения, к входу формирователя 32 адреса и к первому параллельному входу видеосумматора 33, вы 1 6ход формирователя 32 адреса подключен к входу блока 34 сопряжения, внешняя адресная шина 39 подключена к входу 18 адресного коммутатора 17, выход которого подключен к адресной шине блока 1 памяти, информационная шина которого подключена к блокам 34 и 35 сопряжения и внешняя информационная шина 40 подключена к блоку 35 сопряжения, внутреняя информационная шина 41 соединяет выход блока 34 сопряжения с входами регистров 10, 13, 16, 25, 26 и вторым параллельным входом видеосумматора 33, выход процессора 42 подключен к телевизору.ГСчетчики 8, 11, 14, 52, регистры 10, 13, 16, 25, 26, 43, 44, 45, 46, 50, 53 коммутаторы 17, 31, 47, 51 и дешифратор 54 являются обычными устройствами вычислительной техники и могут быть выполнены любым из известных способов., Их разрядность соответствует разрядности информации. Формирователь 32 адреса может быть выполнен, например, на обычном сумматоре. Блоки 34 и 35 сопряжения выполнены на микросхемах К 589 АП 16, которые являются параллельными двухнаправленными Формирователями сигналов для управления магистралями (шинами) в цифровых вычислительных устройствах и представляют собой четырехканальные коммутаторы, имеющие в каждом канале одну шину только для приема, информации, одну шину только для выдачи и одну двухнаправленную шину для 1приема и выдачи информации. Видеосумматор 33 (фиг. 2) содержит регистр43 для приема и передачи информациив параллельном коде, регистр 44 сдвига для приема инФормации в параллельном коде и передачи этой информации в последовательном коде, регистр 45 для хранения информации о цвете Фона экрана, регистр 46 для хранения информации о цвете символа, выводимого в данный момент на экран, и коммутатор 47, Этот коммутатор подключает выход 42, в зависимости от кода на выходе регистра 44, или к выходу регистра 45, или к выходу регистра 46,вход регистра 46 подключен к разрядам 2 регистра 26, а входы регистров 43 и 35 подключены к внутренней информационной шине 41, Блок 15 дешифрации признака наличия символа в данной точке экрана (фиг. 3) содержит регистр 50 для приема и передачи информации в параллельном коде, элементы1292031 40 2 И-ИЛИ 48 и 49, коммутатор 51, имеющий количество направлений передачи информации, равное числу разрядов регистра 50, счетчик 52, обеспечивающий последовательное подключение выхода коммутатора 51 к каждому разряду регистра 50, регистр 53 для приема и передачи информации в параллельном коде, дешифратор 54.Устройство работает следующим об разом.Допустим, что на экран телевизора необходимо вывести следующее иэображение символа (фиг. 4), Будем считать, например, что формат разложения экра на 256 х 256,. размер символа 16 х 6 элементов разложения. Символ может быть окрашен в семь цветов (3 разряда) и изменяться в масштабе в два или в четыре раза (2 разряда). Для простоты рассмотрения допустим, что на экран телевизора выводится черно-белый, немасштабируемый символ. Тогда по внешней адресной шине 39 и внешней информацйонной шине 40 микроЭВМ че 25 рез блок 35 сопряжения запишет в блокследующую информацию: в таблицу 2 в первую ячейку - код 0000 0011 в таблицу 3 во вторую ячейку - код 0000 0010, в таблицу 4 в первую ячейку - код 0001 , в таблицу 5 в ячейку с соответствующим адресом - код 0000 0000 0100 1010, в таблицу 7 - код, соответствующий структуре в матрице 16 х 16. 35Таблицы 2 и 3 представляют собой упорядоченные по возрастанию массивы двоичных кодов координат узлов сим, волов У и Х соответственно. Узлом символа называется верхний левый ,угол матрицы элементов разложения символа. В таблицах 4 и 5 хранится информация о размещении объектов изображения в данном кадре. При этом каждому пересечению координат узлов 45 символов К и У на экране (каждой паре х и у) соответствует один разряд в таблице 4 и одна ячейка в таблице 5, Если в пересечении координат начинается символ (узел символа совпа дает с парой х у), то в соответствующем разряде ячейки таблицы 4 должна стоять единица, свидетельствующая о наличии символа, а в соответствующей ячейке таблицы 5 должна быть записана информация о номере символа (адрес начала символа в таблице ), его цвета, масштабе и начальном номере строки символа. Отсутствие символа в данном пересечении координатфиксируется наличием "0" в соответствующем разряде ячейки таблицы 4 инулевой информацией в ячейке таблицы 5, Таким образом, в одной ячейкетаблицы 4 хранится информация о наличии символов на данной координате .У, а в ячейке таблицы 5 хранитсяисходная информация о символе, т.е.его номер (адрес начала символа втаблице 7), цвет, масштаб и начальный номер строки символа, которыйпозволяет варьировать формат символапо коррдинате У. В таблицу 6 записывается полный адрес символа для обращения в таблицу 7, который включает в себя номер символа, его цвет,масштаб и номер текущей строки символа. Данные,. записанные в таблицу6, необходимы для организации построчного вывода символа на экран телевизора. К началу прямого хода развертки телевизионного кадра начальное состояние счетчиков будет нулевым,так как счетчики 8 и 14 обнуляются обратным ходом телевизионного кадра, а счетчик 11 обнуляется обратным ходом телевизионной строки. По началу прямого хода кадра формируется сигнал обращения к таблице 2 через вход 19 адресного коммутатора 17, и по адресу 0000 равному состоянию счетчика 14 на регистр 10 по информационной шине 41 из ОЗУ 1 поступает код 0000 0011, определяющий те" левизионную строку, с которой начинается вывод символа. До этой строки, т.е. на нулевой, первой и второй телевизионных строках никакого иэображения быть не должно. В этом случае на регистре 16 находится нулевая информация, так как регистр 16 обнуляется обратным ходом кадровой развертки. Тогда блок 15 дешифрации обеспечит запрещение работы устрой ства до конца второй телевизионной строки. По обратному ходу третьей телевизионной строки счетчик 8 уетанавливается в состояние 0000 0011, . Равенство кодов на счетчике 8 и реГистре 10 приводит к срабатыванию схемы 9 .сравнения. По сигналу со схемы 9 сравнения формируется обращение к таблице 4 через вход 20 адресного коммутатора 17, и по адресу 0000 равному состоянию счетчика 14, на регистры 16 и 25 считываетсякод 0001 . После этого информацияс регистра 16 складывается по ИЛИ синформацией, поступающей с выходарегистра 50, и передается на входрегистра 50 без изменений, так какдешифратор 54 вйключен, и на всехего выходах присутствует уровень логической единицы. Тогда в регистр50 записывается код 0001, . В этомслучае счетчик 52 остается в том жесостоянии, что и. до начала работыблок 15 дешифрации (т,е, состояние00002), так как появление на выходекоммутатора 51 логической 1 запрещает счет счетчика 52. После этогоосуществляется запись кода со счетчика 52 на регистр 53 и запуск четырехтактовой серии чправляющих импульсов. Выработка четырехтактовойсерии осуществляется во время обратного хода строчной развергки ипо сигналу со схемы 12 сравнения нотолько при отсутствии кода 1111 насчетчике 52. В первом. такте по адресу, поступающему с регистра 53(00002), происходит обращение в таблицу 3 через вход 22 адресного коммутатора 17, и на регистр 13 по информационной шине 41 поступает код0000 0010, Во втором такте, в зависимости от кода сигнала на выходекоммутатора 3 1, который поступаетна управляющий вход адресного коммутатора 17, должно произойти обращение либо в таблицу 5 (в случае, есливыводится новый символ на экран),либо в таблицу 6 (если продолжаетсявывод старого символа). В рассматриваемом случае на входы коммутатора 31 с регистра 25 поступает код0001, . На управляющие входы тогоже коммутатора, с выхода узла дешифрации, поступает код 0000. Такимобразом, на выходе коммутатора 31появляется сигнал логической "1",происходит обращение в таблицу 5, ина регистр 26 считывается код ОООО0000 0100 1010, содержащий разрядыцвета 2 (000), масштаба 28 (00),номера символа 29 (000 0100) и начального номера строки символа 30(1010). В третьем такте происходитобращение к таблицечерез вход 24адресного коммутатора 17 по адресу00 0100 1010 сформированному издвух частей. Первая часть адреса(шесть старших разрядов) поступаетс разрядов 29 регистра 26. Вторая часть адреса (четыре младших разряда) поступает с разрядов 30 регистра26, В конце третьего такта на видеосумматор 33 поступает начальная строка выводимого символа. В четвертомтакже происходит запись с разрядов2-29 регистра 26 двоичного кодацвета, масштаба и номера символа встаршие разряды ячейки таблицы 6.10 Четыре младших разряда этой же ячейки записывают код 10112, соответствующий инкрементированному номерустроки символа и поступающий с разрядов 30 регистра 26 через узел 32 15 модификации. На этом подготовка квыводу строки данного символа закончена. Одновременно с запуском четырех.тактовой серии продолжает свою работу блок 15 дешифрации, но так как 20 на регистре 50 остальные разрядынулевые, то счетчик 52, досчитавдо 1111, запрещает запуск очереднойчетырехтактовой серии на этой телевизионной строке. Во время прямого 25 хода третьей телевизионной строкипо сигналу со схемы 12 сравнения,которая срабатывает при равенствекодов (0000 00102) на счетчике 11и регистре 13,происходит синхронно 30 с частотой синхроимпульсов выдвижение кода начальной строки символана экран телевизора. По началу обратного хода четвертой телевизионной строки происходит сброс сигнаа 35 со схемы 9 сравнения, по которомусчетчик 14 перебрасывается в очередное состояние. Затем происходит запуск новой четырехтактовой серии.Вывод следующих четырех строк сим вола осуществляется аналогично,Приподготовке к выводу последней строкисимвола во время четвертого тактапроисходит включение дешифратора54, и на регистр 50 заносится .через 45 элементы 48 и 49 2 И-ИЛИ информацияс выходов регистра 50,но вместо единицы в соответствующем разряде записывается ноль. Таким образом, обеспечивается прекращение вывода на 50 экран строк данного символа, Дальнейшая работа устройства аналогичнаего работе на нулевой и первой телевизионных строках. Дпя организациидвижения данного символа по экрану 55.необходимо запрограммировать работумикроЭВИ на изменение кодов координат У и Х в соответствующих ячейкахтаблиц 2 и 3.Предлагаемый дисплейный процессор осуществляет непрерывный вывод информации на экран, Такой режим ха-,г рактеризуется минимумом прерываний микроЭВМ и тем самым высокой информационной надежностью системы. При этом мобильность дисплейной системы к модификации динамических изображений получается высокой. При использовании устройства существенно сокра щается количество обращений к памяти, что,: естественно, повышает информационную надежность системы в целом, особенно при малом количестве требуемых объектов на экране.15формула изобретения1, Дисплейный процессор, содержащий первый блок сопряжения, соединенный с информационной шиной,ко торая соединена с блоком памяти и вторым блоком сопряжения, один из входов которого соединен с выходом формирователя адреса, первую и вторую схемы сравнения, первые входы которых 25 соединены с выходами первого и второго счетчиков соответственно, вторые входы соединены с выходами первого и второго регистров соответственно, а выходы соединены с первым входом З 0 третьего счетчика и первым входом видеосумматора, второй вход которого соединен с первым входом второго счетчика, второй вход которого соединен с одним из входов первого счетчика, 35 другой вход которого соединен с вторым входом третьего счетчика, о т л и ч а ю щ и й с я тем, что, с целью упрощения процессора за счет уменьшения объема блока памяти, он 40 содержит первый и второй коммутаторы, блок дешифрации признака наличия символа в данной точке экрана, третий, четвертый и пятый регистры, входы которых соединены с входами пер вого и второго регистров, третьим входом видеосумматора и выходом второго блока сопряжения, второй вход которого соединен с выходом пятого регистра, четвертым входом видеосум матора, входом формирователя адресаи первым входом первого коммутатора,второй вход которого соединен с первым входом второго коммутатора и свыходом блока дешифрации признака наличия символа в данной точке экрана,первый вход которого соединен с выходом третьего регистра, второй входкоторого соединен с вторым входом1олока дешифрации признака наличиясимвола в данной точке экрана идругим входом третьего счетчика, выходкоторого соединен с .третьим входомпервого коммутатора, выход которогосоединен с адресной шиной блока памяти, выход четвертого регистра соединен с вторым входом второго коммутатора, выход которого соединен счетвертым входом первого коммутатора, пятый вход которого соединен свнешней адресной шиной, третий входблока дешифрации признака наличиясимвола в данной точке экрана соединен с первым входом второго счетчика,2. Процессор по п.1, о т л и ч а -ю щ и й с я тем, что блок дешифраIции признака наличия символа в даннойточке экрана содержит дешифратор,четвертый счетчик, шестой регистр и первый и второй элементы 2 И-ИЛИ, седьмойрегистр и третий коммутатор, выход1которого соединен с входом четвертогосчетчика, выход которого соединен свторым входом третьего коммутатора ивходом шестого регистра, выход которого соединен с входом дешифратора,выход которого соединен с вторым входом второго элемента 2 И-ИЛИ,3, Процессор по и. 1, о т л и - ч а ю щ и й с я тем, что видеосумматор содержит седьмой, восьмой и девятый регистры, регистр сдвига и четвертый коммутатор, входы которого соединены с выходами седьмого и восьмого регистров, вход восьмого регистра соединен с входом девятого регистра, выход которого соединен с входом регистра сдвига, последовательный выход которого соединен с третьим входом четвертого коммутатора.1292031 Составитель И, НемировскийРедактор А. Ворович ТехредЛ.Олейник Корректор Г. Решетнее ем ю м т еа Ф аказ 275/50ВН 03 Производственно-полиграфическое предприяти, г. Ужгс л. Проектна РОЗНАЯ Вача Тираж 434 ИИПИ Государственног делам изобретений Москва, Ж, РаПодписикомитета СССРи открытийушская наб д. 4/5

Смотреть

Заявка

3346701, 04.11.1981

ПРЕДПРИЯТИЕ ПЯ М-5489

БЛОХ ЕВГЕНИЙ МОИСЕЕВИЧ, ГОРБАЧЕВ ОЛЕГ СЕМЕНОВИЧ, ИОФФЕ АНАТОЛИЙ ФЕДОРОВИЧ, ПЕТРОВ АЛЕКСЕЙ ОЛЕГОВИЧ, ПЕТРОВА НАТАЛИЯ НИКОЛАЕВНА, ХОРИН ВЛАДИМИР СЕРГЕЕВИЧ

МПК / Метки

МПК: G09G 1/16

Метки: дисплейный, процессор

Опубликовано: 23.02.1987

Код ссылки

<a href="https://patents.su/8-1292031-displejjnyjj-processor.html" target="_blank" rel="follow" title="База патентов СССР">Дисплейный процессор</a>

Похожие патенты