Устройство для вычисления линийрегрессии
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИ ЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 29 О 282 Фо 1 оз Советских Социалистических РеспубликЗависимое от авт. свидетельствааявлецо 31.111.1969 ( 1327586/18-24) МПК 6 06 о исоедицецием заявкириоритет Комитет по деламобретений и открытий УДК 681.333 51(088.8) публиковаио 22.Х 1.1970. Бюллетень2за 1971 ата опубликования описания 19.111.1971 ри Совете Министре СССРАвторыизобретси 1 П. М, Чеголин, Г. В, Римский, В. Н. Пойда, А. Г. Ярусов и М, И, Лобовкин Институт технической кибернетики АН Белорусской ССРЗаявител УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ЛИНИЙ РЕГРЕССИИ 1.,Известны устройства для вычисления линий регрессий (регрессиометры), содержащие датчики фиксации заданного уровня квацтовация анализируемого процесса, генератор зацуска 1 ощих импульсов, вентили, триггеры, схемы ИЛИ, сумматоры, дешифраторы, коммутаторы, переключатели, счетчики и запомица 1 ощее устройство,Цель изобрстеция - расширить фуцкциоцальцые возможцости таких устройств.Достигается это тем, что предложенное устройство содержит соединенные между собой блок миогокапальиого ввода, синхронного накопления и параллельной обработки процессов со схемой задания чисел, устройством выработки, ординат и лентопротяжным механизмом; блок управляемого остаиова и блок уцравлец 1 гя делением и выдачей результатов с устройством управления, преобразоВателем кода в цапр 51:кеиие и электрониолу- чевой трубкой, причем группа входцых веитилей блока многоканального ввода, сицхроцного накопления и параллельной обработки процессов подкл 1 О 1 еиа к датчи 1 ам фи 1- сации заданного уровня анализируемого процесса, а их выходы црисоедицсиы ко входам схемы задация чисел и через схему ИЛИ подключсиы к устройству выработки ординат, лецтопротяжцому мехацизму и нулевому входу триггера, единичный выход которого через вторую группу вецтилеи соединен с управля 1 ощими входами вецтилсй первой группы; выход схемы задания чисел сосдицец со счетчиком, подключенным через дешифратор к зацо мицаю 1 цему устройству, выход которого сосдииец с од 1 шм из его входов через схему 11 Л 11, сумматор и управляемую от второй схемы 11 Л 11 веитильцую систему, выход устройства выработки ординат через первую 10 схему 11 Л 11 запоминающего устройствасоединен со входом сумматора, а его второй выход подкл 1 очец к сдиш 1 чиому входу триггера, едиццчиый выход которого соединен через вентиль со входом устройства управления;15 два выхода устройства управления соединенычерез схему 11 ЛИ со входом запомииаюцего устройства, два других выхода подключены ко входам второй схемы 11 Л 11 запоминающего устройства, ец 1 е один выход соедц иец со входом добавления единиц в счетчикц с подключеццой к сумматору схемойИЛ 11, и, накоцсц, последние два выхода подклио 1 сиы соответственно ко входу добавлешгя едцциц сумматора и через схемы 11 Л 11 - ко 25 входу счетчика и к установочным входам двухтриггеров, а также через вентиль и схему 11 Л 11 - к лентопротяжному механизму; второй вход подключенной к лсцтопротяжиому мехацизму схемы ИЛ 11 соединен через 30 перекл 1 очатель с гецератором запускающихимпульсов и подключен к единичному входу триггера, выход которого соединен с управляющим входом вентиля в цепи лентопротяжного механизма, а нулевой вход через схему ИЛИ подключен к одному из контактов переключателя и выходу вентиля, подключенного входом к генератору импульсов и к вентилю во входной цепи устройства управления; входной дешифратор блока управляемого остацова подключен к выходу сумматора, а выходы дешифратора через коммутатор и управляемые от дешифратора блока многоканального ввода, синхронного накопления и параллельной обработки вентили и схемы ИЛИ соединены с нулевыми входами триггеров, выходы которых подключены к управляющим входам вентилей блока многоканального ввода и через вентиль и схему ИЛИ - к входу счетчика того же блока; устройство управления блока управления делением и выдачей результатов соединено с выходом одного из вентилей и счетным входом счетчика блока многоканального ввода, а также через коммутаторы и вентили - с входами триггеров, выходы которых через подключенные к генератору импульсов вентили, схему ИЛИ и переключатель соединены со сдвигающим входом сумматора и линией задержки, подключенной промежуточным выводом к единичному входу триггера подсвета, а выходом - к нулевым входам преобразователя кода в напряжение и триггера подсвета; выход преобразователя кода в напряжение и выход триггера подсвета соединены с управляющими электродами электроннолучевой трубки; входы преобразователя кода в напряжение подключены к выходу вентцльпой системы в цепи сумматора, к клеммам разъема и к блоку связи с цифровой вычцслительноц машиной.На фиг. 1 изображена функциональная схема рагресснометра; па фцг. 2 показана входная часть функциональной схемы регрсссиометра, поясняюцая принцип ода и накопления ординат процесса У(1) по различным уровням анализа процесса Х(1) прц записях последних па ленте-носителе.Функциональная схема регрессиометра (фиг. 1) содержит блок А многоканального ввода, синхронного накопления и параллельной обработки ординат процессов, блок В управляемого останова, блок С управления делением и выдачей результатов,Блок А многоканального ввода, синхронного накопления и параллельной обработки ординат процессов предназначен для ручного запуска и остацова регрессиометра, подсчета количества ординат процесса Х (1), равных уровням анализа, накопления ординат процесса У(1), соответствующих заданным уровням процесса Х(1), статистически связанного с процессом У(1), и обработки накопленных ординат, Он содержит датчики 1- - 5, служащие для фиксации заданных уровней квантования процесса Х(1), по которым производит 5 10 15 20 25 30 35 40 45 50 55 бО 65 ся анализ и которые подключены к вентилям 6 - 10, Вентили 6 - 10 подключены к схеме 11 задания чисел, которая предназначена для последовательного задания в счетчике 12 чисел, равных номерам сработавших датчиков. Счетчик 12 соединен с дешифратором 13, который определяет адрес в запоминающем устройстве 14, Запоминающее устройство 14 предназначено для хранения количества ординат процесса У(1) цо каждому уровню анализа процесса Х(1) и хранения суммы ординат процесса У, отсчитанных в моменты достижения процессом Х (1) заданных уровней, и подсоедицено через схему ИЛИ 15 к сумматору 16, выполняющему операцию сложения и сдвига чисел. Выходы вентилей 6 - 10 через схему ИЛИ 17 соединены также с устройством 18 выработки ординат и нулевым входом триггера 19, который с подсоединенным к нему вептилямц 20 - 24, служит для блокировки выходов датчиков 1 - 5. Устройство 18 выработки ординат предназначено для формирования кода ординат процесса У(1) при достижении процессом Х(1) любого из заданных уровней, и кодовый выход ео соединен со схемой ИЛИ 15, а управляющий выход - с единичным входом триггера 25, к которому подключен вентиль 26. Генератор 27 импульсов через вентиль 26 подключен к схеме 28 управления, которая предназначена для выработки последовательности импульсов, управляющих работой всего блока многоканального ввода, синхронного накопления и параллельной обработки ординат процесса.Выходы а, с 1 схемы 28 соединены через схему ИЛИ 29 с шиной опроса запоминающего устройства 14, выходы Ь и 1 схемы 28 подключены через схему 1 ЛЛИ 30 к вептильной системе 31; выход схемы 28 соединен со схемой ИЛИ 33 и со входом добавления единицы счетчика 12; выход е схемы 28 соединен с входом добавления единицы сумматора 16; выход о схемы 28 подключен к схемам ИЛИ 32, 33, 34 и к входу вентиля 35, управляемого трипером 36. Выход схемы ИЛ 11 33 соединен с входом установки нуля сумматора 16. Выход схемы ИЛИ 34 соединен с единичным входом триггера 19 и нулевым входом триггера 25. Генератор 37 запускающих импульсов 37 подключен к переключателю 38, осуществляющему ручной пуск и останов регрессиометра.Блок В управляемого останова предназначен для организации остацова ввода информации по входным каналам в соответствии с законом распределения вероятностей исходного процесса Х(1). Он содержит подключенный к сумматору 16 дешифратор 43, который служит для дешифрирования чисел, появляющихся в сумматоре 16, Выходы дешифратора 43 подключены к коммутатору 44, который предназначен для выборки определенных выходов дешифратора 43 и подключения их к входам вентилей 45 - 49, выходы которых подклочень через схемы ИЛИ 50 - 54 к нулевым входам триггеров 55 - 59. Единичные входы триггеров 55 - 59 соедцнецы со схемой ИЛИ 60, один вход которой соединен с переключателем 38, а второй - с переклсчателем 61. Кроме того, вентили 45 - 49 подключены соответственно к выходам дешифратора 13, Единичные выходы триггеров 55 - 59 подключены к выходам вентилей 20 - 24 соответственно, а нулевые выходы триггеров 55 - 59 - к схеме И 62, выход которой соединен с вентилем 42 и со входом схемы ИЛИ 32. Входы схем ИЛИ 50 - 54 подключены к клемме с переклочателя 38.Блок С управления делением и выдачей результатов предназначен для выработки орлинат точек лиции регрессии и выдачи их на внешние устройства. Он содержит схему 63 управления. Гхема 63 служит для вьработкц последовательности управляющих импульсов, осуществляющих управление операцией деления на числа, кратные 2", и вывод резулыатов, Выход а схемы 63 управления подключен к счетному входу счетчика 12; выход 6 подклочен к схеме ИЛИ 29; выход с подклочен к выходам вентилей 64, 65, 66; выходы д - Й подклочены к коммутатору 67; выход 1 подключен к клемме д переключателя 68, выход т подключен к схеме ИЛИ 33 и входу вентиля 69, второй вход которого соединен с выходом 1 дешнфратора 13 и входом схемы ИЛИ 70, а его выход - с общей клеммой переключателя 61. Вход схемы 63 управления подключен к выходу вентиля 42. Вход вентиля 64 соединен с выходом схемы ИЛИ 70, второй вход которой соединен с выходом а дешцфратора 13; вход вентиля 65 соеднцен с выходом схемы ИЛИ 71, входы которой соединены соответственно с выходными шцнами 6 ц д дешнфратора 13; вход вентиля 66 соединен с ншной С дешцфратора И. Выходы вснтилей 64 - бб соединены соответственно с едннн шмн входамн триггеров 72 - 74, кото,ые соответственно управляют вентилями 75 - 77. 1-1 улевые входы тирггеров 72 - 74 подключены к выходам коммутатора 67. Входы вентилей 75 - 77 подключены к генератору 27 импульсов, а выходы - к схеме 11 Л 1 78, которая соединена с нереклочателем 68, предназначенным для переключения реки:ов деления, вывода результатов и режима очистки запоминающего устройства 14. Промекуточц.й вывод линии 79 подключен к единичному входу триггера 80 подсвета, а выход линии 79 соединен с преобразователем 81 кода в напряжение и с пулевым входом три гера 80, подключенного к электроннолучевой трубке (ЗЛТ) 82, предназначенной для визуального наблюдения точек вычисленной липки регрессии. Вход преобразователя 81 кода в напряжение и вход блока 83 связи с цифропечатающим устройством 84 соединецы с выходом вентильпой системы 31. Выход вентильной системы 31 соединен также с разъемом 85, предназначенным для подсоединения вЗ 5 где= 1, 2 5 - номер уровня анализа;У - ордицата процессаУ(1), отсчитанная вмомент достижешгяпроцессом Л(1) значения ХЛ; - количество ординатпроцесса У(О, подсчитанное прц анализе -го уровц,кратное 2";1 2, 3 Л - текущий номер ординаты процессаУ При анализе-го уровня. 40 50 Прн задашых пяти уровнях анализа процесса Х(1) липя регрессии вычисляется по пяти то кам.55 11 з формулы видцо, что для вычислешя одной точки линии регрессии или одного математического ожидания МУ/Х, соответствующего исследуемому уровню анализа Х, процесса Х , необходимо сумму ординат про цесса У(1)соответств ющих задацномх уровню анализа Х;, разделцть на количество этих ординат. Для облегчения операции деления целесообразно количество ординат процесса У(1), подсчитываемое прп анализе заданного 65 уровня Хь брать кратным 2" тогда деление ЭЦВЧ, и с входом записи запоминающего устройства 14. Установка коммутатора 44 в соответствии с законом распределшшя вероятностей процесса Х производится вручную перед началом работы по каналу управления 86, а устацовка коммутатора 67 производится по каналу управления 87,На фцг. 2 изображена лента-носитель, накоторую нанесешя два статистически связан ных процесса Х(1) и Уф, непересекающиесяна ленте. Направление движения ленты показано стрелкой. Условно показан одномерный дифференциальный закон распределения вероятностей процесса Х и входная часть 15 фукциональцой схемы.Рассмотрим принцип вычисления линии регрессии, например по пяти точкам.Линия регрессии представляет собой геометрическое место точек, соответствуощих значения ус,овпого матеатиеского ожидания М У/Л). Пусть имеем реалцзацшо двух статистически связанных случайных процессов Х и У(1) (фцг. 2). Разобьем процесс Х(1) на 5 уровней: ХХ Х которые 25 рормнруются датчиками 1 - 5. Теперь можновычислить 5 значешй условного математического ожидания МУ/Х), соответствующих значениям уровней Х, Х Х. Условное математическое ожидание в общем вцде опре деляется по формулеможно осуществить путем сдвига в сторону младших разрядов,11 сходная информация в регрессиометр может вводиться цепосредствеппо в виде аналоговых цапряжепий или напряжений, записанных предварительно на лепту-цоситель.Рассмотрим работу регрессиометра в осцовцых режимах. Режим ввода и накопленияПеред цачалом работы переклочатель 61 устанавливается в левое положение, переключатель 68 находится в верхнем положении. Пуск осуцествляетсл установкой переключателя Ы в среднее положение, При этом сигнал от генератора запускаюгцих импульсов поступает ца триггер 36, через схему ИЛИ 84 - на трцчеры 19 и 25, через переклочатель 61 ц схему ИЛИ 60 - ца триггеры 55 - 59, устанавливал триггеры 86, 19, 55 - 59 в сдишчцое состояние, а триггер 25 - в пулевое. Этот же сигнал через схему ИЛИ 39 подаетсл ца лентопротяжный механизм 40, который начинает протяжку ленты с нанесенными па ней графиками процессов Х(1) и У(1). Вентили 6 - 10, управляемые соответственно вентилями 20 - 24, открыты. При прохождении графика процесса под одним из датчиков 1 - 5 (фиг. 2) вырабатывается сигнал, который через подключенный к нему вентиль поступает ца схему 11 задания чисел и схему ИЛИ 17. Схема 11 задания чисел устанавливает в счетчике 12 число, равное номеру сработавшего датчика. Дешифратор 13, подключецпый к счетчику 12, определяет адрес ячейки в запоминающем устройстве 14, где накапливается сумма ординат процесса У, соответствующих данному уровшо анализа процесса Х(1). Сигнал с выхода схемы ИЛ 11 17 поступает также на триггер 19, который переходит в нулевое состояние. Подключенные к триггеру 19 вентили 20 - 24 запирают управляемые ими вентили 6 - 10, блокируя выходы датчиков 1 - 5, Кроме того, выходной сигнал схемы ИЛИ 17 останавливает лентопротяжный механизм 40 и запускает устройство 18 выработки ординат. Ордицата процесса У(1) в параллельном коде через схему ИЛИ 15 поступает ца сумматор 16. С устройства 18 выработки ординат после передачи кода ордицаты в сумматор 16 ца триггер 25 поступает сигнал конца преобразования, который переводит его в единичное состояние. Вентиль 26, управляемый триггером 25, открывается, и импульсы от генератора 27 импульсов 27 начинают поступать ца схему 28 управления, которая вырабатывает последовательно импульсы, появляющиеся ца выходах а - д. Сигнал с выхода а схемы 28 управления через схему ИЛИ 29 поступает ца опрос запоминающего устройства 14, и число, которое находится в ячейке, определяемой дешифратором 13, в данный момент через схему ИЛИ 15 поступает ца сумматор 16, где складывается с находящимся в цем кодом 5 10 15 20 25 30 35 40 45 50 55 60 65 преобразованной ордицаты процесса У(1). Сигнал с выхода 6 схемы 28 управлеция через схему ИЛИ 30 поступает ца подключенную к сумматору 16 вецтильцую систему Л, осуществляя этим запись получеццой суммы по прежнему адресу в запоминающее устройство 14. Сигнал, цоступаюццй с выхода с схемы 28 управления устанавливает старший триггер счетчика 12 в единичное состояние. Теперь число в счетчике 12 равно сумме цомера сработавшего датчика и числа, определяемого триггером старшего разряда счетчика 12, Г 1 о этому адресу записывается количество ординат процесса У(1), соответствующих уровшо сработавшего датчика. Дешифратор 18 в соответствии с новым числом выбирает ячейку запоминающего устройства 14, в которой подсчитывается количество ординат процесса У(1), соответствуюпьцх данному уровню. Сигналом с выхода д схемы 28 управления через схему ИЛИ 29 производится опрос запоминающего устройства 14, и число, находящееся в ячейке, определяемой новым состоянием счетчика 12, через схему ИЛИ 15 выводится ца сумматор 16. Сигнал с выхода е схемы управления 28 прибавляет к числу, находящемуся в сумматоре 16, единицу. Сигналом с выхода / схемы 28 управления, поступаюгцим через схему ИЛИ 30 на вецтильпую систему 81, новое число записывается в ту же ячейку запомипающего устройства 14. Сигнал с выхода д схемы 28 управления поступает ца сброс в нулевое состояние счетчика 12, через открытыи вентиль 35 - ца запуск лентопротяжного механизма 40 и через схему ИЛИ 84 - на установку в нулевое состояние триггера 25, который закрывает вентиль 26. Таким образом, рассмотреццый цикл осуцествляет фиксирование определенного уровця процесса Х(1), определение ординаты процесса У(1), соответствующей зафиксированному уровшо, цакоплепие суммы и подсчет количества ординат процесса УИ) по каждому заданному уровшо. Этот цикл повторяется многократно до тех пор, пока количество ординат процесса У(1) по каждому уровшо не достигнет заранее заданного числа, кратного 2", Это достигается при помогди блока управляемого останова.Количество ординат по каждому уровню устанавливается коммутатором 44 перед началом работы, исходя из закона распределецил вероятностей процесса Х.Допустим, что по уровшо анализа, опр"деляемому датчиком 2, при заданной длине реализации долясцо быть 128 ординат процесса У(1).Как только число, выведенюг цз ячейки запомипаощего устройства 14, в которой подсчитывается количество ординат уровня датчика 2, на сумматор 16, достигло 128, дешифратор 43, подключеццый к сумматору 16, выдает сигнал, который через коммутатор 44 подаетсл ца вентиль 46. Второй вход вентиля 46 подключен к выходу д дешифратора ЫПри совпадении этих сигналов на выходе вентиля 46 появляется сигнал, которьш через схему ИЛИ 51 подается на триггер 56 и переводит его в нулевое состояние, Вентиль 21, подключенный одним входом к триггеру 56, а вторым к триггеру 19, закроет управляемый им вентиль 7, который заблокирует выход датчика 2. Теперь, если даже процесс Х(1) и достигнет уровня датчика 2, сигналы от него не пройдут через вентиль 7, и в запоминающем устройстве 14 останется только 128 ординат процесса У(г), соответствуощих данному уровшо анализа. Лналогичньм образом происходит останов по всем другим уровням анализа, Когда все триггеры 55 - 59 установятся в нулевое полокение, что будет свидетельствовать о накоплении заданного количества ординат по каждому уровню анализа, схема И 62, подключенная к нулевым плечам триггеров 55 - 59, вырабатывает сигнал, поступающии иа вентиль 42, и регрессиометр переходит в режим деления накопленных сумм ординат процесса У(г) по каждому уровшо на количество ординат, соответствуощих этому уровню,Режим вывода результатовПеред началом вывода переключатель 38 устанавливается в нижнее положение, переключатель 61 - в правое положение, а переключатель 68 - в нижнее положение.При переключении переключателя 38 в никнее положение импульс от генератора 37 запускаощих импульсов через переключатель 38 и схемы ИЛИ 50 - 54 поступает на нулевые входы триггеров 55 - 59, устанавливая их в нулевое положение. Появляоци 1 Ся при этом сигнал на выходе схемы И 62 сбрасывает счетчик 12 в нуль, открывает вентиль 42, через который на схему 63 управления начинают поступап импульсы от генератора 27 импульсов. В режиме вывода используются сигналы с выходов а, 6, /, т схемы 63 управления.Рассмотрим вывод точек линии регрессии на ЭЛТ 82.Сигнал с выхода а схемы 63 управления устанавливает в счетчик 12 единицу, дешифратор 13 вырабатывает сигнал на шине а, которая определяет адрес ячейки запоминающего устройства 14, где находится первая точка линии регрессии. Сигнал с выхода г схемы 63 управления через схему ИЛИ 29 поступает на опрос запоминающего устройства 14, и содержимое соответствующей ячейки запоминающего устройства 14 через схему ИЛИ 15 выводится па сумматор 16. Сигналом с выхода 1 схемы 63 управления через схему ИЛИ 30 и вентильную систему 31 число, находящееся в сумматоре 16, опять записывается в ту же ячейку запоминающего устройства 14 и одновременно передается в преобразователь 81 кода в напряжение. Преобразованный в напрякение код с преобразователя 81 подается на отклоняющие пластины 5 до 15 го 25 зо 35 40 45 50 55 60 65 ЭЛТ 82. Одновременно с передачей кода в преобразователь 81 сигнал с вьгходасхемы 63 управлени 51 через переключатель 68 подаес иа вход линии 79 заде 1 ж 1 и, прОекуточный вывод которой подключен к единичному входу триггера 80 подсвета, и на экране ЭЛТ 82 появляется изображение точки линии регрессии. Сигнал с выхода лшиш 79 задержки соасьвгет преобразователь 81 1,Ода в напряжение в нуль и устанавливает триггер 80 подсвета в нулевое состояние. Сигнал с выхода пг схемы 63 управления через схему 11 Л 11 33 постпает на сброс сумматора 16, 1 алсе цикл повторяется, и па экране ЭЛТ 82 последовательно выводятся все точки линии регрессии. Когда выведена последняя точка линии регрессии, находящаяся в запоминающем устройстве 14, при совпадении сигналов с соответствующего выхода запом 1 шающего устройства 14 и сигнала с выхода ггг схемы 63 управления, подаваемых на вход вентиля 69, последний вырабатывает сигнал, поступаю- иий через переключатель 61 и схему ИЛИ 32 на сброс счетчика 12. После этого с помоцью выходных сигналов схемы 63 управления точки линии регрессии впоьч последовательно выводятся на ЭЛТ 82, как это было описано выше. Многократньгй вывод точек линии регрессии на ЭЛТ 82 позволяет получить устойчивое длительное изображение.1,ля прекращения вывода результатов на ЭЛТ 82 надо переключатель 61 установить в левое положение.Вывод точек линии регрессии на цифропечатающее устройство 84 происходит через блок 83 связи. Разьем 85 позволяет вводить результаты вычислений в ЭЦВМ,Подобным образом могут быть осуществлены также и рскиь дслени 51 и Очпсти запоминающего устройства. Предмет изобретенияУстройство для вычисления линий регрессии, содеркаиее дат 1 ики ги 1 ксации заданного уровня квантования анализируемого процесса, генератор запускаощих импульсов, вентили, триггеры, схемы ИЛ 11, сумматоры, дешифраторы, коммутаторы, переключатели, счетчики и запоминающее устройство, Отлгагагоигееая те 1, что, с целью расширения с 1)ункциональных возмокиостей, оно содержит сосдииенныс между собой блок многоканального ввода, синхронного накопления и параллельной обработки процессов со схемой задания чисел, устройством выработки ординат и лентопротяжным механизмом, блок правляемого останова и блок управления делением и выдачей результатов с устройством управления, преобразователем кода в напряжение и электроннолучевой трубкой, причем группа входных вентилей блока многоканального ввода, синхронного накопления и параллельной обработки процессов подключена к датчикам фиксации заданного уровня анализируемого процесса, а их выходы присоедиие 290282ны ко входам схемы задания чисел и через схему ИЛИ подключены к устройству выработки ординат, лентопротяжному механизму и нулевому входу триггера, единичный выход которого через вторую группу вентилей соединен с управляющими входами вентилей первой группы; выход схемы задания чисел соединен со счетчиком, подключенным через дешифратор к запоминающему устройству, выход которого соединен с одним из его входов через схему ИЛИ, сумматор и управляемую от второй схемы ИЛИ вентильную систему, выход устройства выработки ординат через первую схему ИЛИ запоминающего устройства соединен со входом сумматора, а его второй выход подключен к единичному входу триггера, единичный выход которого соединен через вентиль со входом устройства управления; два выхода устройства управления соединены через схему ИЛИ со входом запоминающего устройства, два других выхода подключены ко входам второй схемы ИЛИ запоминающего устройства, еще один выход соединен со входом добавления единиц в счетчик и с подключенной к сумматору схемой ИЛИ, и, наконец, последние два выхода подключены соответственно ко входу добавления единиц сумматора и через схемы ИЛИ ко входу счетчика и к установочным входам двух триггеров, а также через вентиль и схему ИЛИ - к лентопротяжному механизму; второй вход подключенной к лентопротяжному механизму схемы ИЛИ соединен через переключатель с генератором запускающих импульсов и подключен к единичному входу триггера, выход которого соединен с управляющим входом вен 5 10 15 20 25 30 35 тиля в цепи лентопротяжного механизма, а нулевой вход через схему ИЛИ подключен к одному из контактов переключателя и выходу вентиля, подключенного входом к генератору импульсов и к вентилю во входной цепи устройства управления; входной дешифратор блока управляемого останова подключен к выходу сумматора, а выходы дешифратора через коммутатор и управляемые от дешифратора блока многоканального ввода, синхронного накопления и параллельной обработки вентили и схемы ИЛИ соединены с нулевыми входами триггеров, выходы которых подключены к управляющим входам вентилей блока многоканального ввода и через вентиль и схему ИЛИ соединены со входом счетчика того же блока; устройство управления блока управления делением и выдачей результатов соединено с выходом одного нз вентилей и счетным входом счетчика блока многоканального ввода, а также через коммутаторы и вентили - с входами триггеров, выходы которых через подключенные к генератору импульсов вентили, схему ИЛИ и переключатель соединены со сдвигающим входом сумматора и линией задержки, подключенной промежуточным выводом к единичному входу триггера подсвета, а выходом - к нулевым входам преобразователя кода в напряжение и триггера подсвета; выход преобразователя кода в напряжение и выход триггера подсвета соединены с управляющими электродами электроннолучевой трубки; входы преобразователя кода в напряжение подключены к выходу вентильной системы в цепи сумматора, к клеммам разъема и к блоку связи с цифровой вычислительной машиной,
СмотретьЗаявка
1327586
П. М. Чеголин, Г. В. Римский, В. Н. Пойда, А. Г. Ярусов, М. И. Лобовкин, Институт технической кибернетики Белорусской ССР
МПК / Метки
МПК: G06G 7/00
Метки: вычисления, линийрегрессии
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/7-290282-ustrojjstvo-dlya-vychisleniya-linijjregressii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для вычисления линийрегрессии</a>
Предыдущий патент: Устройство для моделирования цепей маркова
Следующий патент: Магнитный в1ёмённой модулятор _: “гкд
Случайный патент: Дотационный пеленгатор