Пересчетная схема в коде фибоначчи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) (1 11 3/48, 23/ ЕТЕНИ Е ИЗО ЕТЕЛЬСТВ ВТОР СКОМУ%31 литех нический институтутюнян и С.Г,Ар детельство СС К 23 ОО, 1978 детельство СС 3 К 23/ОО, 198 Я СХЕМА В КО ФИБО ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(57) Изобретениетехнике и может относится к импульсной быть использовано для многооазрядного реверсивного пересчета импульсов в минимальном коде Фибоначчи при Р = 1, Цель изобретения - расширение функциональных возможностей и области применения за счет обеспечения обратноо порядка пересчета. Схема содержит три триггера 1-3, подключенные к входу сброса 4, шесть элементов 5, 6; 17-20, два элемен; э ЗИ-ИЛИ 13, 14 элемент 4 И-ИЛИ 15, элемент ИЛИ 8, элемент НЕ 10 и два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 21, 22 и имеет счетный вход 7, управляющие входы 11, 24, 25, управляющие выходы 12, 26, 27, выход переноса 9, две шины 16, 23 выбора режима работы. 2 ил 2 табл,Изобретение относится к импульсной технике и может быть использовано для многоразрядного реверсивного пересчета импульсов в минимальном коде Фибоначчи при Р= 1.Известна псресчетная схема в коде Фибоначчи, содержащая в каждом разряде счетный триггер, элементы И и элементы ИЛИ.Недостатками этой схемы являются сложность и узкие функциональные возможности, заключающиеся в пересчете только в прямом порядке,Наиболее близкимпо технической сущности к предлагаемой является пересчетная схема в коде Фибоначчи, содержащая первый, второй и третий триггеры, входы сброса которых объединены и подключены к входу сброса пересчетной схемы, первый и второй элементы И, первые входы которых и синхровходы всех триггеров объединены и подключены к счетному входу пересчетной схемы, элемент ИЛИ, первый и второй входы которого соединены с выходами соответственно первого и второго элементов И, а выход - с выходом переноса пересчетнай схемы, элемент НЕ, первый управляющий вход и первый управляющий выход, а второй и третий входы первого элемента Иподключены соответственно с прямыми выходами первого и третьего триггеров, второй вход второго элемента И - с прямым выходом второго триггера,Недостатками известной схемы являются узкие функциональные возможности и область применения, заключающиеся в пересчете только в прямом порядке.Цель изобретения - расширение функциональных возможностей и области применения путем обеспечения пересчета также в обратном порядке пересчета,Поставленная цель достигается тем, что пересчетная схема в коде Оибоначчи, содержащая первый, второй и третий триггеры, входы сброса которых объединены и подключены к входу сброса пересчетной схемы, первый и второй элементы И, первые входы которых и синхровходы всех триггеров объединены и подключены к счетномувходу пересчетной схемы, элемент ИЛИ,первый и второй входы которого соединены с выходами соответственно первого и второго элементов И, а выход - с выходом переноса пересчетной схемы, элемент НЕ, первый управляющий вход и первый управляющий выход, а второй и третий входы первого элемента И подключены соответственно к прямым выходам первого и третьеготриггеров, второй вход второго элемента И - к прямому выходу второго триггера, дополнительно содержит первый и второй элементы ЗИ-ИЛИ, элемент 4 И-ИЛИ, выходы которых соединены с 0-входами соответственно первого, второго и третьего триггеров, первую шину выбора оежима работы, соединенную с четвертым входом первого элемента И, с третьим входом второго элемента И, с первыми входами первых структур и первого и второго элементов ЗИ-ИЛИ и с первыми входами первой и второй структур И элемента 4 И-ИЛИ, третий, четвертый, пчтый и шестой элементы И, первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, вторую шину выбора режима работы, второй и третий управляющие входы, второй и третий управляющие выходы, причем выход третьего элемента И соединен с вторым входом четвертого элемента И, с первым входом шестого элемента И, с третьим управляющим выходом и с третьими входами третьих структур И первого и второго элемента ЗИИЛИ и четвертой структуры И элемента 4 ИИЛИ, первый вход четвертого элемента И соединен со счетным входом пересчетной схемы, а выход - с третьим входом элемента ИЛИ, вторая шина выбора режима работы соединена с первыми входами вторых и третьих структур И первого и второго элементов ЗИ-ИЛИ, третьей и четвертой структуры И элемента 4 И-ИЛИ и с первым входом третьего элемента И, инверсный выход первого триггера соединен с четвертым входом третьего элемента И и с третьим входом пятого элемента И, с первым управляющим выходом и с вторыми входами первой структуры И второго элемента ЗИ-ИЛИ) вторых структур И второго элемента ЗИ-ИЛИ и элемента 4 И-ИЛИ, инверсный выход второго триггера соединен с третьими входами третьего элемента И и первой структуры И первого элемента ЗИ-ИЛИ, а инверсный выход третьего триггера - с вторым входом третьего элемента И, с первым входом пятого элемента И и с третьим входом второй структуры И первого элемента ЗИ-ИЛИ, второй вход пятого элемента И соединен с прямым выходом второго триггера, а выход - с первым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый вход пятого элемента И и второй вход шестого элемента И соединены с втооым управляющим входом пересчетной схемы, а первый управляющий вход - с вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с входом элемента НЕ, с вторым входом третьей структуры И второго элемента ЗИ-ИЛИ и с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым управляющим выходом1757098 Хпересчетной схемы, а выход элемента НЕ -с вторыми входами третьей структуры Ипервого элемента ЗИ-ИЛИ и четвертойструктуры И элемента 4 И-ИЛИ, прямой выход первого триггера соединен с вторыми 5входами первой структуры И второго элемента ЗИ-ИЛИ и третьей структуры И элемента 4 И-ИЛИ, прямой выход второготриггера соединен с вторыми входами второй структуры первого элемента ЗИ-ИЛИ, 10первой структуры И элемента 4 И-ИЛИ, прямой выход третьего триггера соединен стретьими входами первой и второй структурИ второго элемента ЗИ-ИЛИ, второй итретьей структур И элемента 4 И-ИЛИ, а первый управляющий вход - с третьим входомпервой структуры И элемента 4 И-ИЛИ,На фиг. 1 представлена функциональная схема при Р = 1; на фиг. 2 - порядокподключения нескольких пересчетных схем 20для наращивания разрядности,Пересчетная схема в коде Фибоначчисодержит О-триггеры 1-3, шину вход 4 сброса, первый 5 и второй 6 элементы И, счетныйвход 7, элемент ИЛИ 8, выход 9 переноса, 25элемент НЕ 10; первый управляющий вход11, первый управляющий выход 12, элементы ЗИ-ИЛИ 13 и 14, элемент 4 И-ИЛИ 15,первую шину 16 вьбора,режима работы,третий 17, четвертый 18, пятый 19 и шестой 3020 элементы И, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 21 и 22, вторую 23 шину выборарежима работы, второй 24 и третий 25 управляющие входы, второй 26 и третий 27управляющие выходы. 35Для наращивания разрядности общейсхемы ряд пересчетных схем обьединяются следующим образом, Выход 9 переносакаждой пересчетной схемы соединяется сосчетным входом 7 последующей пересчетной схемы первый 12 и второй 26 управляющие выходы - соответственно с первым 11и вторым 24 управляющими входами предыдущей пересчетной схемы, а третий управляющий выход 27 - с третьим управляющим 45входом 25 последующего модуля, первый 16и второй 23 шины выбора режима работы, атакже входы 4 сброса обьединяются,Пересчетная схема функционирует следующим образом. 50В исходном состоянии О-триггеры 1-3пересчетной схемы находятся в нулевых состояниях. Для его работы в прямом порядкесчета на первую шину 16 выбора режимаприкладывается единичный логический 55потенциал, а на вторую шину 23 выборарежима - нулевой логический потенциал.На входах первой структуры И первого элемента ЗИ-ИЛИ 13 присутствуют единичнйелогические потенциалы с первой шины 16 выбора режима работы в инверсных выходов первого 1 и второго 2 триггеров, на втором входепервой структуры И второго элемента ЗИ-ИЛИ 14 - нулевой логический потенциал с прямого выхода первого триггера 1, а на вторых входах первой и второй структуры И элемента 4 И-ИЛИ 15 - с прямых выходов соответственно второго 2 и третьего 3 триггеров. По поступлении первого тактового импульса на выходе общей схемы, содержащей три пересчетные схемы, устанавливается код 100000000,Перед поступлением второго тактового импульса на выходе элемента ЗИ-ИЛИ 13 присутствует потенциал логического нуля, на выходе элемента ЗИ-ИЛИ 14 - потенциал логической единицы, а на выходе элемента 4 И-ИЛИ 15 - потенциал логического нуля, Второй тактовый импульс устанавливает на выходе общей схемы код 010000000,Перед поступлением третьего тактовогЬ импульса на выходах элементов ЗИ-ИЛИ 13 и ЗИ-ИЛИ 14 присутствует потенциал логического нуля, а на выходе элемента 4 И-ИЛИ 15 - потенциал логической единицы, так как на первый вход его первой структуры И поступает единичный логический потенциал с первой шины 16 выбора режима работы, на второй вход - с прямого выхода второго триггера 2, а на третий вход - с первого управляющего входа 11. Третий тактовый импульс устанавливает. на выходе общей схемы код 001000000.Перед поступлением четвертого тактового импульса на выходе элемента ЗИ-ИЛИ 13 присутствует единичный логический потенциал, так как на входы его первой структуры И поступают единичные логические потенциалы с первой шины 16 вьсбора режима работы и с инверсных выходов первого 1 и второго 2 триггеров,На выходе элемента ЗИ-ИЛИ 14 присутствует нулевой логический потенциал, так как на третий вход его первой структуры И поступает нулевой логический потенциал с инверсного выхода третьего триггера 3, На выходе элемента ЗИ-ИЛИ 15 присутствует единичный логический потенциал, так как на выходы его второй структуры И поступают единичные логические потенциалы с первой шины 16 выбора режима работы, с инверсного выхода первого триггера . и с прямого выхода третьего триггера 3, Четвертый тактовый импульс устанавливает на выходе общей схемы код 101000000,Перед поступлением пятого тактового импульса на втором, третьем и четвертом входах первого элемента И 5 первой пере- счетной схемы присутствуют единичные логические потенциалы с первой шины 1620 40 выбора режима работы, с прямых выходов первого 1 и третьего 2 триггеров, На выходах элементов ЗИ-ИЛИ 13 и 14 и ЗИ-ИЛИ 15 первой пересчетной схемы присутствуют нулевые логические потенциалы,Пятый тактовый импульс устанавливает на выходе общей схемы код 0001000000. так как тактовый импульс проходит через элементы И 5, ИЛИ 8 и выход 9 переноса первой пересчетной схемы и поступает на счетный вход 7 второй пересчетной схемы, на выходе элемента ЗИ-ИЛИ 13, в котором перед поступлением пятого тактового импульса присутствует единичный логический потенциал, На первом управляющем выходе 12 второй пересчетной схемы и первом управляющем входе 11 первой пересчетной схемы устанавливается нулевой логический потенциал. В этом случае происходит изменение порядка пересчета первой пересчетной схемы, Первая пересчетная схема в шестом и седьмом тактах функционирует аналогично первому и второму тактам, В восьмом такте первая пересчетная схема переходит в нулевое состояние. Т,е. изменение порядка пересчета данной пересчетной схемы в режиме прямого счета происходит в случае изменения состояния первого триг гера 1,последующей пересчетной схемы, В дальнейшем рабата общей схемы в прямом порядке пересчета аналогична описанному,Для работы общей схемы в режиме обратного порядка пересчета на первую шину 16 выбора режима работы прикладывается нулевой логический потенциал, а на вторую шину 23 выбора режима работы, на второй управляющий вход 25 первой пересчетной схемы, на второй 24 и третий 25 управляю. щие входы третьей пересчетной схемы - единичный логический потенциал, В исходном состоянии О-триггеры 1-3 пересчетных схем находятся в нулевых состояниях и на выходе второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 22 и на втором управляющем выходе 26 третьей пересчетной схемы присутствует нулевой логический потенциал, На выходе второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 22 второй пересчетной схемы и на его втором управляющем выходе 26. присутствует единичный логический потенциал, а на выходе второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 22 первой пересчетной схемы - нулевой логический потенциал. На выходе элемента ЗИИЛИ 13 первой пересчетной схемы до поступления первого тактового импульса присутствует единичный логический потенциал, так как на первый, второй и третий входы его третьей структуры поступают единичныелогические потенциалы соответственно с второй шины 23 выбора режима работы, с выхода элемента НЕ 10 и с выхода третьего элемента И 17, на входы которого единичные логические потенциалы поступают с инверсных выходов всех триггеров пересчетной схемы, На выходе второго элемента ЗИ-ИЛИ 14 присутствует нулевой логический потенциал, а на выходе элемента 4 И-ИЛИ 15 - единичный логический потенциал, так как на входах его четвеотой структуры И присутствуют единичные логические потенциалы соответственно с второй шины 23 выбора режима работы, с выхода элемента НЕ 10 и с выхода третьего элемента И 17.На выходах элементов ЗИ-ИЛИ 13 и 4 ИИЛИ 15 второй пересчетной схемы присутствуют нулевые логические потенциалы, на выходе элемента ЗИ-ИЛИ 14 - единичный логический потенциал, так как на входах его третьей структуры И присутствуют единичные логические потенциаль. соответственно с второй шины 23 выбора режима работы, с выхода второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 22 и с выхода третьего элемента И 17, На выходах элементов ЗИ-ИЛИ 13 и 14 и 4 И-ИЛИ 15 третьей пересчетной схемы присутствуют соответственно единичный, нуле. вой и единичный потенциалы аналогично первой пересчетной схеме, Первый тактавый импульс проходит через элементы И 18 и ИЛИ 8 первого и второго пересчетных схем и устанавливает на выходе общей схемы код 101010101. Перед поступлением второго тактового импульса на выходах первого 13 и второго 14 элементов ЗИ-ИЛИ первой пересчетиой схемы присутствует нулевой логический потенциал, а на выходе элемента 4 И-ИЛИ 15 - единичный логический потенциал, так как на выходах его третьей структуры И присутствуют единичные логические потенциалы соответственно с второй шины 23 выбора режима работы, с прямых выходов первого 1 и третьего 3 триггеров.Пересчетная схема в ходе Фибоначчипри прямом и обратном счете представленав табл. 1 и 2,Второй тактовый импульс устанавливает на выходе общей схемь 1 код 001010101 Третий, четвертый и пятый импульсы устанавливают на выходе общей схемы соответственно коды 010010101, 100010101 и 000010101, т,е, происходит пересчет импульсов в коде Фибоначчи в обратном порядке,Перед поступлением шестого тактового импульса на первом входе элемента И 18, третьем управляющем выходе 26 и на выходе второго элемента И СКЛ ЮЧАЮЩЕ Е ИЛИ 22 первой пересчетной схемы присутствуетвходу пересчетной схемы, элемент ИЛИ, первый и второй входы которого соединены с Выходами соответственно первого и второгоэлементоВ И, 3 ВыхоД с ВыхоДОм пе реноса пересчетной схемы, элемент НЕ,первый управляющий вход и первый управляющий выход, второй и третий входы первого элемента И подключень 1 соответственно к прямым выходам первого и третьего 10 триггеров, второй вход второго элемента И- к прямому выхоцу второго триггера, о т л и ч а ю щ а я с я тем, что, с целью расширения функциональных возмокностей и области применения за счет обеспечения обратного 15 порядка пересчета, дополнительно содержит первый и второй элементы ЗИ-ИЛИ, элемент 4 И-ИЛИ, выходы которых соединены с 0-входами соответственно первого,. второго и третьего триггеров, первую шину 20 выбора режима работы, соединенную с четвертым входом первого элемента И, с третьим входом второго элемента ЗИ-ИЛИ, с первыми входами первых структур И первого и второго элементов ЗИ-ИЛИ и с первы ми входамл первой и второй структур Иэлемента 4 И-ИЛИ, третий, четвертый, пятый и шестой элементы И, первый и второй элементы ИСКЛ 10 ЧАЮЩЕЕ ИЛИ, вторую шину выбора режима работы, второй и третий уп равляющие входы, причем выход третьегоэлемента И соединен с вторым входом четвертого элемента И, с первым входом шестого элемента И. с третьим управляющим выходом и с третьими входами третьих 35 структур И первого и второго элементов И ичетвертой структуры И элемента 4 И-ИЛИ, первый вход четвертого элемента И соединен со счетным входбм пересчетной схемы, а выход - с третьим входом элемента ИЛИ, 40 вторая шина выбора режима рабаты соеди-нена с первыми входами вторых и третьих структур И первого и второгоэлементов ЗИИЛИ, третьей и четвертый структур И эле 45 50 единичный логический потенциал, а навтором управляющем входе 24 - нулевойлогический потенциал, На третьем управляющем входе 25 второй перес гетной схемыприсутствует единичный логический потенциал, Шестой тактовый импульс проходитчерез элементы И 17, И 18, ИЛИ 8 л выход 9переноса первой пересчетной схемы ипоступает на счетньй вход 7 второй пересчетной схемы, и на выходе общей схемыустанавливается код 010100101,Седьмой и восьмой тактовые импульсыустанавливают на выходе общей схемы соответственно коды 100100101 и 000100101.Перед поступлением девятого тактового импульса на втором управляющем входе24 и первом входе четвертого элемента И 18первой пересчетной схемы присутствуетединичный логический потенциал.Девятый тактовый импульс устанавливают на выходе общей схемы код101000101,С десятого по четырнадцатые такты работы общей схемы аналогичны его работе спервого по пятый такты. Четырнадцатыйтактовый импульс устанавливает на выходеобщей схемы кад 000000101,.Перед поступлением пятнадцатого тактового импульса на первом 24 и втором 25управляющих входах Втооой пересчетнойсхемы присутствуют единичные логическиепотенциалы соответственно с второго управляющего выхода 26 третьей пересчетнойсхемы и с второго управляющего выхода 27первой пересчетной схемы, а на первом управляющем входе 24 первой пересчетнойсхемы - нулевой логический потенциал, Таким образом, пятнадцатый тактовый импульс устанавливает на выходе общей пересчетной схемы код 010101001, так как тактовый импульс проходит через элементы И 18,ИЛИ 8 и выход 9 переноса первой и второйпересчетных схем и поступает на счетныйвход 7 третьей пересчетной схемы.В дальнейшем функционирование общей пересчетной схемы аналогично описанному,Таким образом, состояние, в котороедолжна устанавливаться данная пересчетная схема после обнуления, определяетсясостоянием предыдущего и последующихпересчетных схем.Формула изобретенияПересчетная схема в коде Фибоначчи,содержащая первый, второй и третий триггеры, входы сброса которых обьединены иподключены к входу сброса пересчетнойсхемы, первый и второй элементы И, первыевходы которых и синхровходы всех триггеров обьединены и подключены к счетному,мента 4 И-ИЛИ и с первым входом третьего элемента И, инверсный выход первого триггера соединен с четвертым входом третьего элемент И и с третьим входам пятого элемент И, с первым управляющим выходом л с вторыми входами первой структуры И перваго элемента ЗИ-ИЛИ и элемента 4 И-И ПИ,инверсный Выход второго триггера с., динен с третьими входами третьего элемента И и первой структуры И первого элемента ЗИ-ИЛ И, а ин версн ый выход третьего триггера соединен с вторым входом третьего элемента И, с первым входом пятого элемента И и с третьим входом второй структуры И первого элемента ЗИ-ИЛИ, второй вход пятого элемента И соединен с прямым выходом второго триггера, а выход - с пермента ЗИ-ИЛИ и четвертой структуры И элемента 4 И-ИЛИ, прямой выход первого триггера соединен с вторыми входами первой структуры И второго элемента ЗИ-ИЛИ и 5 третьей структуры И элемента 4 И-ИЛИ, прямой выход второго триггера соединен с вторыми входами второй структуры первого элемента ЗЛ-ИЛИ и первой структуры И элемента 4 И-ИЛИ, прямой выход третьего триг гера соединен с третьими входами первой ивторой структур И второго элемента ЗИИЛИ, второй и третьей структур И элемента 4 И-ИЛИ, а первый управляющий вход - с третьим входом первой структуры И элемен- Ю та 4 И-ИЛИ,вым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый вход пятого элемента И и второй вхоц шестого элемента И соединены с вторым управляющим входом пере- счетной схемы, а первый управляющий вход - с вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с входом элемейта НЕ, с вторым входом третьей структуры И второго элемента ЗИИЛИ и с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выходпервогоэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первьм управляющим выходом пересчетной схемы, а выход элеь.". цта НЕ - с вторыми входами третьей структуры И первого элеТаблива Прлмой счетВеса разрядов Веса разрядов Такт Такт Такт Беса разрядов е12 3 5 8 13 21 34 55 21 34 55 1 2 3 5 8 13 21 34 55 1 2 3 5 18 13 мод 2 и. 3 и. 2 м,13 Н 3 и.0 0 10 0 1О 00 0 1О 0О а 10 О 1О 0 1О О 10 0 10 О 10 0 1О 0 10 0.1 О 1 г2 03 015 06 17 08, О910 О11 012 113 014 115 О 0 1 б О718 О1920 02,1 О22 123 024 О1 0 1 0 0 1 00 1 О а 1 0 О 1 О О 1.0 0 0 1 О 0 1 О 0 1 0 0 1 О 0 1 О 0 ао 1 0 0 1 0 0 1 0 1 1 0 1 1 О 1 1 0 1 0 О 0 .0 О 0 0 1 О 1 0 Оа О 1 0 О 1 0 О 1 О 0 1 27 28 29 3000000 00000 10000 01000 О 7000 00.100 00100 10100 00010 О О О 0.1 1 О О г О 01010 01010 00001 ОООО0001 О 001 01001 00101 00101 10101 00000 О 0:0 О 0ОООО О 1 О О О О 1 О О О 00100 00100 гагоо ОО 010 00010 О О О 0 0 0 О О О а о о 0 0 0 0 О 0 0 О О 0 О О О О 0 0 0 0 0 0 0 О О 0 а о о 0 О О О 0 О 0 О 0 О а О О О О О О О О О 0 0 1 О 0 32 ОО ЗЗ 10в35 10 36 0 37 00 38 10 39 ОО 40 10 41 01 42 00 43 10 44 01 45 00 46 10 47 00 48 10 49 01 50 ОО 51 10 52 00 53 1;.О 54 01 55 00 56 10 57 0 58 00 59 1060 00 6 10 0010 101 О 1010 ОООО ОООО ОООО 1000 1000 0100 0100 0 г оа0010 001 О 0010 1010 1010 0001 0001 0001 1001 1001 0101 0101 0101 ОООО оооо ОООО 1000 .1 О О 0 0100 0100 щ 1 О 0 1 0 0О 0 1 0 О 1 0 О 1 0 0 1 0 00 0 1 О 0 1 .0 0 1 О 0 1 0 0 1 0 0 1 О, О 1 О 00 О 1 О 0 1 0 0 1 0 0 1 О 62 0101 О 063 00001 а64 10 001 О.65 а 1 о о о.66 00101 067 10101 а68 ООООО 169 10000 170 01000 170 00100 172 10100 173 0001074 10010 175 01010 1.76 ааааа а77 10000 О78 0.100079 00100 080 10100 08 00010 О82 10010 083 01010 084 ОООО г о85 аоог а86 01001 087 00101 О88 Ого а89 00000 О90 ОООО О1757098 Таблица 2 Обратный сцет Г Такт Веса разрядовТ;1 кт Такт Веса разрялов Веса, разрядов г13 21 34 55 1235813 21 34 55 1 34 55 2 3 5 8 13 2 1.2 3 1 мод 2 м, 3 и,2 м. 3 м 3 м. гггггг( ггг Арутюннтал СоставительТехред М.Мор ектор С,.Юско Редактор В, а каз 3099 Тираж ВНИИПИ Государственного комитета 113035, Москва, ЖПодписноетениям и открытиям приская наб 4/5 изоб5, Ра.у НТ ССС т "Патент", г, Ужгород, ул.ГагР 10 Производственно-издательский комб 0 2 3 5 6 8 8 10 11 12 13 14 15 16 7 18 19 20 21 22 23 24 25 26 27 28 29 30г 000 1 О 001 010 100 000 010 10 0 ООО 101 001 010 100 ООО 010 100 000 101 001 010 100 000 101 00 01 0 100000 010 100 000 01 000 010 01 О 010 010 010 100 100 1 ОО 000 000 000 000 000 101 101 1 О 001 001 001 001 001 010 010 010 00 010 100 1 ОО 100 О О О 0 О О 31 1 О 1 32 1 0 1 33 0 1 34 1 0 1 35 0 Т 360 1 37 О 1 38 1 0 1 39 1 О 1 "0 0 1 4 Т 1 0 1 42 о 1 43 0 1 44 0 О 1 45 0 О 1 46 О 0 1 47 0 0 1 48 0 01 49 0 0 1 50 О 0 1 51 0 0 1 52 ОО 53 О 0 1 54 0 О 1. 55 0 0 1 56 О 0 1 57 0 О 1 58 О О59 о о 1 бо 0 0 1 61
СмотретьЗаявка
4801575, 11.03.1990
ЕРЕВАНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. К. МАРКСА
МКРТЧЯН СЕНИК ОГАНЕСОВИЧ, АРУТЮНЯН ВААН ШАВАРШОВИЧ, АРУТЮНЯН САМВЕЛ ГАРУШЕВИЧ
МПК / Метки
МПК: H03K 23/48, H03K 23/56
Метки: коде, пересчетная, схема, фибоначчи
Опубликовано: 23.08.1992
Код ссылки
<a href="https://patents.su/7-1757098-pereschetnaya-skhema-v-kode-fibonachchi.html" target="_blank" rel="follow" title="База патентов СССР">Пересчетная схема в коде фибоначчи</a>
Предыдущий патент: Управляемый делитель частоты следования импульсов
Следующий патент: Устройство синхронизации фаз двух генераторов
Случайный патент: Устройство для поштучной выдачи плоских деталей