Калибратор фазы
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1647449
Автор: Назаренко
Текст
(51)5 6 01 й 25/ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР САНИЕ ИЗСБРЕТЕ РСКОМ(54) (57) ль ую вос ни од(21) 4499244/2 (22) 01.07,88 (46) 07.05,91, Б (72) В,И.Назар (53) 621.317.2 ( (56) Авторское М 1226338, кл,юл. М 1 88,8) сидеелсто ССС 6 01 В 25/04, 1984. аОЮЮЙФ 1 Н 1 В- Пйдн ,еиБЛЙОтЕ АЛИБРАТОР ФАЗЫИзобретение относится к ой технике и позволяет по частоту, уменьшить дроизведения фазовых сдв астотах и нелинейные и ых сигналов, Калибр фазоизмерцвысить рабоскретностьгав на верхкажения выатор фазы1647449 содержит задающий генератор 1, регистры 2, 6, 10 хранения управляющих кодов, блок 3 управления, вычислительный блок 4, ключ 5, адресный счетчик 9, шину 39 управления, шину 41 данных, шийу 40 адреса, два идентичньа канала 7, 8 формирования выходных сигналов, Каждый из каналов содержит циклический счетчик 11, регистры 12, 35, 38 управляющих кодов, дополнительный адИзобретение относится к фазоизмериельной технике и может быть использовано в усройствах для формирования вшироом диапазоне частот двчх инуоонных периодических напряжений произвольной формы и воспроизведения точныхфазовых сдвигов между ними,Цель изобретения - расширение частотного диапазона,На фиг, 1 приведена структурная с; яма 1.;устройства; на фиг. 2 - структурная с,:емаблока управления; на фиг, 3 - струк.урнаясхема вычислительного блока,УстГойгтв "Гв 1 .кит ":аде Оиа,-ератор 1, регистр 2 хранения управляющих 15кодов, блок 3 управления, вычислителынь иблок 4, ключ 5 регистр 6 хранения управляющих кодов, два идентичных канала 7 и 8формирования выходных сигналов, адресный счетчик 9, регистр 10 хранения управляющих кодов, циклический счетчик 11регис гр 12 хранения управляющивдовдополнительный адресный счетчик 13, коммутатор 14 синхроимпульсов, последовательный регистр 15, коммутатор 16 25синхроимпул ьсов, последовательньй регистр 17, коммутатор 18 синхроимпульсов,последовательный регистр 19, коммутатор20 синхроимпульсов, коммутаторы 21 - 24адреса, оперативные запоминающие устройства (ОЗУ) 25 - 28, параллельные регистры 29 - 32 синхронизации, цифроаналоговыйпреобразователь (ЦАП) 33, перестраиваемыйфильтр 34 нижних частот, регистр 35 хранения управляюших кодов, усилитель 36 мощности, управляемый аттенюатор 37, регистр38 хранения управляющих кодов, шину упавления фУ) 39 шину адре а ША) 40 ишину данных (ШД) 41,При этом выход генератора 1 соединен 40через ключ 5 с тактовыми входами счетчика9 и счетчика 11, имеющего в выходов, щ -число параллельных каналов, а также с первыми входами всех коммутаторов 14, 16, 18и 20; первый из в выходов счетччлка 11 соединен с тактовым входом счетчика 13 и вторесный счетчик 13, последовательные регистры 15, 17, 19, коммутаторы 14, 16, 18, 20 синхроимпульсов, коммутаторы 21-24 адреса, оперативные запоминающие устройства 25-28, параллельные регистры 29-32 синхронизации, цифроаналоговый преобразователь 33, перестраиваемцй фильтр 34 нижних частот, усилитель 36 мощности, управляемьй аттенюатор 37. 3 ил,рым входом коммутатора 14, а каждый из остальных тего выходов соединен с тактовым входом соответствующего одного иэ гпрегистров 15, 17 и 19 и с вторым входом соответствующего одного иэ гп коммутаторов 14, 16, 18 и 20, выход первого разряда счетчика 13 соединен с информационным входом регистре 15, выход первого разряда каждого предыдущего из гпрегистров 15, 17 и 19, кроме последнего, соединен соответственно с информационным входом каждого последующего, все выходы счетчика 13 и каждого из щрегистров 15, 17 и 19 соепены с первыми группами входов коммутатсров 21 - 24 соответственно, вторые группы входов которых соединены между собал и с выходами младших разрядов счетчика 9, а выходы каждого из коммутаторов 21 - 24 соединены с младшими адресными входами соответствующих ОЗУ 25 - 28, старшие адресные входы которых соединены между собой и с вь 1 ходами старших разрядов счетчика 9, выходц каждого ОЗУ 25 - 28 соединены с инфсрмациоными входами соответствующего одного из в регистров 29 - 32, тактовые входы которых соединены с выходами соответствующих коммутаторов 14, 16, 18 и 20, выходы регистров 29 - 32 соединены с соответствующими входами ЦАП 33, выход которого соединен с входом фильтра 34, вход усилителя 36 подключен к выходу фильтра 34, а выход через аттенюатор 37 соединен с выходом устройства; упоавляющий вход генератора 1 соединен с выходом регистра 2, управляющий вход ключа 5 соединен с выходом регистра 6; вход установки счетчика 9 соединен с выходом регистра 10; входы установки счетчика 11 и дополнительного счетчика 13 соединены с выходами регистра 12; вход управления фильтра 34 соединен с выходом регистра 35; вход управления аттенюатора 37 соединен с выходом регистра 38,Вычислительный блок 4 и блок 3 управления соединены между собой через ШУ 39, ША 40 и ШД 4" все информационные входырегистров 2, 6 и 10, а также ОЗУ 25 - 28 и регистров 12, 35 и 38 обоих каналов 7 и 8 соединены через ШД 41 с вычислительнымблоком 4, а их управляющие входы - с соответствующими управляющими выходами блока 3 управления. Управляющие входы коммутаторов 14, 16, 18 и 20 и коммутаторов 21 - 24 обоих каналов 7 и 8 соединены между собой и с соответствующими выходами блока 3 управления.Блок 3 управления (фиг. 2) содержит дешифратор 42 адреса, логические элементы И 43.1 - 43.20, регистр 44 хранения, буферный регистр 45, блок 46 индикации, панель 47 управления, формирователь 48 сигнала "Запрос прерывания". Входы дешифратора 42 подключены к ША 40, а выходы - к первым входам элементов И 43,1 - 43.20, вторые входы которых соединены с ШУ 39, выход элемента И 43.1 соединен с входом разрешения записи регистра 44, информационные входы которого соединены с ШД 41, Выходы элементов И 43,2 - 43.18 и выход регистра 44 являются выходами блока 3 управления, выход элемента И 43.19 соединен с входом разрешения чтения регистра 45, выходы которого соединены с ШД 41 устройства, а информационные входы - с выходами панели 47, управляющий выход которой соединен с управляющим входом формирователя 48, выход которого соединен с ШУ 39; выход элемента И 43.20 соединен с входом разрешения записи блока 46 5 10 15 20 25 30 индикации, информационные входы которого соединены с ШД 41, 35Вычислительный блок 4 (фиг. 3) содержит микропроцессорный модуль 49, постоянный запоминающий узел (ПЗУ) 50, схему 51 управления и запоминающий оперативный узел (ЗОУ) 52; адресные выходы микро процессорного модуля 49 соединены с адресными входами ПЗУ 50, схемы 51 управления, ЗОУ 52 и ША 40 устройства, информационные входы/выходы микропроцессорного модуля 49 соединены с выходами ПЗУ 50, с 45 входами/выходами ЗОУ 52 и с ШД 41 устройства; управляющие входы схемы 51 управления соединены с ШУ 39 устройства (с линиями "Запись" и "Чтение" ), а ее управляющие выходы - с управляющими входами 50 ПЗУ 50 и ЗОУ 52; вход "Запрос прерывания" микропроцессорного модуля 49 соединен с линией "Запрос" ШУ 39 устройства; выходы "Запись" и "Чтение" микропроцессорного модуля 49 соединены с соответствующими 55 входами схемы 51 управления и соответствующими линиями ШУ 39 устройства.Устройство работает следующим образом,В блок 3 управления (с панели 47) вводят параметры, синтезирующих выходных сигналов - вид формы сигналов, значения их частоты, амплитуд первой и высших гармоник (для синусоидальной формы), значения начальных фаз всех гармоник (для синусоидальной формы.)По сигналу "Запрос прерывания", формируемому в блоке 3 управления, вычислительный блок 4 считывает из регистра 45 блока 3 управления введенную информацию и анализиру Ет ее. По результатам анализа определяются и формируются код выключения ключа 5 и управляющие коды установки необходимого значения частоты генератора 1, установки соответствующей полосы пропускания фильтра 34 и требуемого ослабления аттенюаторов 37, Эти коды по ШД 41 пересылаются соответственно в регистры 6, 2, 35 и 38 из вычислительного блока 4 с помощью блока 3 управления, в котором дешифрируются поступающие в него по ШД 40 коды адресов соответствующих регистров 2, 6, 10, 12, 35 и 38, формируются и подаются на их управляющие входы сигналы разрешения записи информации, При этом выключается ключ 5, устанавливаются требуемые значения частоты генератора 1, устанавливается соответствующая полоса пропускания фильтра 34 и устанавливаются необходимые значения ослабления аттенюаторов 37, На четвертом выходе блока 3 управления устанавливается потенциал, обеспечивающий включение коммутаторов 21 -24 в режим передачи на входы ОЗУ 25 - 28 сигналов младших разрядов счетчика 9, После этого сначала на ШД 41 вычислительный блок 4 устанавливает код установки счетчика 9 в состояние, соответствующее адресу первых ячеек ОЗУ 25 - 28, затем на ША 40 устанавливается адрес регистра 10, по которому блок 3 управления формирует на одиннадцатом выходе сигнал разрешения записи, поступающий на управляющий вход регистра 10 и разрешающий запись в него информации, Далее вычислительный блок 4 устанавливает на ШД 41 информацию, которую необходимо занести в первую ячейку ОЗУ 25, а на ША 40 устанавливается адрес этого ОЗУ, по которому в блоке 3 управления формируется на соответствующем выходе сигнал разрешения записи информации в ячейку этого ОЗУ 25 - 28,В такой последовательности записывается информация, соответствующая дискретным значениям выходного сигнала с требуемыми параметрами во все ячейки ОЗУ 25 - 28 каждого канала, количество которых соответствует числу отсчетов сигнала на его периоде.Вследствие ограниченности быстродействия используемых цифровых микросхем количество участков аппроксимации синтеэируемого сигнала на высоких частотах обычно не превышает значения 12 - 24, В связи с этим целесообразно для упрощения устройства формировать текущий адрес используемых ячеек памяти ОЗУ 25 - 28 либо с помощью счетчика 9 (на нижних частотах, когда требуется обеспечить малый дискрет задания фазовых сдвигов и точное воспроизведение формы сигнала), либо с помощью соединенных цепочкой дополнительного счетчика 13 и регистров 15, 17 и 19 (на высоких частотах).Поэтому, если введенное значение частоты превышает значение, соответствующее границе раздела диапазонов низких и вь.соких частот данного устройства, вычислительный блок 4 выключает счетчик 9 путем формирования и записи в регистр 10 кода установки младших разрядов счетчика 9 в нулевые, а старших разрядов - в нулевые или любые другие фиксированные состояния. На четвертом выходе блока 3 управления устанавливается потенциал, переключающий в обоих каналах коммутаторы 21 - 24 в режим передачи на адресные входы ОЗУ выходных сигналов дополнительногоо счетчика 13 и регистров 15, 17 и 19. а коммутаторы 14, 16, 18 и 20 - в режим передачи выходных импульсов счетчика 11.Для уменьшения дискретности воспроизведения фазового сдвига в устройстве предусмотрена возможность дополнительно изменять фазовые сдвиги между сигналами путем управления начальными кодовыми состояниями счетчиков 11 и счетчиков 13 в обоих каналах 7 и 8, Использование регистров 15, 17 и 19 обеспечивает автоматически соответствие их начальных кодовых состояний кодовому состоянию счетчика 13 после прохождения счетных импульсов в течение первого периода синтезируемого сигнала, Управление начальными состояниями счетчиков 11 и 13 осуществляется с помощью регистра 12. После программирования ОЗУ 25 - 28 и установки начальных состояний счетчиков 11 и 13 в регистр 12 обоих каналов записываются нулевые коды (кодй, не препятствующие работе счетчиков 11 и 13 обоих каналов), в регистр 6 записывается код, включающий ключ 5, С момента включения ключа 5 на тактовый вход счетчика 11 начинают поступать импульсы с генератора 1,Появляющиеся поочередно на выходах счетчика 11 сигналы поступают на тактовые входы счетчика 13 и регистров 15, 17 и 19 и изменяют их кодовые состояния. Текущие коды счетчика 13 и регистров15, 17 и 19 через коммутаторы 21 - 24 поступают на младшие адресные входы соответствующих ОЗУ 25 - 28, на старших входах которых установлен неизменный код старших разрядов счетчика 9, который удерживается кодом установки счетчика в это состояние, записанным и хранящимся в регистре 10. По текущему адресу считывается10 содержимое ячеек памяти ОЗУ 25 - 28 исинхронно, для устранения неизбежнойасинхронности извлечения содержимогоэтих ячеек, переписывается в регистры 29 -32 теми же тактовыми импульсами, которые15 поступают на счетный вход счетчика 9, формирующего этот текущий адрес памяти.Цифровая информация с выходов регистров29 - 32 поступает на входы цАП 33, где онапреобразуется в аналоговый сигнал, кото 20 рый затем фильтруется фильтрами 34, усиливается усилителем 36 и поступает черезаттенюатор 37 на выход устройства. Аналогично работает и второй канал устройства.При введении значения частоты выход 25 ных сигналов, соответствующего диапазонунижних частот устройства, вычислительныйблок 4 после программирования ОЗУ 25-28обоих каналов записывает в регистры 12 кодустановки нулевых начальных кодовых со 30 стояний счетчиков 11 и 13 обоих каналов, Начетвертом выходе блока 3 управления сохраняется тот же потенциал, что и при программировании ОЗУ, Затем в регистр 10записывается нулевой код, не препятствую 35 щий работе счетчика 9, а в регистр 6 заносится код включения ключа 5. В этом случаетекущий адрес ячеек памяти формируетсясчетчиком 9, а на входы синхронизации регистров 29 - 32 поступают через коммутато 40 ры 14, 16, 18 и 20 обоих каналов 7 и 8.тактовые импульсы с выхода ключа 5,При любом изменении параметров выходных сигналов устройства в блоке 3 управления формируется сигнал "Запрос45 прерывания", по которому выполняются всеописанные подготовительные операции иосуществляется перепрограммированиеОЗУ обоих каналов.Преимуществом предлагаемого калиб 50 ратора фазы является повышение рабочейчастоты, уменьшение дискретности воспроизведения фазовых сдвигов на верхних частотах, уменьшение нелинейных искаженийвыходных сигналов,55Формула изобретения Калибратор фазы, содержащий блок управления и вычислительный блок, соединенные между собой шиной адреса, шиной данных и шиной управления, задающий ге 1647449 1010 25 30 35 40 45 50 55 нератор и регистр хранения управляющих кодов задающего генератора, выход которого подключен к входу задающего генератора, информационный вход - к шине данных, а упрэвляюший вход - к выходу блока управления, управляющему регистром, хранения управляющих кодов задающего генератора, адресный счетчик и два идентичных канала, каждый из которых содержит управляемый аттенюатор, выход которого является выходом канала, регистр хранения управляющих кодов управляемого аттенюатора, выход которого подключен к управляющему входу управляемого аттенюатора, информационный вход - к шине данных, э управляющие входы регистров хранения управляющих кодов управляемых аттенюаторов - к выходам блока управления, управляющим регистрами хранения управляющих кодов управляемых аттенюаторов, оперативное запоминающее устройство, параллельный регистр синхронизации и цифроаналоговый преобразователь, первый вход которого подключен к выходу параллельного регистра синхронизации, информационный вход которого подключен к выходу оперативного запоминающего устройства, управляющие входы оперативных запоминающих устройств обоих каналов подключены к выходам блока управления,. управляющим оперативными запоминающими устройствами, отл и ч а ю щ и й с я тем, что, с целью расширения рабочего диапазона частоты, в калибратор фазы ведены ключ и регистр хранения управляющих кодов ключа, выход которого подключен к управляющему входу ключа, информационный вход - к шине данных, а управляющий вход - к выходу блока управления, управляющему регистром хранения управляющих кодов ключа, регистр хранения управляющих кодов адресного счетчика, выход которого подключен к входу установки адресного счетчика, информационный вход - к шине данных, а управляющий вход - к выходу блока управления, управляющему регистром хранения управляющих кодов адресного счетчика, в каждый канал дополнительно введены циклический счетчик, дополнительный адресный счетчик, регистр хранения управляющих кодов счетчиков, выход которого подключен к установочным входам циклического счетчика и дополнительного адресного счетчика, информационные входы регистров хранения управляющих кодов счетчиков подключены к шине данных, а управляющие входы - к выходам блока управления, управляющим регистрами хранения управляющих кодов счетчиков, усилитель мощности, выход которого подключен к входу управляемого аттенюатора, перестраиваемый фильтр низкой частоты, выход которого подключен к входу усилителя мощности, а вход - к выходу цифроаналогового преобразователя, регистр хранения управляющих кодов перестраиваемого фильтра низкой частоты, выход которого подключен к управляющему входу перестраиваемого фильтра низкой частоты, информационные входы регистров хранения управляющих кодов перестраиваемыхфильтров низкой частоты подключены к шине данных, а управляющие входы - к выходам блока управления, управляющим регистрами хранения управляющих кодовперестраиваемых фильтров низкой частоты,п 1 коммутаторов синхроил 1 пульсов, гппоследовател ьн ых регистров, п 1 коммутато ров адреса, воперэтивнь,х запоминающих устройств и тпараллельных регистров синхронизации, причем выход задающегогенератора через ключ подключен к тактовому входу адресного счетчика, к первым входам коммутаторов синхроимпульсов и тактовому входу циклического счетчика обоих каналов, в каждом из каналов первый из гп выходов циклического счетчика подключен к тактовому входу дополнительного адресного счетчика и к второму входу первого коммутатора синхроимпульсов. а каждый из остальных гпвыходов циклического счетчика подключен к тактовому входу соответствующего последовательного регистра и к второму входу соответствующего коммутатора синхроимпульсов, выход первого разряда дополнительного адресного счетчика подключен к информационному входу первого последовательного регистра, выход первого разряда каждого последовательного регистра, кроме последнего, подключен к информационному входу последующего последовательного регистра, выходы дополнительного адресного счетчика подключены к первой группе входов первого коммутатора адреса, выходы каждого последовательного регистра подключены к первой группе входов соответствующего, начиная с второго, коммутатора адреса, выход каждого из коммутаторов синхроимпульсов подключен к тактовому входу соответствующего параллельного регистра синхронизации, выходы которых подключены к входам цифроаналогового преобразователя, а входы п 1-1 параллельных регистров синхронизации - к выходам щсоответствующих оперативных запоминающих устройств, младшие адресные входы оперативных запоминающих устройств подключены к выходам соответствующих коммутаторов адресов, а старшие адресные входы оперативных запоминающих устройств обоих каналов подключены кстаршим разрядам адресного счетчика, младшие разряды которого подключены к второй группе входоа коммутаторов адресов обоих каналов, управляющие входы коммутаторов синхроимпульсов и коммутаторов адресов обоих каналов объединены и подключены к выходу блока управления, управляющему коммутаторами синхроимпульсов и коммутаторами адресов каналов, управляющие входы воперативных запоминающих устройств обоих каналов подключены к выходам блока управления, 5 управляющим оперативными запоминающими устройствами обоих каналов, а информационные входы - к шине даннь 1 х,1647449 едактор А, Шандор л Корректор М. Шаро оиэводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 Составитель А, Орл Техред М.Моргента Заказ 1396 Тираж 423 ВНИИПИ Государственного комитета по и 113035, Москва, Ж, рете шск Подписноеям и открытиям при ГКНТ СССРнаб 4/5
СмотретьЗаявка
4499244, 01.07.1988
ПРЕДПРИЯТИЕ ПЯ А-1490
НАЗАРЕНКО ВИТАЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G01R 25/04
Метки: калибратор, фазы
Опубликовано: 07.05.1991
Код ссылки
<a href="https://patents.su/7-1647449-kalibrator-fazy.html" target="_blank" rel="follow" title="База патентов СССР">Калибратор фазы</a>
Предыдущий патент: Кодоуправляемый фазовращатель
Следующий патент: Способ преобразования параметров трехэлементных двухполюсников
Случайный патент: Тензометр