Троичный счетный триггер

Номер патента: 864503

Автор: Саакян

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕНИЯИ АВТОРСКОМУ СВ ЕТЕЛЬСТВУ м 864503 Севз СоветскихСоциалистическихРеспублик(61) Дополнительное к авт. свид-ву(22) Заявлено 240779 (21) 2816320/18-21 рЦм, кл,з с присоединением заявки Нов Н 03 Х 3/29 Государственный комитет СССР но деаам изобретений н открытий(71) заявител Ый СЧЕТНЫИ ТРИГГЕР 4) Изобретение относится к многознач" ным потенциальным логическим элементам с пространственным представлением (К-Фаэное кодирование, К-значной) информации, в частности к счетным накапливающим по модулю .триггерам в интегральном исполнении.Известен 1-К-триггер, содержацнй ведущую и ведомую части, каждая из которых состоит из переключателей тока верхнего, среднего н нижнего уровней, два источника тока, источники четырех опорных напряжений и входные эмиттерные повторители )1)Недостатком устройства являются 15 узкие Функциональные .возможности.Известен триггер, содержащий ведущую и ведомую части и в каждой из ннх переключатели тока верхнего и нижнего уровней, в том числе первый перек лючатель тока ПТ 1 верхнего уровня, обеспечивающий работу в режиме само- удержания ведуцей части, коллектор каждого. транзистора, в которои через эмиттерный повторитель (ЭП) подключен к одному выходу части и оттуда через делитель напряжения на резисторах соединен взаимно с базой другого эмиттерно-связанного транзистора ПТ 2 верхнего уровня, обеспечивающий прием (от 30,ведущего) информации ведомой части,базы транзисторов которых соединен сбазами транзисторов ПТ 1 соответственно, а коллекторы с базами транзисторов ЭП выходов ведомой части соответственно ПТЗ нижнего уровня ведомойчасти, обеспечивающий работу в режиме самоудерживания ведомой части, коллекторы каждого транзистора в котором соединены с базой транзистора ЭП одного выхода ведомой части, а, база через делитель напряжения подключе"на к эмиттеру транзистора ЭП другоговыхода ведомой части, ПТ 4 нижнегоуровня ведуцей части, базы транзисторов которого соединены с базамитранзисторов ПТЗ соответственно, а коллекторы - с эмиттерами транзисторов ПТ 5 и ПТб верхнего уровня соответственно, базы информационного транзистора в одном из которых подключен к входу К , а в другом из которых " ко входу -1. Ведущая часть снабжена дополнительным транзистором, коллектор которого соединен с эмиттерами транзисторов ПТ 1, а эмиттер - с эмитт терами транзисторов ПТ 4,ведомая часть снабжена дополнительным транзистором, коллектор которого соединен с эмиттерами транзисторов ПТ 2, а эмит-.,тер - с эмиттерами транзисторов ПТЗ, базы дополнительных транзисторов через согласователь логического уровня подключен к входам СВЯ устройства (2 ).Недостатком данных устройств яв,ляются узкие функциональные возможности, отсутствие воэможности работы для К-основания считывания, отличного от 2-х.Цель изобретения - расширение функциональной воэможности устройства. Для достижения поставленной цели в троичном счетном триггере с пространственным представлением (К-фазное, кодирование К-значной инФормации), содержащем ведущую и ведомую части, каждая иэ которых состоит из переключателей тока верхнего и нижнего уровней, источника тока в эмиттерных це. - пях переключателей токов нижнего уровня, входные эмиттерные повторители управляющих сигналов, все переключатели тока выполнены каждый на 3-х эмиттерносвяэанных транзисторах, без учета транзисторов, базы которых непосредственно или через согласователь логического уровня подключены к установочным (Яо, Я, Я, К)входам, и к управляющему Т-входу, где база каждого транзистора в первом переключателе тока верхнего уровня ведущей части через делитель напряжения подключена к эмиттеру транзистора одного эмиттерного повторителя выходов ведущей части, а коллектор через диоды Шотки соединен с базами транзисторов эмиттерных повторителей других двух выходов ведущей части,базы транзисторов второго переключателя тока вер него уровня в ведомой части соответственно соединены с базами транзисторов первого переключателя тока, база каждого транзистора третьего переключателя -тока нижнего уровня ведомой части через делитель напряжения подключена к эмиттеру транзистора эмиттерного повторителя одного ЭП одного выхода ведомой части, а коллектор через диоды Шотки соединен с базами транзисторов эмиттерных повторителей других двух выходов ведомой части, базы транзисторов четвертого переключателя тока нижнего уровня ведущей части соответственно соединены с базами транзисторов третьего перек. лючателя тока, коллекторы транзисторов в четвертом переключателе тока, базы которых через делители напряжения соответственно подключены к выходам ведомой части 0, О, Оо, соединены соответственно с эмиттерами транзисторов пятого, шестого и седьмого переключателей токов верхнего уровня ведущей части, базы первых транзисторов в пятом, шестом и седьмом переключателях тока подключены к информационномувходу Х 2 триггера, базы вторых транзисторов подключены к информационному входу Х триггераРбазы третьих транзисторов подключены к внутрисхемному источнику опорного напряжения Е , коллекторы транзисторов в первом переключателе тока, базы которых соответственно подключены к выходам Р 2, Р,(, Р , соединены с коллекторами эмиттерно-связанных в первом переключателе тока транзисторов, базы которых подключены соответственно к установочным входам Я 2, Я,(, Яо, которые соответственно соединены с коллекторами первого,второго и третьего транзисторов в седьмом переключателе тока, коллекторы 15первого, третьего и второго транзисторов соответственно в пятом, шестом и седьмом переключателях тока соединены между собой, коллекторы второго, первого и третьего транзисторов соответственно в пятом, шестом и 20 седьмом переключателях тока соединены между собой, коллекторы третьего, второго и первого транзисторов соответственно в пятом, шестом и седьмом переключателях тока соединены между собой, коллекторы транзисторов второго переключателя тока, базы транзисторов которых через делители напряжения подключены к выходам ведущей части Г , Г, Г,соединены с коллек.торами трайзисторов третьего переключателя тока, базы которых через делитель напряжения соединены,соответственно с выходами ведомой части о ф( 2 выходы ч р ч( ф ведомой 35 части подключены к выходам устройва.На чертеже представлена принципиальная электрическая схема предложенного устройства.Устройство содеожит ведущую и ведомую части, каждая снабженная 3-мявыходами Г(и 00 Чусоответствейно. Выходы ведомойчасти Оо, 0, 0 подключены к выходам устройства. Опорные напряжения 4 ПТ верхнего и нижнего уровня обозначены как Еп,( и Ер. Некоторыеопорные напряжения явно не выделяются,так как они организованына резисторных делителях между выдр ходами Роф Р 1 ф Р 2 ф (оф О,( 2 и шиной питания - Е. База 3-х эмйттерносвязанных транзисторов 1-3 в первомпереключателе тока (ПТ 1) верхнего,уровня, обеспечивающем режим самоудерживания ведущей части, и базыэмиттерно-связанных транзисторов4-6 в ПТ 2 верхнего уровня, обеспечивающем режим приема информации (отведущей) ведомой части, через делители напряжения на резисторы 7 и 8 И 9 и 10,11 и 12 подключены к выходам ведущей части Г, ,Г соответственно, Базы 3-х транзисторов 13"15 вПТ 4 нижнего уровня, обеспечивающемрежим приема информации ведущей час-,Ы ти, и базы 3-х транзисторов 16-18в ПТЗ нижнего уровня, обеспечивающем режим самоудерживания ведомой части, через делители напряжения на резисторах 19 и 20, 21 и 22, 23 и 24 подключены к выходам ведомой части Я, О(, Яо соответственно. Синхронизирующий Т вход устройства подключен к базе транзистора 25 эмиттерного повторителя (ЭП) . В эмиттер-, ную цепь транзистора ЭП включены последовательно два резистора 26 и. 27 и генератор тока (ГТ) на транзисторе 28. Точка между резисторами 26 и 27 ЭП подключена к б-зе дополнительного транзистора 29, обеспечивающего переключение режима ведущей части, коллектор которого соединен с эмитте рами транзисторов 1-3 в ПТ 1, а эмиттер транзистора 29 соединен с эмиттерами транзисторов 13-15 в ПТ 4 и.через ГТ- с шиной питания -Е. Точка между резистором 27 и транзистором ГТ 20 28 подключена к базе дополнительного транзистора 30, обеспечивающего переключение режима ведомой части, коллектор которого соединен с эмиттерами транзисторов 4-6 в ПТ 2, а эмиттер транзистора 30 соединен с эмиттерами транзисторов 16-18 в ПТЗ и через ГТ- с шиной питания -Е. В коллекторной це. пи транзистора 13 в ПТ 4, база которого через делитель напряжения подключена к выходу 0 включен ПТ 5 на транзисторах 31-33. В коллекторной цепи транзистора 14 в ПТ 4, базы которого через делитель напряжения подкюпочены к выходу О,включен ПТ 6 на транзисторах 34-36. В коллекторной цепи транзисторов 15 в ПТ 4, база которого через делитель напряжения на резисторах 21, 22 подключена к выходу 0 включен ПТ 7 на транзисторах 37-39.Нумерация транзисторов в ПТ 5, ПТ 6, 40 ПТ 7 произведена нарастанием слева нап-. раво. Базы первых слева транзисторов 31,34,37 в ПТ 5 ПТ 7 подключены к входу Х устройства для приема инФормации второй Фазы входного операнда. Ба эы вторых слева транзисторов 32, 35, 38 в ПТ 5, ПТ 6, ПТ 7 .подключены к входу Х 4, для приема инФормации первой Фазы входного операнда, Базы последних слева транзисторов 33, 36, 39 подключены к источнику Ев. Коллектор второго слева транзистора 32 в,ПТ 5 соединен с коллектором первого слева транзистора 34 в ПТб. Коллектор третьего слева транзистора 33 в ПТ 5 соединен с коллектором второго слева транзистора э 5 35 в ПТб и с коллектором первого слева транзистора 37 в ПТ 7. Коллектор последнего слева транзистора 36 в ПТб соединен с коллектором второго слева транзистора 38 в ПТ 7, Коллектор пер- щ вого слева транзистора 31 в ПТ 5 соединен с коллектором последнего слева транзистора 36 в ПТ 6. Коллектор последнего слева транзистора 39 в ПТ 7- .соединен с коллектором первого слева ранэистора 34 в ПТ 6, Базы выходныхранэисторов 40-45 соответственно через резисторы 46-51 подключены к общей шине, а эмнттеры - к выходам ведущей части Р , Г, Р и ведомой части Я, р, Я соответственно.оПТ 1 снабжен .дополнительно тремя , эмиттерносвяэанными транзисторами 5254, базы которых подключены соответственно к асинхронно-установочнымвходам Я , Я, Я о устройства, К. асинхронно-установочнйм входам подключенытакже базы транзисторов 55-57, эмиттерносвяэанные с транзистором 25 вЭП, база которого подключена к входуустройства. Коллектор транзистора 54в ПТ 1, база которого подключена квходу Б , коллектор транзистора 3 вПТ 1, база которого через делитель напряжения на резисторах 11, 12 подключе"на к выходу Гои коллектор транзистора 39 в ПТ 7 база 58 которого подключена к Е , соединены между собой" ичерез диоды Шотки 59 и 60 подключенык базам всех исходных транзисторсвведщей части, кроме выхода Г, Кол.лектор транзисторов 53 и 2 в ПТ 1,базыкоторых подключены к асинхронно-.установочному )входу Я, через дели"тель напряжения иа резисторах 9, 10к выходу Г и коллектор .транзистора38 в ПТ 7, база которого подключенак выходу Х , соединены между собойи через диоды Шотки 61 и 62 подключены к базам всех выходных транзисторов ведущей части, кроме выхода 1Коллектор транзистора 52, 37 и 1,базы которых подключены к асинхронноустановочному входу Б к входу Х ичерез делитель на резисторах 7, 8напряжения - к выходу Р, соединенымежду собой и через диоды Шотки 63 и64 подключены к базам всех выходныхтранзисторов ведущей части, кромевыхода Р , Коллекторы транзисторовб и 18 в ИТ 2 и ПТЗ, базы которых через делитеЛи напряжения на резисторах,11, 12 и 23, 24,соответственно подключены к выходам ведущей части Рои ведомой части Яо, соединены между собой и через диоды Шотки 65 и бб подключены к базам всех выходных транзисторов ведомой части, кроме выхода 0 . Коллекторы транзисторов 5 и 17 в ПТ 2 и ПТЗ, базы которых через делители напряжения на резисторах 9, 10 и 21, 22 соответственно подключены к выходам Р и Я, соединены между собой и через диоды Шотки 67 и 68 подключены к базам всех выходных транзисторов ведомой части, кроме выхода Я . 1(оллекторы транзисторов 4 и 16 в ПТ 2 и ПТЗ, базы кото-, рых через делители напряжения на резисторах 7, 8 и 19, 20 соответственно подключены к выходам Р 1 и О , соединены между собой и через диоды 69 и 70 подключены к базам всех выходных транзисторов ведомой части,Время С+1 Ток протекает Выходы,Выходы Выходы Входы тХХ , Я ( Я ( Ц Через тран- Через ре зистор( в )зистор( М0 О - 1 0 0 15 39 18 56 47 1 0 0 100 010 1 0 0 15 38 18 59 50 46 48 49 50 47 48 010 001 0 1 0 14 35 17 1 0 001 49 51 46 47 1 0 0 1 0 0 0 1 13 32 16 1 0 0 15.37 18 0 0 1 13 31 1 б 100 001 50 51 47 48 49 50 46 48 50 51 46 47 49 51 0 0 1 010 010 0 1 0 1 0 14 34 17 1 0 0 100 0 1 П ри м е ч а н и е: Р=Я=Х=2 единиц данного разрядаР(=Я =Х=1 единиц данного разряда44Р 0 900 единиц данного разряда кроме выхода Ц , Синхронно-установоч- ный вход К имеет дополнительные возможности (например( организация сдви- га информации в регистре при наличии К( 1 (1 з) .Для описания работы устройства при нимаем(что установочные входы не возбуждены, т.е. на них имеется низкий логический уровень потенциала.На транзисторах 16-18, на диодах 65-70 на резисторах 49-51 на тран-. зисторах 43-45 и резисторах 19-24 организована схема самоудерживания.трех. стабильной ведомой части, Когда Т О, транзистор 30 находится в запертом состоянии, транзисторы 4-бв отключенном состоянии,а.один из транзисторов 15 16-18 - в открытом состоянии, Базы транзисторов 16-18 ПТЗ управляются выходами ведомой части 00( 0( Я и поэтому ведомая часть находится в режиме самоудерживания. Транзистор 29, как Ю и транзистор 30, находится в запертом состоянии, а транзисторы 1-3. - в отключенном состоянии, один из транзисторов 13-15 в ПТ 4 - в открытом состоянйи. Работает сумматор по модулю 4, на. транзисторах 13-15, на базы которых поступает информация из выходов ведомой части Я , Я( Я триггера, и на транзисторах 31 - 39 в ПТ 5, ПТб, ПТ 7, на базы которых поступает инфор- З 0 мация от Х и Х ( входов триггера. Кол лекторы транзисторов 31-39 объединены в три группы через токовые шины суммы(шина двойки, шина единицы и шина нуля). Ток по каждой из этих шин через пару диодов Шотки вызывает падение напряжения. на двух из трех резисторов 46-48 и оставляет, таким образом, нам ивых (дов Р или Р или Ро вы сокий логический уровень потенциала. В это время ведущая часть находится в режиме приема информации. Когда становится Т=1, открываются транзисторы 29 и 30. Открытое состояние транЗистора 29 разрешает работу транзисторов 1-3 и отключает сумматор (ток по сумматору не протекает) . Базы транзисторов 1-3 укрепляются Г Г выхоцами ведущей части,т.е. ведущая часть удерживает свое состояние, установленное до этого сумматором. Открытое состояние транзистора 30 отключает иэ схемы транзисторы 16-18 и разрешает работу транзисторов 4-6, базы которых управляются выходами Р Р Р 0 ведущей части, что вводит ведомую часть в режим приема (от ведущей части) информации. Когда становится Т=О( процесс повторяется.В таблице приведены возможные допустимые состояния выходов. на время 1 воздействия Т=О сигнала и реакции выходов на время 1+1 после воздействия Т:0 сигнала. Из таблицы видно, что предложенное устройство реализует Функцию счетного накапливающего (1 или 2) по модулю триггера. Работа триггера при возбуждении установочных входов общеизвестна и по принципу не отличается от известных. Принцип работы триггера для значности больше 3-х не отличается от предложенного.Формула изобретения Источники информации,принятые во ннимание при экспертизе1, ИЕСЬ 1 п 1 едгайед С 1 гсц 1 св РАТЬВооК, 1973, р,5-102, ИКСЬ ЯепйсопйисСог Ргойцс 1 1 пс.2. Авторское свидетельство. СССР4 Ф 712932, кл, Н 03 К 3/286, 1978,(прототип). Троичный счетный триггер с пространственным предстанлением (К-Фазное.кодирование, К-эначной) ииформации, содержащий ведущую и ведомую час ти, каждая из которых состоит иэ переключг телей тока верхнего и нижнего уровней, источника тока в эмиттерных цепях переключателей токов нижнего уровня, входные .эмиттерные понто- (О рители управляющих сигналов, о т л ич а ю щ и й с я тем,что, с целью расширения Функциональной возможности устройства, в нем все переключатели токов выполнены каждый на 3-х эмиттерносвязанных транзисторах, без учета транзисторов, базы которых непосредстненно или через согласователь логического уровня подключены к установочным (Яо, 8, 82К) вхо дам и к управляющему Т-входу, где база каждого транзистора в первом переключателе тока верхнего уровня ведущей части через делитель напряжения подключена к эмиттеру транзистора одного эмиттерного повторителя выходов ведущей части, а коллектор через диоды Шотки соединен с базами транзисторов эмиттерных повторителей других двух выходов недущей части, базы транзисторов второго переключа теля тока верхнего уровня в ведомой части соответственно соединены с базами транзисторов первого переключателя тока, база каждого транзистора третьего переключателя тока нижнего 35 уровня ведомой части через делитель напряжения подключена к эмиттеру транзистора эмиттерного повторителя одного выхода ведомой части, а коллектор через диоды Шотки соединен с 4 О базами транзисторов эмиттерных повторителей двух других выходов недомой части, базы транзисторов четвертого переключателя тока нижнего уровня ведущей части .соответственно соединены с базами транэисторон третьего 4 переключателя тока, коллекторы транэисторон в четвертом переключателе то. ка, базы которых через делители напряжения соотнетственно подключены к выходам ведомой части Яо, Я, 0, О соединены соответственно с эмиттера-ми транэисторон пятого, шестого иседьмого переключателей токов верхнего уровня ведущей части, базы первых транзисторов н пятом, шестом иседьмом переключателях тока подключены к информационному входу Х триггера, базы вторых транзистороВ подключены к информационному входу Йтриггера, базы третьих транзисторовподключены к внутрисхемному источнику опорного напряжения 3,коллекторы 1транзисторов -в первом переключателетока, .базы которых соответственноподключены к выходам Г 2 р Ру Гор соединены с коллекторами эмиттерносвяэанных в первом переключателе тока транзисторов, базы которых подключенысоответственно к установочным входам Я, 8,(, Яо, которые соответственно соединены с коллекторами первого,второго и третьего транзисторов вседьмом переключателе тска, коллекторы первого, третьего и второгоУтранзисторов соответственно в пятом,(шестом и седьмом переключателях токасоединены между собой, коллекторывторого, первого и третьего транзистбфров соответственно в пятом, шестом иседьмом переключателях тока соединемежду .собой, коллекторы третьего, вторЬго и первого транзисторов соответ-ственно в,пятом, шестом и седьмомпереключателях тока соединены междусобой, коллекторы транзисторов второгопереключателя тока, базы транзисторовкоторых через делители напряженияподключены к выходам,ведущей частиГо, Г, Г, соединены с коллекторами транзисторов третьего переключателя тока, базы которых через делитель напряжения соединены соответственно с ВМходами 0 0 0 ведомой части, выходы , 0 , 0 ведомойчасти подключены к выходам устройства,

Смотреть

Заявка

2816320, 24.07.1979

заявитель А. С. Саакян

СААКЯН АРАМ САГАТЕЛОВИЧ

МПК / Метки

МПК: H03K 3/29

Метки: счетный, триггер, троичный

Опубликовано: 15.09.1981

Код ссылки

<a href="https://patents.su/6-864503-troichnyjj-schetnyjj-trigger.html" target="_blank" rel="follow" title="База патентов СССР">Троичный счетный триггер</a>

Похожие патенты