Цифровой демодулятор сигналовчастотной телеграфии

Номер патента: 794764

Авторы: Баландина, Ларичев, Океанов, Родькин

ZIP архив

Текст

нс л;,тт,. О П И С вй-ЙЖ ИЗОБРЕТЕНИЯ 1 1794764 Союз Советских Социалистических Республик(71) Заявител ЕМОДЛЯТОР СИГНАЛОЙ ТЕЛЕГРАФИИ 54) ЦИФРОВОЙ ЧАСТОТИзобретение относится к э,и может использоваться для пен ых дискретной информ а ци и.Известен цифровой демодулятор сигналов частотной тслеграфии, содержащий блок кл 1 очсй, дешифратор, блок определения рабочей частоты, делитель частоты, блок запуска, два ограничителя, диффсренцируюшую цепь, нолосовой фильтр н опорный генератор, выход которого подключен к входу первого ограничителя, вь 1 ход которого соединен к первым входом делителя частоты, второй вход которого соединен с псрвым выходом блока запуска, второй выход которого соединен с первым входом блока определения рабочей частоты и с первым входом дешифратора, второй вход которого соединен с первым выходом делителя частоты, второй выход которого подключен к второму входу блока определения рабочсн частоты, выход которого соединен с первым выходом блока ключей, второй вход которого соединен с первым выходом дешнфратора, второй выход которого подключен к третьему входу блока ключей, кроме того, выход полосового фильтра подключен к входу второго ограничителя, выход которого соединен с входом дифференцируютцей цепи, выход которой подключен к входу блока запуска 1 Ц.)ектросвязи рсдачи дандарствеииыи комитет(23) Приоритет -СССР Однако в известном цифровом демодуляторс имеется наличие временных искажений в разрядах принимаемых комбинаций, определяемых наличием в устройстве 5 блока сравнения, фильтра нижних частоти рсшающей схемы.Цель изобретения - уменьшение временных искажений сигналов.Для этого в цифровой демодулятор, 10 содержащий блок ключей, дешифратор,блок определения рабочей частоты, делитель частоты, блок запуска, два ограничитсля, дифференцирующую цепь, полосовой фильтр и опорный генератор, выход 15 которого подключсн к входу первого ограничителя, выход которого соединен с первым входом делителя частоты, второй ьход которого соединен с первым выходом блока запуска, второй выход которого сосдинен с первым входом блока определения рабочсй частоты и с первым входом дешифратора, второй вход которого сосднна с первым выходом делителя частоты, второй выход которого подключен к второму входу блока определсния рабочей частоты, выход которого соединен с первым входом блока ключей, второй вход которо 1 о соединсн с первым выхо,1 ом дсшнфратора, второй выход которого подключен к толь О ему входу олова кл 10 сн кроме того Вы3ход полосового фильтра подключен к входу второго ограничителя, выхокоторого соединен с входом диффсрснцирую;цсй цепи, выход которой подключен к входу блока запуска, введены блок формирования разрядов принимаемой информации, блок управления, решающий блок и блок опр- деления разряда принимаемой посылки, первый вход которого соединен с выходом блока ключей, второй вход блока определения разряда принимаемой посылки соединен с первым выходом блока управления, второй выход которого подключс к первому входу решающего блока и к псрвому входу блока формирования разрядоь принимаемой информации, третий выход блока управления подключен к второму входу блока формирования разрядов принимаемой информации и к второму входу решающего блока, четвертый выход блока управления соединен с третьим входом блока формирования разрядов пр нимаемой информации, четвертый вход которого соединен с первым выходом решающего блока и с первым входом блока управления, пятый вход блока формирования разрядов принимаемой информации соединен с вторым выходом решающего блока и с вторым входом блока управления, третий вход которого соединен с четвертым входом блока ключей и с первым выходом блока формирования разрядов принимаемой информации, четвертый вход блока управления соединен с трегьим выходом решающего блока, пятый вход блока управления соединен с вторым выходом блока формирования разрядов принимаемой информации и с пятым входом блока кл 1 очей, шестой вход блока управления соединен с первым выходом блока определения разряда принимаемой посылки, второй выход которого соединен с третьим входом решающего блока, третий выход блока определения разряда принимаемой посылки соединен с седьмым входом блока управления, при этом выход первого ограничителя подключен к четвертому входу решающего блока, кроме того, блок определения разряда принимаемой посылки выполнен в виде двух дешифраторов, триггера, счетчика, элемента Р 1, первый вход которого соединен с первым входом триггера, первый выход которого подключен к второму входу элемента И, выход которого соединен с первым входом счетчика, второй вход которого соединен с вторым выходом триггера, выход счетчика соединен с входами дешифраторов, при этом первый вход элемента И, второй вход тршхгера и выходы дешифраторов являются соответственно входами и выходами всего блока, кроме того, решающий блок выполнен в виде трех дешифраторов, двух счетчиков, элемента ИЛИ, элемента И и двух триггеров, выход первого триггера подкгночен794764 5 10 ,15 20 25 30 35 40 45 50 5 б 50 электрическая схема предлагаемого демодулятора.Демодулятор содержит опорный генератор 1, первый ограничитель 2, дели 65 4к первому входу элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с первым входом второго триггера и с первьм входом первого счетчика, второй вход которого соединен с выходом второго триггера, выход первого счетчика соединен с входом первого дешифратора, выход элемента ИЛИ соединен с первым входом второго счетчика, выход которого соединен с входом второго и третьего дешифраторов, выход второго дсшифратора соединен с первым входом первого счетчика, причем входы первого триггера, второй вход второго триггера, вторыс входы элемента 11 и второго счетчика, а также выходы дешифраторов являются соответственно входами и выходами всего блока, кроме того, блок управления выполнен в виде трех элементов ИЛИ, триггера и трех элементов И, выход первого элемента И соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом вгорого элемента И и с первым входом второго элемента ИЛИ, второй вход которого соединен с третьим входом первого элемента ИЛИ, с выходом третьего элемента ИЛИ и с первым входом триггера, выход которого соединен с первым входом третьего элемента И, второй вход трипера соединен с первым входом второго элемента И, выход третьего элемента И соединен с первым входом третьего элемента 11 ЛИ, причем два входа первого элемента И,второй вход третьего элемента И, второй вход третьего элемента ИЛИ, третий и четвертый входы первого элемента ИЛИ, первый и второй входы второго элемента И и вы. ходы первого и второго элемента ИЛИ, первого элемента И являются соответственно входами и выходами всего блока, кроме того, блок формирования разрядов принимаемой информации выполнен в виде двух элементов И, элемента ИЛИ, двух триггеров, первый выход первого трипера подключен к первому входу первого элемента И, второй вход которого соединен с первым входом второго элемента И, второй вход которого соединен с вторым выходом первого триггера, выход второго элемента И подключен к первому входу элемента ИЛИ, выход которого соединен с первым входом второго триггера, второй вход которого соединен с выходом первого элемента И, причем входы первого триггера, вторые и третьи входы элемента ИЛИ, вход второго элемента И и первый и второй выходы первого триггера являются соответственно входами и выходами всего блока.На чертеже приведена структурнаякомбн 5тель 3 чстоы, полосовой фильтр 4, второй ограничитель 5, дифференцирующую цепь 6, блокзапуска, блок 8 опредсления рабочей частоты, дешифратор 9, блок 10 ключей, блок 11 определения разряда принимаемой посылки, решающий блок 12, блок 13 управления и блок 14 формирования разрядов принимаемой информ аци и.Блок 11 содержит счетчик 15, элемент И 16, триггер 17 и дешифраторы 18 и 19.Блок 12 содержит счетчики 20 и 21, дешифраторы 22 и 23, первый триггер 24, элемент ИЛИ 25, элемент И 26, второй триггер 27 и третий дешифратор 28.Блок 13 содержит элементы И 29, 30 и 31, триггер 32 и элементы ИЛИ 33, 34 и 35.Блок 14 содержит триггеры 36 и 37, элементы И 38 и 39 н элемент ИЛИ 40.Демодулятор работает следующим образом.Поступающие на вход демодулятора сигналы фильтруются в фильтрс 4 и ограничиваются в ограничителе 5.Прямоугольная последовательность частотно-манипулированных импульсов с ограничителя 5 поступает на цепь 6. С выхода цепи 6 короткие импульсы, соответствующие переходам входных сигналов через нуль, поступают на блок 7.Блоком 7 по сигналам цепи 6 вырабатываются импульсы начала деления частоты опорных колебаний генератора 1, огра ниченных в ограничителе 2 делителем 3 и импульсы опроса дешифратора 9 и блока 8, следующие с периодом частоты действующего на входе сигнала. Импульсы начала деления частоты следуют непосредственно за импульсами опроса и устанавливают в исходное состояние делитель 3, После импульса начала деления делитель 3 начинает делить частоту опорных колебаний. Процесс деления продол. жается до прихода импульса опроса, т. е.промежуток времени, равный периоду частоты входного сигнала.Если на входе демодулятора действуют сигналы, соответствующие единичному и нулевому разрядам посылки с частотами, находящимися в рабочей полосе частот демодулятора, то за периоды входных сигналов делитель 3 будет принимать такие состояния, что блок 8 по ним и по импульсам опроса с блока 7 будет формировать сигналы, открывающие блок 10, а дешифратор 9 дешифрировать состояния делите ля 3 н сигнал импульса опроса с блока 7 сигналами на своих выходах.При действии на входе демодулято;)а сигнала единичного разряда посылки на одном и при действии сигнала нулевого разряда на другом выходах дешифратора 9 появляются импульсы, число которых равно числу периодов характеристических 10 Пб 20 25 ЗО 35 40 45 50 56 60 65 частот, приходящихся на разрядынаций,В исходном состоянии в блоке 11 счстчик 15 удерживается в нулевом состоянии единичным потенциалом, поданным на его установочный вход с инверсного выхода триггера 17, а основной вход счетчика 15 закрыт за счет подачи на управляющий вход элемента И 16 нулевого потенциала с прямого выхода трипера 17. Дсшифраторы 18 и 19 запрограммированы на дешифрацию состояний счетчика 15, соответствующих единичному и нулевому разрядам посылок соответственно и в зависимости от скорости передачи информации (от длительности разрядов посылки).В блоке 12 счетчик 20 удерживается в нулевом состоянии единичным потенциалом, поданным на его установочный вход через элсмент ИЛИ 25 с выхода элемента И 26, на входы которого поданы единичные потенциалы с инверсных выходов триггеров 17 и 27. Дешифраторы 22 и 23 запрограммированы на дешифрацшо состояний счетчика 20, изменяемых по сигна.Там с выхода первого ограничителя 2, соответствующих признаков наличия и окончания разрядов комбинаций в соответствии со скоростью передачи информации. Счетчик 21 удерживается в нулевом состоянии единичным потенциалом, поданным па его установочный вход с инверсного выхода триггера 24. Программируемый дешифратор 28 запрограммирован на дешиф 1 заци 1 о состояний счетчика 21, изменяемых по сигналам от дешифратора 23, соответствующих признаку окончания всей принимаемой информации в зависимости от выбранной скорости передачи информации,В блоке 13 триггер 32 находится в исходном состоянии, при котором единичный потенциал находится на инверсном выходе триггера 32.В блоке 14 триггеры 36 и 37 находятся в исходных состояниях, при которых единичные потенциалы находятся на инверсных выходах, при этом единичный потенциал с инверсного выхода триггера 36 подан на дополнительный вход блока 10 и обеспечивает подключение выхода дсшифратора 9, на котором появляются импульсы, соответствующие единичным разрядам посылок, к входу блока 11.При поступлении на вход демодулятора сигнала с характеристической частотой сдиничного разряда импульсы с выхода блока 10 поступают на вход блока 11. Триггер 17 от первого же импульса изменяет свое состояние и разрешает работу счетчиков 15 и 20. В результате начинаются два процесса - опознания разрядов посылок и формирования признаков принимаемых посылок. 1(огда на вход блока 11 поступит число импульсов, которое установит счетчик 15 в состояние, дсшфри10 115 20 25 ЗЮ 35 40 45 50 55 60 65 7русмос дсшифратором 19, то сисналом с вьсхода дешифратора 19 триггер 32 блока 13 изменит состоянис и тем самым обеспечит обработку единичного разряда. При дальнейшем поступлении импульсов на вход блока 11 счетчик 15 установится в такое состояние, при котором дещифра. тор 18 выработает сигнал, который через элемент И 29 поступит на триперы 27, 36 и через элемент ИЛИ 34 на установку в исходное состояние триггера 17. Установка триггера 27 обеспсчит работу блока 12 на продолжении всей посылки, а триггсра 36 в переключен блока 10, установку триггера 37 в единичное состояние через элемент И 38 по сигналам признака разряда комбинации с дешифратора 22, отпирание элемента И 30 и запирание элемента И 29.При поступлении на вход демодулятора сигнала нулевого разряда блок 11 функционирует описанным выше способом, но теперь сигнал с дешифратора 19 через элемент И 30, элемент ИЛИ 34 поступает на установку и исходное состояние триггера 17 и триггера 36, что обеспечивает установку в нулевое состояние триггера 37 через элемент И 39 и элемент ИЛИ 40 по сигналу признака разряда посылок с дешифратора 22, переключение блока 10 и отпирание элемента И 29 и запирание элемента И 30.При формировании признака окончания разряда сигнал окончания разряда с выхода дешифратора 23 через элемент ИЛИ 34 приводит блок 11 в исходное состояние, установку счетчика 20 в нулевое состояние через элемент ИЛИ 25 и оазрешение подсчета числа разрядов посылок счетчиком 21 за счет установки триггера 24.Описанным выше способом происходит демодуляция разрядов принимаемых посылок, Окончание формирования разрядов принимаемых посылок происходит по последнему разряду посылок, либо по сформированному сигналу дешифратором 28, подаваемому через элемент ИЛИ 35 на установку в исходное состояние блоков 12, 13 и 14, а через элемент ИЛИ 34 на установку в исходное состояние блока 11.Если будет сформирован сигнал признака разряда посылок дешифратором 22 при условии запуска триггера 17 от помех, то этот сигнал через элемент И 31 и элемент ИЛИ 35 приведет все узлы демодулятора в исходное состояние.Введение в демодулятор блока опреде.ления разряда принимаемой посылки решающего блока, а также схем управления и формирования разрядов принимаемой информации и наличие вручную либо ав. томатически программируемых дешифраторов позволяет полностью исключить временные искажения разрядов принимаемых посылок. 8 Формула изобретения1. Цифровой демодулятор сигналов частотной телеграфии, содержащий блок ключей, дешифратор, блок определения рабочей частоты, делитель частоты, блок запуска, два ограничителя, дифференцируюшую цепь, полосовой. фильтр и опорный генератор, выход которого подключен к входу первого ограничителя, выход которого сое;синен с первым входом делителя частоты, второй вход которого соединен с первым выходом блока запуска, второй выход которого соединен с первым входом блока определения рабочей частоты и с псрьым входом дешифратора, второй вход которого соединен с псрвым выходом делиссля частоты, второй выход которого подключен к второму входу блока определения рабочей частоты, выход которого соединен с первым входом блока ключеи, второй вход которого соединен с первым выходом дешифратора, второй выход которого подключен к третьему входу блока клсочей, кроме того, выход полосового фильтра подключен к входу второго ограничителя, вы. ход которого соединен с входом дифференцирующей цепи, выход которой подключен к входу блока запуска, отличающийся тем, что, с целью уменьшения временных искажений сигналов, введены блок формирования разрядов принимаемой информации, блок управления, решасощий блок и блок определения разряда принимаемой посылки, первый вход которого соединен с выходом блока ключей, второй вход блока определения разряда принимаемой посылки соединсн с первым выходом блока управления, второй выход которо о подключен к первому входу решасошего блока и к первому входу блока формироьа. ния разрядов принимаемой информации, трстий выход блока управления подклсочен к второму входу блока формирования разрядов принимаемой информации и к второму входу решающего блока, четвертый выход блока управления соединен с третьим входом блока формирования разрядов принимаемой информации, четвертый вход которого соединен с первым вы. ходом решающего блока и с первым входом блока управления, пятый вход блока формирования разрядов принимаемой информации соединен с вторым выходом решающего блока и с вторым входом блока управления, третий вход которого соединен с четвертым входом блока ключей и с первым выходом блока формирования разрядов принимаемой информации, четвертый вход блока управления соединен с третьим выходом решающего блока, пятый вход блока управления соединен с вторым вы ходом блока формирования разрядов принимаемой информации и с пятым входом блока ключей, шестой вход блока управ9ления соединен с первым выходом блока определения разряда принимаемой посылки, второй выход которого соединен с третьим входом решающего блока, третий выход блока определения разряда принимаемой посылки соединен с седьмым входом блока управления, при этом выход первого ограничителя подключен к четвер тому входу решающего блока.2. Демодулятор по п. 1, отличающий й с я тем, что блок определения разряда принимаемой посылки выполнен в виде двух дешифраторов, триггера, счетчика, элемента И, первый вход которого соединен с первым входом триггера, первый выход которого подключен к второму входу элемента И, выход которого соединен с первым входом счетчика, второй вход которого соединен с вторым выходом триггера, выход счетчика соединен с входами дешифраторов, при этом первый вход элемента И, второй вход триггера и выход дешифраторов являются соответственно входами и выходами всего блока.3, Демодулятор по п. 1, о т л и ч а ющ и й с я тем, что решающий блок выполнен в виде трех дешифраторов, двух счетчиков, элемента ИЛИ, элемента И и двух триггеров, выход первого триггера подключен к первому входу элемента И, выод которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с первым входом второго триггера и с первым входом первого счетчика, второй вход которого соединен с выходом второго триггера, выход первого счетчика соединен с входом первого дешифратора, выход элемента ИЛИ соединен с первым входом второго счстчика, выход которого соединен с входом второго и третьего дешифрагоров, выход второго дешифратора соединен с первым входом первого счетчика, причем входы первого триггера, второй вход второго триггера, вторые входы элемента И и второго счетчика, а также выходы дешифраторов являются соответственно входами и выходами всего блока.4. Демодулятор по п. 1, отл ичаю щ и й с я тем, что блок управления выполнен в виде трех элементов ИЛИ, триггера 10и треэлементов И, выход первого элемента И соединеи с первым входом первого элемента ИЛИ, второй вод которого соединен с выходом второго элемента И и с первым водом второго элемента ИЛИ, второй вход которого соединен с третьим входом первого элемента ИЛИ, с выходом третьего элемента ИЛИ и с первым входом триггера, выход которого сое.1 О динсн с первым входом третьего элемента И, второй вход триггера соединен с псрвым входом второго элемента И, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ, т ричсм два входа первого элемента Р 1, второй вход третьего элемента И, второй вод третьего элемента ИЛИ, третий и четвертый входы первого элемента ИЛИ, первый и второй входы второго элемента И и выоды первого и второго элемента ИЛИ, первого элемента 1 Л являются соотвстствснно водами и выходами всего блока.5. Демодулятор по. п. 1, отличающ и й с я тем, что блок формирования разрядов принимасмой информации выполнен в виде двуэлементов И, элемента ИЛ 11, двух триггеров, первый выод первого триггера подключен к первому входу первого элемента И, второй вход которого соединен зо с первым входом второго элемента И, второй вход которого соединен с вторым выходом первого триггера, выход второго элемента И подключен к первому воду элемента ИЛИ, выход которого соедине с первым входом второго триггера, второй вход которого соединен с выходом первого элемента И, причем входы первого триггера, вторые и третьи входы элемента ИЛИ, вход второго элемента И, первьш ц 4 О второй выходы первого триггера являются соответственно входами и выодами вссго олока.45 Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 545091, кл. Н 041. 27/10, 1974 (прото тип),794764 Составитель Тсхред И, Смирно 1(о 1)ректор О. Тюри фактор Г, Петрова енчк Заказ 1066 дпнс Загорская тпп аграфия )прполш рарпздата .11 особлпсполкома Изд. Ло 100 Н 11 ИПИ Государсгв по делам пзобре 13035, Москва, Ж

Смотреть

Заявка

2709627, 08.01.1979

ПРЕДПРИЯТИЕ ПЯ Р-6120

БАЛАНДИНА ВАЛЕНТИНА ДМИТРИЕВНА, ЛАРИЧЕВ ЕВГЕНИЙ ПЕТРОВИЧ, ОКЕАНОВ ЕВГЕНИЙ НИКОЛАЕВИЧ, РОДЬКИН ИВАН ИВАНОВИЧ

МПК / Метки

МПК: H04L 27/14

Метки: демодулятор, сигналовчастотной, телеграфии, цифровой

Опубликовано: 07.01.1981

Код ссылки

<a href="https://patents.su/6-794764-cifrovojj-demodulyator-signalovchastotnojj-telegrafii.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой демодулятор сигналовчастотной телеграфии</a>

Похожие патенты