Устройство для контроля дискретных блоков

Номер патента: 723575

Авторы: Куперман, Лебедева, Самокиш, Явич

ZIP архив

Текст

С Л И С А Н И Е 1 и 723575ЙЗОБРЕТЕН Ия Союз СаветскикСоциалистическихРеспублик 6) Дополн22) Заявленс присоелииеием заявкиГооударствеииын комите ССьРо делам изобретений Опубликовано 25.03.8 летень11 (53) У 681.32688.8) и открыт опубликовании описания 72) Авторы изобретении 4. А. Самокиш, А. А. Куперман, В. С, Лебедева и 3. И. Яв 7) Заявитель) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ БпОКОВ сИзобретение относится к контрольно-изме. рительной технике для испытания и контроля дискретных блоков.Известны устройства для контроля микроэлектронных схем, содержащие блок ввода тес. тов, входной регистр, коммутатор, блок сравнения, блок индикации, которые содержат также временной селектор, амплитудный селектор и управляемую линию задержки, что позволяет контролировать не только статические, но и динамические параметры контролируемого рлока 1 и 2.Недостаток известных устройств - низкая их произвопительность. Это связано с тем, что расположение оперативной информации на индикаторах нс связано с функциональным назначением контактов проверяемого блока, что затрудняет оценку места повреждения. Кроме того, после ввода тестовой информации, невозможно оперативно изменить тестовую программу, что бывает необходимо при отладке контрольной программы,Цель изобретения - повышение производительности устройства при отыскании повреждений в контролируемом дискретном блоке путем прсдоставлетвтя оператору информации осигналах на входах и выходах контролируемогоблока и о результатах сравнения эталона, записанного в контрольной программе с откликом контролируемого блока, пространственноерасположение которой на индикаторах соответствует функциональному назначению входов и выходов контролируемого блока, а также 0предоставление оператору возможности измене ния вручную контрольного теста, введенного с нссителя.Цель достигается тем, что в предполагаемом устройстве, содержащем блок ввода те 5тов, входной регистр, коммутатор, блок инди капни и блок сравнения, причем первый выход блока ввода тестов соединен со входом входного регистра, информационные выходы которого соединены с первой группой инфор.мационных входов коммутатора, вторая группа информационных входов коммутатора явля ется груплой входов устройства, первая груп.па информационных выходов коммутатора яв ляется группой выходов устройства, вторая75 7235 группа информационных выходов коммутато.ра соединена со входами блока сравнения, дополнительно введены первый и второй блокисканирования, первый и второй переключатели и блок памяти, причем управляющий вы.ход блока ввода тестов соединен с управля.ющими входами блока памяти и первого ивторого блоков сканирования, информационныевыходы блока сравнения соединены с информационными входами первого блока сканирования, выход которого соединен с информа.ционным входом первого переключателя, информационные входы второго блока сканирования соединены со входами и выходами устройства, выходвторого блока сканирования соединен с информационным входом второго переключателя, выходыблока памяти соединены с управляющими входамипервого и второго переключателя, выходь 1 первогои второго переключателей соединены со входамиблока индификации. 20 Кроме того, в дополнительно предлагаемое устройство введены (и - 2) блока сканирования и (и - 2) переключателя, причем информационные входы (и - 2)-блоков сканирования соеди 25 иены со входами и выходами проверяемого устройства, управляющие входы и - 2)-х блоков сканирования соединены с управляющим выходом блока ввода тестов, информационный выход каждого из (и - 2)-х блоков сканирования30 соединен с информационным входом соответствующего из (и - 2)-х переключатслей, управляющие входы которых соединены с выходами блока памяти, выходы (и - 2)-х переключателей соединены со входами блока индикации, Допол 5 нительно в предлагаемое устройство введен блок ручного ввода тестов, дополнительный блок сканирования и дополнительный переключатель, причем выходы блока ручного ввода тестов соединены с информационными входами40 дополнительного блока сканирования, управляющие входы которого соединены с выходом блока памяти, выход дополнительного блока сканирования соединен с информационным входом дополнительного переключателя, управля 45 ющий вход которого соединен с выходом блока ввода тестов, выход дополнительного переключателя соединен с дополнительными информационными входами входного регистра,На: фиг. 1 изображена функциональная схе.50 ма предлагаемого устройства, обеспечивающего индикацию значений сигналов на выводах контролируемого дискретного блока и результатов сравнений сигналов на выходах этого блока с эталоном; на фиг. 2 - функциональная схе.55 ма предлагаемого устройства, отображающая (и) состояний или параметров сигналов на выводах контролируемого дискретного блока, на фиг, 3 - функциональная схема всего устройства, обеспечивающего изменение вручнуютеста введенного с носителя. Функциональная схема (фиг, 1) состоит иэблока 1 ввода тестов, связанного с входнымрегистром 2, первым 6.1 и вторым 6.2 блока. ми сканирования и блоком 7 памяти. Информационные выходы входного регистра 2 соединены с первой группой информационных вхо.дов коммутатора 3, вторая группа информа. ционных входов коммутатора 3 является группой входов контролируемого дискретного блока 5, Первая группа информационных выходов коммутатора 3 соединена с группой выходовблока 5, вторая группа информационных выхо. дов коммутатора 3 соединена со входами блока 4 сравнения. На первую группу информационных входов блока сканирования 6.2 подаются сигналы со входов блока 5, а на вторую группу информационных входов блока сканирования 6.2 подаются сигналы с выходов контролируемого бло-.ка 5. Выходы блоков 6.1 и 6.2 сканированиясоединены соответственно с информационнымивходами переключателей 8.1 и 8,2 управляющие входы которых связаны с выходамиблока 7 памяти. Выходы переключателей 8,1и 8.2 соединены с блоком 9 индикации.Устройство контроля дискретных блоковработает следующим образом.Блок 1 ввода тестов осуществляет вводконтрольного теста во входной регистр 2, гдеразмещается информация как о входных сигналах для контролируемого блока 5, так и информация об ожидаемых сигналах с выходовблока 5. Коммутатор 3 обеспечивает подклю.чение испытательных сигналов ко входам про.веряемого устройства, а также подключениеко входам блока 4 сравнения выходных сигналов от контрольного блока 5 и ожидаемыхсигналов, записанных в контрольном тесте.Блок 4 сравнения обеспечивает на своих выходах сигналы, указывающие на неравенствосигнала от контролируемого блока 5 и ожидаемого сигнала по каждому выходу раздельно,Блок 4 сравнения имеет число пар входовравное суммарному числу 1, входов и выходовконтролируемого блока 5. Коммутатор 3 обеспечивает для каждого входного контакта блока 5 замыкание соответствующей пары входовблока 4 сравнения,Для того, чтобы обеспечить быструю оценку места неисправности в контролируемом бло. ке целесообразно на индикаторном табло рас. положить отображаемые сигналы в соответствии с их, функциональным назначением, в то вре. мя как в реальных контролируемых дискретных блоках такой упорядоченности входных и выходных контактов создать не представ.723575ляегся возможным. Для этого в предлагаемом устройстве блок 1 ввода тестов вводит в блок 7 памяти, перед вводом тестов, информацию на соответствие номера К одноименного выхода блока 4 сравнения и номера т индикатораЭта информация записана в контрольной программе, Во время тестирования одним контрольным тестом блок 1 ввода теста осуществляет выдачу Г, управляющих импульсных серий, подаваемых на входы блока 7 памяти 10 и на управляющие входы блоков 6.1 и 6.2сканирования.Номера управляющих импульсных серийпоставлены в соответствие с номерами контактов контролируемого дискретного блока, од ноименными выходами блока сравнения, ячейками памяти блока 7 памяти и парами входов блоков 6.1 и 6.2 сканирования. Период тестирования одним контрольным тестом равен или больше периода управляющих импуль- О сных серий, а импульсные серии сдвинуты между собой так, чтобы обеспечить отсутствие сов.падения импульсов, лод воздействием управляющих серий блоки 6.1 и 6.2 сканирования осуществляют преобразование параллельных кодов25 выходных сигналов блока 4 сравнения и сигналов, существующих на контактах контролируемого блока, в последовательный код, причем в последовательном коде за один период управляющих серий на выходах блоков 6,1 и30 6,2 сканирования появляются сигналы со всехвыходов блока 4 сравнения и всех контактов конт ролируемого блока,Одновременно блок 7 памяти под воздей 35 ствием произвольной К-той управляющей серии считывает из М-той ячейки памяти т-тьгй номер индикатора и через внутренний дешифратор выдает управляющий сигнал, на т-том выходе, соединенном с т-тыми управляющими сигнала. ми переключателей 8.1 и 8.2. Переключатели 8.1 и 8.2 пропускают на т-тые выходы сигналы от выходов блоков 6,1 и 6.2 сканирования в интервал соответствующий импульсу 1 с.той серии, т.е. сигнал соответствующий 1 с-тому выходу блока 4 сравнения и М-тому контакту проверяемого устройства. Сигнал на т-том входе повторится через период управляющей серии. Блок 9 индикаторов содержит в данном случае 2 ь ячеек памяти, например, триггеров, управляющих индикатором. Индикатор должен быть многозначным, например цифровой лам. пой.Таким образом, предлагаемое устоойство обеспечивает, за счет дополнительной информации, включенной в контрольную программу произвольное расположение на индикаторном табло отображаемой информации. Функциональная схема устройства, иэобрз женного на фиг, 2, состоит из тех же блоков, что и схема на фиг. 1, однако здесь добавле. ны еще 1 и - 2) блоков сканирования и 1 г 1 - 2) переключателя. Количество этих блоков долж. но быть вьгорано при конкретном проектировании, Дополнительные блоки (п - 2) скаггиро. вания подключены к контактам контроли.руемого дискретного блока, но осуществляют преобразование параллельного кода не самих сигналов, а каких-либо их параметров, например, амплитуды, длительности и т.п. Переключатели п - 2) работают аналогично переключателям 8.1 и 8.2 и выдают в момент действия -той управляющей импульсной серии на Е-том выходе, подключенном к К-тому, индикатору, значение параметра сигнала на Ртом контакте проверяемого устройства.В блоке 9 индикации в этом случае должны быть применены и-злачные индикаторы, и каждый из них должен иметь и триггеров (ячеек памяти) .Функциональная схема устройства 1 фиг.З) кроме блоков, содержащихся в схеме на фг 1 г. 1 имеет дополнительныйблок 10 ручного ввода тестов, дололнитегьныи блок 11 сканирования и дополнительный переключатель 12, причем выходы блока 10 ручного ввода тестов соединены с информационными входами блока 11 сканирования, выход блока 11 скагпгрования с информационным входом переключателя 12, выход переключателя 12 с дополгпгтельными входами входного регистра 2. Выходы блока 1 ввода тестов дополнительно связаны с управляющими входами дополнительного переключателя 12, и выход блока 7 памяти дополнительно связан с управляющими входами дополнительного блока 11 сканирования.Блок 10 ручного ввода тестов выполнен в виде клавиатуры, при этом целесообразно конструктивно клавиши связать с индикаторами блока 9 индикации. При нажатии К-той клавиши, расположенной рядом с М-тым индикатором, на 1-том входе блока 11 - сканирования и на входе переключателя 12 появится сигнал в г:том временном положении. Под воздействием Р.той управляющей серии от К-той клавиши, прошедшей дополнительный блок 11 сканирования, появится на 3.том выходе дополнительного переключателя 12 и соответственно на дополнительном входе г,того триггера входного регистра 2 и изменит его состояние. Таким образом, можно скорректировать тест, введенный с носителя, или набрать полностью дополнительный тест. Этот тест можно вывести на носитель и таким образом скорректировать контрольную программу, вы. ведя ее на устройство вывода.Устройство контроля дискретных блоков можно использовать для контроля узлов,на печатных платах, блоков вычислительныхсредств, а также для проектирования аппаратуры на стадиях отработки схемных решений и разработки документации,Формула изобретения1. Устройство для контроля дискретных блоков содержащее блок ввода тестов, входной регистр, коммутатор, блок индикации и блок сравнения, причем первый выход блока ввода тестов соединен со входом входного 1 Б регистра, информационные вгяходы которого соединены с первой группой информационных входов коммутатора, вторая группа информа.ционных входов коммутатора является группой входов устройства, первая группа инфор. 2 О мационных выходов коммутатора является группой выходов устройства, вторая группа информационных выходов коммутатора со.единена со входами блока сравнения, о т л ич а ю щ е е с я тем, что, с целью повышения 25 производительности, в устройство введены первый и второй блоки сканирования, первый и второй переключатели и блок памяти, причем управляющий выход блока ввода тестов соединен с управляющими входами блока памяти О и первого и второго блоков сканировашия, информационные выходы блока сравнения соединены с информационными входами первого бло ка сканирования, выход которого соединен с информационным входом первого переключа теля, информационные входы второго блока сканирования соединены со входами и выходами устройства, выход второго блока сканирования соединен с информационным входом вто рого переключателя, выходы блока памяти со единены с управляющими входами первого и второго переключателя, выходы перноо и вто. рого переключателей соединены со входами Блокд пютчир ации2. Устройство ио. п. 1, о т л и ч а ю щ ее с я тем, что, с целью повышения производительностив него введены 1 п) блока сканирования и (и - 2) переключателей. причем информационные входы (и - 2) -х блоков сканирования соединены со входами и выходами устройства, управляющие входы (и - 2).х блоков сканирования соединены с управляющими выходом блока ввода тестов, информационный выход каждого из о - 2).х блоков сканирования соединен с информационным входоь.ответствующего из п - 2) -х переключа: елей. управляющие входы которых соединены с выходами блока памяти, выходы 1 д - 2)-х переключателей соединены со входами блока индикации,3, Устройство по пп. 1 и , о т л и ч аю щ е е с я тем, что, с целью повышенияпроизводительности, в него введен блок ручного ввода тестов, дополнительный блок сканирования и дополнительный переключатель,причем выходы блока ручного ввода тестовсоединены с информационными входами дополнительного блока сканирования, управляющиевходы которого соединены с выходом блокапамяти, выход дополнительного блока сканирования соединен с информационным входомдополнительного переключателя, управляющийвход которого соединен с выходом блокаввода тестов, выход дополнительного переклю.чателя соединен с дополнительными информационными входами входного регистра.Источники информации,принятые во внимание при экспертизе1. Патент США Р 3633016, кл. 235 - 153,1971.2, Авторское свидетельство СССР У 273342,кл. С 06 Р 11/00, 1968 прототип).Филиал ППП "Патент", г. Ужгород, ул. Проекции ПИ Заказ 928/14 723575 раж 75 Подписно

Смотреть

Заявка

2169769, 03.09.1975

ПРЕДПРИЯТИЕ ПЯ А-3592

САМОКИШ МАРК АНДРЕЕВИЧ, КУПЕРМАН АСЯ АБРАМОВНА, ЛЕБЕДЕВА ВАЛЕНТИНА СЕРГЕЕВНА, ЯВИЧ ЗИНА ИЛЬИНИЧНА

МПК / Метки

МПК: G06F 11/00

Метки: блоков, дискретных

Опубликовано: 25.03.1980

Код ссылки

<a href="https://patents.su/6-723575-ustrojjstvo-dlya-kontrolya-diskretnykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дискретных блоков</a>

Похожие патенты