Устройство для контроля логических узлов

Номер патента: 511557

Авторы: Астрахан, Галкин, Мермельштейн, Павлов, Чепел, Шиков

ZIP архив

Текст

О П И С А Н И Е (1) 511557ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Своз СоветскихСоциалистичесааРеспублик.7 соединением заявк оотдарстоеннын квинтетСовета Мнннотров СССРоа делам нэобретеннйн открытей(088. 8) 3) Опубликовано 25,04.76.Бюллетень45) Дата опубл писания 03. 09. овани 2) Антс рыизобретени Мермельштейн, Ю, И. Галкин, С. Н. Астрахан, Ю. П. Чепель А. И. Павлов и Б. В. Шиков 1) Заявитель) УСТРОЙС ЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ УЗЛОВ енно к му выхоыход кот одом реги задержки, адресный вх ен с соответствуюшим коммутатора соеди выходом адресногоПри соединении руемыми узлами ув подключаемая к вь тролируемых узлов регистра.устройства контро мкость чиваетс тм контактам к худшени дет личеству контролируемыхается емкость, подсоединенпорционе к увелич устройстгэ не имеют Цель изобретения и производительностиповышение точностиаботы устройства.м; что в устройствония фронта выходногого соединены сооч- блока формирования жки, выход - через тигается это те введен блок форсиров импульса, входы кото ветственно с выходам кодов и регистра зад 1Изобретение относится к автоматике, "г.политес ячф технике и предназначено для использования в контрольно измерительной аппаратуре для тестового контроля логических узлов, различных узлов вычислитель ных машин приборов, и в том числе боль ших интегральных схем.Известны устройства для контроля логических узлов, содержашие регистр фото- ввода, вход которого соединен с выходом блока ввода перфокарт, адресный и информационный регистры, регистр нагрузки, регистр задержки, блок дешифрации команд, блок формирования кодов, входы которых соединены с соответ твуюшими выходами регистра фотоввода, входной регистр, подключен ный входами соответстьеннэ . выходам адресного и информационного регистров, вы ходом - х входу блока формирователей, соединенного с контролируемым узлом и с входом коммутатора, выход которого подкгпочен к входу блока проверки параметров сит налов, выход которого через выходной регистр соединен с блоком вывода данных, управляющие входы подк;.ючены соответст оду регистра нагрузки и первоблока дешифрации команд, второйого соединен с управляюшим очности контроля или к ограничению коества контролируемых точек, так как пр ая к вь.ходным контактам контролируемыхзлов. Специальных же устройств, нейтралязуюших действие этой емкости, известныекоммутатор подключен к выходам контролируемого узла.Это позволяет осуществлять проверкупараметров коьтроли 1.уемых узлов как встатичес к сы, Гак и в ди на мическсм режимах и дает всзможнцсть повысить точность;.р .;".,к, па".аметрэа при большомкотпчест 1- кс.грслируемых точек и повысить производительность устройства за счетупрощения программы и уменьшения кол 10чества перфокарт для каждого типа контрьлируеэйых узлов,На фиг. 1-схема устройства для контроля логических узлов; на фи", 2 - схемаблока форсирования фронта выходного им 5пульса.В состав схемы (см. фиг. 1) входятблэк 1 ввода перфокарт, регистр 2 фотоввода, адресный и информационный регистры 3 4, блок дешифращии, входной регистр 266, блок 7 фор,лирователей; коммутатор, состоящий из двух частей полупроводниковогокоммутатора 8 и релейного коммутатора 9,блок 10 про."ки параметров сигналов;блок 11 фсил;р ;ь" ичя фронта выходного 25импульса, рег:1 стр 12 задержки; блок 13формирова.":.:;я кодов; выходной регистр 14;б:. 3, . "а пав:ь:х (например, печати);ре,"ф, 1 :,:иоки-Ь,ело формирователей в блоке 7 равно фмаксимальному числу контактов контроли 1.;у -.к.- г : . . сцы формирователей соедиле;-.:.,; -":рслируемым узлом (на черг;-ке зе ;с: а:ан ) н с входами полупроводь релейного 9 коммутаторов, Зфкл :атаров 8 и 9 соединены сзхсдсм блока 10, где находятся схемы,кснтролиру:сшив параметры выходного сигал:. про-;,оряемсго узла. Релейный коммузт .р 9 есег,ивен с выходом блока 11 фор фсирена-;ля:.м.:;д а выходного импульса,вхсды ксгсрсгс соединены с выходом регистразадержки 12 и с выходом блока 13, который синхронизирует работу всего устройствав соответствии с работой блока ввода пер- ффокарт 1 и блока 15. Поэтому его выходысоединены с входами регистров и блоков2, 3, 5, 6, 10, 11, 14, 15 устройства(эти связи на чертеже не показаны). 30Схема блока форсировании фронта выходного импульса (см. фиг. 2) состоит из формирователч 17 импульса форсирования фронта вход которого соединен с выходом блока 13, а выход с входом схемы управ ления, второй вход которой соединен с выходом деипфратора 18 задержки. Вход де шифратора 18 задержки соединен с выходом регистра 12 задержки. Выход схемы управ ления 19 соединен с входом усилителя то 60 ка 20, который усиливает импульс токафорсирования фронта и заряжает паразитнуюемкость, подключенную к выходу контролируемого узла. Выход усилителя 20 соединен с выходом релейного коммутатора 9,а через него с выходом контролируемогоузла. Устройство работает следующим образом. Программа, записанная на перфокартах, сс стоит из входной части, где записаны те уровни или"льсные сигналы, которые надо подать н;: хс ы контролируемого узле, связанные с ко;: с;: уе 1: : выходом, и выходной части, де задаетс адрес контро лируемого выхода и ожидаемые на контролируемом выходе уровни, полярности импульсов, задержки импульсов и подключаемая к контролируемому выходу нагрузка, Кроме того, в программе записаны команды, с помощью которых .трсисходит переключение информации с входа на выход, определяется момент контроля и друг 1.=. тперации, позво ляюшие автоматизировать цикл работы устройства. Зта программа вводится с помощью блока 1 в регистр 2, где информация зало минается на один цикл работы устройства, Из регистра 2 командная часть программы в соответствии с присвоенным ей признаком поступает на блок 5, где дешифруется, Адресная часть программы поступает из регистра 2 в. адресный регистр 3, а информа ционная часть программы поступает в информационный регистр 4. Разделение адресной и информационной частей программы происходит в соответствии с присвоенными ей признаками.Адресная часть программы представляет собой номер входного или выходного контакта контролируемой схемы, а входная информационная часть представляет собой тот уровень (высокий или низкий) или тот импульс (положительный или отрицательный которые надо подать на данные контакты, чтобы получить информацию наконтролируьмсм выходе. Ожидаемая информация на выходе контролируемого узла поступает также в информационный регистр 4. Палее входная часть информации из регистра 4 совместно с адресной частью из регистра 3 поступает на входной регистр 6. Количество разрядов входного регистра выбирают в зависимости от максимально необходимого количества контролируемых контактов. Во входном регистре 6 информация, которую необходимо подать на каждый из контактов кснтрогп руемого узла, запоминается и хранится до момента проверки параметров выходного сигнала, после чего регистр обнуляется.Каждый из разрядов входного регистра 6представляет собой память на триггерных схемах. Каждый разряд расчитан на храннние Определенного количества бит информапии, ; е,-епяеллого количеством уООВней и импульсов, которые необходимо подать на 5 Входные контакты контролируемого узла д;. и т:,:=Озечси акдля проверки комбинаци Оп;.;:ы.-: схем необходимо подавать на Входные кс;нтакты два уровня и один импульс, для пООВерги триггерных схем в динамическом режиме яеобходиллокроме основного (главО" импулвсаподавать еще и задержан;:СС.:ТЕ 1 П;.то ГЛИВНОГО ИМНУН С, ДЛЯ прсверки счетчиков в динамическом режиме необходимо три сдвинутых относительно 15 друг друга импульса. Кроме того, каждый из иьлтульсов может быть любой полярности. :,е это количестВО типОВ ияформяпии Опре - ДВЛЯЕТ ЕМКОСТЬ ОДНОГО РаЗРЯДа ВХОДНОГО регистра 6, который управляет работой опоками 7 формирователей. Количество последних В нем также равпо максимальновозможному ксличеству контактОВ контролируемого узла. йнформдция в Виде сформированных уровней юя импульсов с выхода формирователей р 5 блока 7 поступает на ВХОДЫ КОНТРОЛИ- руемого узла. С помощью формирователей блока 7 и релейного коммутатора 9 проис- тСО,И;: В СООТВЕТСТВИИ С ПРОГРИММой автомати ческзя коммутапия Входных и выходных 30 ХОНТат."ОВ. ЕСЛИ ДаННЫй КОНтаКт КОНТРОЛИ- руемог", узла является входным, то подсоединенный гс нему формирователь вырабатывает информацию, определяемую входным р; и:ром 6, а разряд релейного коммутать 3 рч, псдсоединечный к этому же контакту Отключае": измерительные схемы от него, Епи же кснтролируемый контакт является Вьпсод;ты ТО релейный коммутатор 9 под - хлюпает этот конта.т к контрольй;тлл схе мам бгка 10, а формирователь блока 7, подсоединенный к этому контакту, огклОчается От БОГО,Лц".: т.",.го как ВО Входной регистр 6 ввькомбинации и в соотг 45, :.-л эг.:, комбинации на входы контротти начинается Выходная часть.Гйл - ,чх;ке состоит из адресной. - .; - ,ч ступает В ад-ссный регистр 3,ПОИ.:ттгСОП Ий рабОтнй ПОЛуПрОВОдНИКОВОГОЫ и релейного 9 коммутаторов. Последний,-. соответствии с записанным в программет:,. - .тТРОЦЧРУЕМЬ М ВЬтИОДШМ КОНтаКтОМ. ПОД 55его ; блоку 10, В котором нахс;.-; Оя схемы,. контролирующие уровни иВдер;х;:у Выходного сигнала. Информапион;ая часть выходного теста, записаннаяна перфокарте, представляет собой ожидае мые на выходе контролируемого узла уровень (высокий или низкий) или полярностьимпульса ( положительного или отрипательного), Кроме того, информапионнаячасть содержит ожидаемую задержку и величину необходимой нагрузки, которую необходимо подключить к контролируемому выходному контакту, Ожидаемые величины нагрузки и задержки регистра фотоввода 2поступают на входы регистра 16 нагрузкии регистра 12 задержки соответственно.Выходы этих регистров управляют выбороможидаемой нагрузки и задгкки, Выбраннаянагрузка подсоединяется к контролируемомувыходному контакту. Одновременно регистр.12 задержки управляет работой блока 11форсирования фронта выходного импульсаконтролируемого узла. Работа этого блокапоясняется с помощью схемы, изображеннойна фиг. 2, На фход формирователя 17, форсируюшего илатульсы, поступает от блока 13импульс начинающийся несколько раньшеимпульса, подаваемого на вход контролируемого узла, и длительностью, превышавшеймаксимально возможную величину задержкина которую рассчитывается устройство.Таким образом, независимо от задержкиконтролируемого узла импульс, поступающийна вход формирователя 17, перекрываетимпульс на выходе контролируемого узла,Формирователь 17 создаег ряд короткихимпульсов длительностью 100 150 ноперекрывающих друг друга, С выхода формирователя 17 эти импульсы поступают наВход схемы управления 19, Второй входсхемы управления 19 соединен с Вьпсодомдешифратора 18, который весь диапазонвозможной задержки импульса контролируемого узла разбивает на отрезки, равныедлитежностям импульсов, сформированныхсхемой формирователя 17. В соответствиис ожидаемой задержкой дешифратор 18 выбирает один из отрезков этой задержки,благодаря чему схеме управления 19пропускает только один сформированныйформирователем 17 импульс, временноеположение которого соответствует фронтувыходного импульса контролируемого узла.Далее этот импульс поступает на импульсный усилитель тока 20, который во времяфронта импульса контролируемого узлаформирует импулвс тока, заряжающий паразитную емкость, вносимую подсоединениемустройства контроля к контролируемомуузлу. После выполнения выходной частитеста которая подготавливает контролирующие схемы и подсоединяет с помощью релейного коммутатора 9 эти схемы к выводному контакту контролируемого узла, аперфокарты в регистр фотоввода 2 и далеев блок 5 ноступает команда "измерение . Эта команда в блоке 5 дешифруется и поступает в качестве разрешающего сигнала в блок 10, где контролирующие схемы производят сравнение параметров сигнала с выхода контролируемого узла с заданнн ми (ожидаемыми) параметрами,Эти схемы в случае отклонения параметра сигнала от ожидаемых фиксируют ошибку, которая поступает с выхода блока 10 на вход выходного регистра 14, где она запоминается. Далее цикл работы устройства повторяется до момента выполнения определенного числа измерений или до смены выходного адреса. После этого с выхода выходного регистра накопленные ошибки в виде кода ошибок поступают на блок 15 вывода для печати вместе с номером выходного контакта. Формула изобретенияУстройство для контроля логическихузлов, содержащее регистр фотоввода,вход которого соединен с выходом блокаввода перфокарт, адресный и информацион .ный регистры, регистр нагрузки, регистрзадержки, блок дешифрации команд, блок формирования кодов, входы которых соеди" невы с соответствующими выходами регистра фотоввода, входной регистр, подключенный входами соответственно к вы 5 ходам адресного и информационного регистров, выходом - к входу блока формирователей, соединеннопо с контролируемым узлом и со входом коммутатора, выход которого подключен к входу блока про 10 верки параметров сигналов, выход которого через выходной регистр соединен с блоком вывода данных, управляющие входы - подключены соответственно к выходу регистра нагрузки и первому выходу бло 15 ка дешифрации команд, второй выход .:торого соединен с управляющим вхпдом регистра задержки, адресный вход коммутатора соединен с соответствующим выходом адресного регистра, о т л и ч а ю щ е ь с я тем, что, с целью повьпления то. сти и производительности работы устройства, в него введен блок форсирования фронта выходного импульса, входы которого соединены соответственно с выходами 25 блока формирования кодов и ре.истра задержки, выход через коммутатор подключен к выходам контролируемого узла.511557 ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, 113035, Раушская иаб., 4 Филиал ППП Патент", г. Ужгород, ул, Проектная, 4 Редактор Е ронсар Заказ ЗУЮ Составитель А.Жеренон Техред И.Карандашова Корректор 1 БраднищаИзд. М 9 Щ Тираж 1029 Подписное

Смотреть

Заявка

2046580, 22.07.1974

ПРЕДПРИЯТИЕ ПЯ М-5489, ПРЕДПРИЯТИЕ ПЯ А-1389

МЕРМЕЛЬШТЕЙН ГРИГОРИЙ РУВИМОВИЧ, ГАЛКИН ЮРИЙ ИОСИФОВИЧ, АСТРАХАН СВЕТЛАНА НАУМОВНА, ЧЕПЕЛЬ ЮРИЙ ПРОКОФЬЕВИЧ, ПАВЛОВ АНАТОЛИЙ ИВАНОВИЧ, ШИКОВ БОРИС ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G01R 31/28, G01R 31/3177

Метки: логических, узлов

Опубликовано: 25.04.1976

Код ссылки

<a href="https://patents.su/6-511557-ustrojjstvo-dlya-kontrolya-logicheskikh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических узлов</a>

Похожие патенты