Стрямец
Устройство для умножения полиномов
Номер патента: 1677707
Опубликовано: 15.09.1991
Авторы: Грицык, Кожан, Стрямец
МПК: G06F 17/10, G06F 7/544
...показателя степени в регистры 7 и 6 соответственно.Выгрузка результатов происходит в направлении, обратном направлению поступления данных,при подаче "1" на вход изменения режима работы, начиная с первой вычислительной ячейки. 5 10 15 20 25 30 35 40 45 50 Формула изобретения 1. Устройство для умножения полиномов, содержащее группу элементов И, сортирующие ячейки, умножитель и блок памяти, выход которого соединен с входом множимого умножителя, выход которого соединен с первыми входами элементов И группы, выходы которых являются информационным выходом устройства, информационный вход которого соединен с входом множителя умножителя, первый вход-выход предыдущей сортирующей ячейки соединен с вторым входом-выходом последующей сортирующей...
Умножитель разреженных полиномов
Номер патента: 1649564
Опубликовано: 15.05.1991
Авторы: Батюк, Грицык, Кожан, Стрямец
МПК: G06F 15/31
Метки: полиномов, разреженных, умножитель
...входах регистра. сдвига с частотой Г.Формула из обр етения 30Умножитель разреженных полиномов, содержащий формирователь импульсов и матрицу сортирующих ячеек, первый выход формирователя импульсов соединен с входами тактовых импульсов всех сортирующих ячеек матрицы, о тл и ч а ю щи й с я тем, что, с целью повышения быстродействия, в него введен узел вывода полинома, 40 выход которого является выходом умно- жителя, выходы показателя степени и коэффициента полинома и выходы управления регистрами (, )-й сортирующей ячейки матрицы, где д, 1 = 1,1 45- порядок полинома множимого и множителя), соединены соответственно с входами показателя степени и коэфФициента полинома и входами управления регистрами (1-1) 11 й Г(3 501) -й, (+1), Я-й...
Матричное вычислительное устройство
Номер патента: 1509920
Опубликовано: 23.09.1989
Авторы: Грицик, Кисиль, Паленичка, Стрямец
МПК: G06F 15/173
Метки: вычислительное, матричное
...24 командвычислительных ячеек в каждой строкематрицы позволяет производить записьпрограммы в последовательном коде дополной загрузки программы в ячейки,При повторном цикле записи программы в вычислительные ячейки на элементах ИСКЛЙЧА 1 ОЩЕЕ ИЛИ 9 происходитсравнение кода команд, записанных врегистры 24 команд вычислительныхячеек, с повторно записываемыми кодами команд, на выходе 11 элементаИЛИ 10 формируется сигнал ошибки записи программы. По окончании повторного цикла записи программы сигнал,подаваемый на вход 21 выбора режимаработы матрицы, переводит матрицув режим выполнения операций.Входной поток данных поступаетна входной регистр 1 через коммутатор 2 в зависимости от кода, подаваемого на управляющие входы 16 и...