Устройство для синхронизации по циклам
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1811019
Авторы: Говоровский, Панков, Семкин, Тимошкин
Текст
(56) Аппаратура ИКМ. Подна, Радио и связь, 1989, с. 62,искажении синхрогруппы, блок 7 управления цепью удержания синхрониэма, первый элемент НЕТ 8, накопитель 9 по выходу из синхронизма,элемент И 10, блок 11 генераторного оборудования, элемент И 12, элемент ИЛИ. 13, накопитель 14 по входу в синхронизм, элемент НЕТ 15, триггер 16, элемент 17, делитель 18 частоты, Устройство позволяет изменить алгоритМ функционирования цепи удержания циклового синхрониэма в зависимости от количества . ошибок символов в синхрогруппе. Это обеспечивает существенное увеличение среднего времени заполнения накопителя по выходу иэ синхрониэма при воздействии ошибок в тракте передачи, что, в свою очередь, приводит к повышению помехоэащищенности устройства. 2 э, и, ф-лы, 3 ил. ий, О.В ре. Л.С.Левирис, 2,20. ИНХРОНИЗАЦ тся к многоканальт быть использоватемах передачи ретения - повышети. Устройство сога, дешифратор 2 ИЛИ 3, первый эле- И 5, дешифратор 6 ГрумоЫ ю ГОСУДАРСТВЕННОЕ ПАТЕНТНВЕДОМСТВО СССР(57) Изобретение относи .ной электросвязи и може но в цифровых сис информации. Цель изоб ние помехозащищеннос держит регистр 1 сдви синхрогруппы, элемент Мент И 4, элемент ИЛ 1811019 А5 10 15 20 25 30 35 40 45 50 55 Изобретение относится к многоканальной электросвязи и может быть использовано в цифровых системах передачи информации.Цель изобретения - повышение помехозащищен ности,На фиг. 1 представлена структурная электрическая схема устройства для синхронизации по циклам; на фиг. 2 - дешифратора искажений синхрогруппы; на фиг. 3 - блока управления цепью удержания синхронизма,Устройство для синхронизации по циклам содержит регистр 1 сдвига, дешифратор 2 синхрогруппы, первый элемен ИЛИ 3, первый элемент И 4, второй элемент ИЛИ 5, дешифратор 6 искажений синхрогруппы, блок 7 управления цепью удержания синхронизма, первый элемент НЕТ 8, накопитель 9 по выходу из синхронизма, второй элемент И 10, блок 11 генераторного оборудования, третий элемент И 12, третий элемент ИЛИ 13, накопитель 14 по входу в синхронизм, второй элемент НЕТ 15, триггер 16, четвертый элемент И 17, делитель 18 частоты; дешифратор 6 искажений синхрагруппы содержит анализатор 19 синхрогруппы, счетчик 20, первый блок задержки 21, накопитель 22 искажений, элемент И 23, триггер 24, второй блок 25 задеркки; блок 7 управления цепью удержания синхронизма содержит первый элемент НЕТ 26, первый элемент И 27, элемент ИЛИ 28, элемент НЕ 29, второй элемент НЕТ 30, второй элемент И 31, триггер 32.Устройство для синхронизации по циклам работает следующим образом.Групповой цифровой сигнал поступает на вход и-элементного регистра 1 сдвига (и - число символов в синхрогруппе). Каждая комбинация символов, аналогичная по структуре синхрогруппе, вызывает формирование сигнала на выходе дешифратора 2 синхрогруппы. Если устройство находится в состоянии синхронизма, то сигнал с выхода дешифратора 2 через элемент ИЛИ 13 совпадает на входе элемента И 4 с сигналом с выхода блока 11 генераторного оборудования. С выхода элемента И 4 формируется сигнал сброса накопителя по выходу иэ синхронизма 9, В результате этот накопитель оказывается разряженным до нулевого состояния, при котором на выходе элемента И10 не может сформироваться сигнал установки блока 11 генераторного оборудования в новое состояние,Одновременно групповой цифровой сигнал поступает на первый вход дешифратора 6 искажений синхрогруппы, При этом сигналы нэ его выходе формируются следующим образом. Если в синхрогруппе обнаружено ва 1 ошибок, то на первом и на втором выходах дешифрэторэ 6 искажений сигналы отсутствуют, если ошибок а 1а п 2, то формируется сигнал на первом выходе; если ошибок вв 2, то формируется сигнал на первом и втором выходах дешифратора 6,Отклики на результат анализа числа искажений в синхрогруппе поступают на первый и второй входы блока 7 управления цепью удержания синхронизма, Сигналы на его выходе формируются следующим образом:- при вщ 1 ошибках в синхрогругпе (на первом и втором входах блока 7 сигнллы отсутствуют) на первом и втором выходах блока 7 управления формируются сигналы, совпадающие по времени с сигналом с выхода блока 11 генераторного оборудования;- при в 1ва 2 ошибках в синхрогруппе (наличие сигнала на первом входе блока 7 и отсутствие на втором) на первом выходе блока 7 управления сигнал отсутствует, если накопитель 9 по выходу из синхронизма полностью опустошен, и формируется сигнал, совпадающий по времени с сигналом от блока 11 генераторного оборудования, если в накопитель 9 по выходу иэ синхронизма записана хотя бы одна единица, при этом на втором выходе блока 7 управления сигнал в том и другом случае отсутствует;- при вв 2 ошибках в синхрогруппе (наличие сигнала на первом и втором входах блока 7) сигнал на первом и втором выходах блока 7 управления отсутствует.Таким образом, в состоянии синхронизма при отсутствии искажений в синхрогруппе на первом и втором выходах дешифратора 6 искажений сигналы отсутствуют. На первом и втором выходах блока 7 управления цепью удержания синхронизма формируются сигналы, которые совпадают по времени с сигналом на выходе блока 11 генераторного оборудования. В результате на выходе элемента НЕТ 8 сигнал отсутствует, и запись в накопитель 9 по выходу из синхронизма. В свою очередь, сигнал с выхода элемента И 4 через элемент ИЛИ 3 удерживает накопитель 9 в нулевом состоянии.В цепи поиска синхронизма сигнал с выхода дешифратора 2 синхрогруппы совпадает по времени с сигналом с выхода делителя 8 частоты, коэффициент деления которого равен коэффициенту деления блока 11 генераторного оборудования. При этом сигналы с выхода элемента И 12 черезэлемент ИЛИ 5 удерживают накопитель 14 на его выходе нулевой потенциал. В резульпо входу в синхрониэм в заполненном со- тате подача тактовых импульсов через элестоя н ии. мент И 23 на вход счетчика 20При искажениях синхрогруппы, возни- прекращается. Анализатор 8 символов синкающих из-эа воздействия помех в линей хрогруппы выключается иэ работы до моном тракте, включается в работу цепь мента поступления первого символа .удержания синхронизма. Порядок заполне- очередной синхрогруппы. Таким образом, а ния накопителя 9 по выходуиз синхронизма накопителе 22 искажений к концу анализа , соответствует алгоритму, описанному вы- символов синхрогрупы будет заполнено ше, Групповой цифровой сигнал поступает 10 число ячеек, соответствующее количествуна первый вход дешифратора 6 искажений искаженных символов в синхрогруппе, При .синхрогруппы. В этом дешифраторе апре- этом, как было описано выше; если ошибок деляется количество искаженных символов в синхрогруппе в.гп 1 (заполнены в 1+ 1 .в синхрогруппе. ячейка), то на первом выходе накопителя 22Дешифратор 6 искажений синхрогруп искажений появляется постоянная едини. пы работает следующим образом. Сигнал от ца. Если ошибок ев 2 заполнены в 2+ 1 блока 1.1 генераторного оборудования, оп- ячейка), постоянный единичный сигнал поределяющий частоту следования циклов пе- является и на втором выходе накопителя 22, редачи, поступает на третий вход Врезультатевмоментпоступлениясигнала : дешифратора 6 искажения. Учи 1 ывая, что 20 с блока 11 генераторного оборудования, опданный сигнал определяет начало каждого ределяющего положение последнего Симцикла передачи (или совпадает с последним вола синхрогруппы, на третий вход блока 7 символом синхрогруппы), в блоке 25 задер- управления цепью, удержания синхронизма жкионзасчетзадержкина М-птактов где на его первом и втором входах появятся й - общее число символов в цикле передачи; 25 сигналы, Определяющие степень искажения. и - число символов в синхрогруппе) приво- синхрогруппы согласно алгоритму, пред,дится в соответствие по времени с началом ставленному выше. Сброс накопителя 22 ис- поступления в анализатор 19 символов пер- кажений осуществляется сйгналом с блока . вого символа синхрогруппы. Поэтому на вы генераторнаго оборудования, задержан-ходе блока 25 задержки формируется 30 ным в блоке 21 задержки на один такт,т. е, . последовательность сигналов, следующих спосле формирования управляющих сигна: частотой поступления циклов передачи и лов на выходах блока 7 управления цепью Определяющих положение первогосимвола удержания синхронизма, Этот же сйгнал с синхрогруппы в этих циклах, Сигнал с выхо- блока 11.задерживается в блоке 25 на М.й да блока 25 задержки устанавливает триг тактов и включает в работу счетчик 20 и гер 24 в состояние, соответствующее анализатор 19 дляанализэследующейсин- единичному сигналу на его выходе. В ре- хрогруппы.зультате элемент И 23 открыт,Тактовые им- Блок 7 управления цепью удержания пульсы, поступающие на второй вход циклового синхронизма работает следуюдешифратора 6 искажений синхрогруппы, 40 щим образом. В состоянии синхронизма, проходят через открытый элемент И 23 на как было показано выше, накопитель пб вывход счетчика 20. Счетчик 20 имеет и выхо- ходу из синхронизма 9 разряжен. Триггер 32, дов и работает следующим образом, Каждо-находится в состоянии, при котором на его му тактовому импульсу, поступающему на выходе - нулевой потенциал. Поэтому элевход счетчика 20, соответствует сигнал, по мент И 31 закрыт, элемент И 27 открыт. В являющийся последовательно на первом результатевторойвходблокауправленияиз втором, ., и-м выходе этого счетчика, В работывыключен.Припервоначальномвозанализаторе 19 символов синхрогруппы в никновении искажений в синхрогруппе воз-. . момент появления сигнала с первого выхо- можны два результата анализа символов да счетчика 20 происходит анализ первого 50 синхрогруппы:символа синхрогруппы. Если символ не ис. В синхрогруппе обнаружено аа 1 кажен, на выходе анализатора 19 сигнал ошибок, В этом случае накопитель 22 иска- отсутствует; еслиискажен, то с выхода ана- жений дешифратора 6 искажений синхроглизатора 19 сигнал записывается в накопи- руппы заполнен менее чем на в 1+ 1 ячейку, тель 22 искажений, рассчитанный на и 55 Поэтомунапервомвыходедешифратораисячеек. Далее анализируется второй, третий, кажений 6 сигнал отсутствует. В момент по" и-й импульс синхрогруппы, В момент ступления сигнала с блока 11 генераторного анализа последнего символа синхрогруппы оборудования на выходе элемента НЕТ 26 сигнал с и-го выхода счетчика 20поступает формируется сигнал,.который через откоына второй вход триггера 24 и устанавливает тый элемент И 27 и элемент ИЛИ 28 посту50 55 частоты, включается в работу при первом же отсутствии синхрогруппы,При сбое циклового синхронизма накопители 9, 14 по выходу из синхронизма и по входу в синхронизм заполняются, и сигнал с выхода делителя 18 частоты через открытый элемент И 10 устанавливает блок 11 генераторного оборудования в новое состояние. Одновременно этот же сигнал через элемент ИЛИ 3 сбрасывает накопитель 9 по выходу из синхронизма в нулевое состояние и устанавливает триггер 32 в исходное состояние, при котором на его выходе - нулевой потенциал.Формула изобретения 1. Устройство для синхронизации по циклам, содержащее последовательно соединенные регистр сдвига, вход которого является входом группового сигнала, и дешифратор синхрогруппы, а также первый, второй, третий и четвертый элементы И, первый и второй элементы ИЛИ, первый и второй элементы НЕТ, накопитель по выходу из винхронизма, накопитель по входу в синхронизм, делитель частоты, триггер и блок генераторного оборудования, первый вход которого соединен с первым входом делителя частоты и является входом тактовой частоты устройства, а к второму входу блока генераторного оборудования и первому входу первого элемента ИЛИ подключен выход второго элемента И, к первому входу которого подключен выход накопителя по выходу из синхронизма, к входу "Сброс" которого подключен выход первого элемента ИЛИ, к второму входу которого подключен выход первого элемента И, при этом выход дешифратора синхрогруппы подключен к первым входам второго элемента НЕТ, третьего и четвертого элементов И, причем выходы третьего элемента И и второго элемента НЕТ подключены к первым входам соответственно второго элемента ИЛИ и триггера, выход которого подключен к второму входу четвертого элемента И, выход которого подключен к вторым входам триггера, второго элемента ИЛИ и делителя частоты, выход которого подключен к вторым входам третьего элемента И и второго элемента НЕТ и к третьему входу второго элемента И, а выход второго элемента ИЛИ подключен к входу накопителя по входу в синхронизм выход которого подключен к второму входу второго элемента И, и ри этом выход блока генераторного оборудования подключен к вторым входам первого элемента И и первого элемента НЕТ, выход которого подключен к входу накопителя по выходу из синхронизма, о т л и- ч а ю щ е е с я тем, что, с целью повышения помехоза 5 10 15 20 25 30 35 40 45 щищенности, введены дешифратор искажений синхрогруппы, блок управления цепью удержания синхронизма и третий элемент ИЛИ, к первому и второму входам которого подключены выход дешифратора синхрогруппы и второй выход блока управления цепью удержания синхронизма, первый выход которого подключен к первому входу первого элемента НЕТ, а выход третьего элемента ИЛИ подключен к первому входу первого элемента И, при этом входгруппового сигнала устройства соединен с первым входом дешифратора искажений, второй вход которого является входом тактовой частоты устройства, а первый и второй выходы дешифратора искажений синхрогруппы подключены соответственно к первому и второму входам блока управления цепью удержания синхронизма, к третьему, четвертому и пятому входам которого подключены выходы соответственно блока генераторного оборудования, первого элемента ИЛИ и первого элемента НЕТ, причем выход блока генераторного оборудования подключен к третьему входу дешифратора искажений синхрогруппы.2. Устройство по и, 1., о т л и ч а ю щ е ес я тем, что дешифратор искажений синхрогруппы выполнен в виде анализатора синхрогруппы, счетчика, элемента И, триггера, первого и второго блоков задержки и накопителя искажений, первый и второй выход которого являются соответственно первым и вторым выходами дешифратора искажений синхрогруппы, первым и вторым входами которого являются соответственно вход анализатора синхрогруппы и второй вход элемента И, выход которого подключен к входу счетчика, и выходов которого подключены к управляющим входам анализатора синхрогруппы, при этом вход йервого блока задержки соединен с входом второго блока задержки и является третьим входом де-. шифратора, а выходы первого и второго блоков задержки подключены соответственно к входу "Сброс" накопителя искажений и первому входу триггера, выход которого подключен к первому входу элемента И, а к второму входу триггера подключен и-выход счетчика, причем выход анализатора синхрогруппы подключен к входу накопителя искажений,3. Устройство по и. 1, о т л и ч а ю щ е ес я тем, что блок управления цепью удержания синхронизма выполнен в виде первого и второго элементов НЕТ, первого и второго элементов И, элемента НЕ, элемента ИЛИ и триггера, выход которого подключен к первому входу второго элемента И и через элемент НЕ - к первому входу первого элеПодписноетениям и открытиям при ГКНТ СССкая наб 4/5 аказ 1452 Тираж ВЙИИПИ Государственного комитета по изо 113035, Москва, Ж, РаПроизводственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 1 мента И, к второму входу которого подключен выход первого элемента НЕТ, первый вход которого и первый вход второго элемента НЕТ являются соответственно первым и вторым входами блока управления, 5 третьим входом которого является второй вход первого элемента НЕТ, соединенный с вторым входом второго элемента НЕТ, выход которого подключен к второму входу второго элемента И, выход которого и выход первого элемента И подключены к входам элемента ИЛИ, выход которого и выход первого элемента НЕТ являются соответственно первым и вторым выходами блока управления, четвертым и пятым входами которого являются соответственно второй и первый входы триггера.
СмотретьЗаявка
4943690, 19.04.1991
ЛЕНИНГРАДСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. ЛЕНСОВЕТА
ПАНКОВ ВЛАДИМИР ЛЬВОВИЧ, ГОВОРОВСКИЙ ВЯЧЕСЛАВ ОЛЬДЕВИЧ, СЕМКИН ОЛЕГ ВИКТОРОВИЧ, ТИМОШКИН АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: синхронизации, циклам
Опубликовано: 23.04.1993
Код ссылки
<a href="https://patents.su/6-1811019-ustrojjstvo-dlya-sinkhronizacii-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации по циклам</a>
Предыдущий патент: Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов
Следующий патент: Устройство фазовой автоподстройки частоты
Случайный патент: Устройство для выталкивания слиткаиз изложницы