Устройство для формирования импульсных последовательностей
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 4 Н 03 К 3/64 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИПРИ ПЮТ СССР ИЗОБРЕТЕ ПИС А ВТОРСНОМУ СВИДЕТЕЛЬСТ нныи институт Б,К,ИихайлоИ,Култынов ельство СССР 3/64, 1986. ФОР 1 ПИРОВАНИЯЕЛЬНОСТЕЙ(57) Из ожет быть исполь о-адресных систе тации сложных ко етение м синхронн ованоах свяых стр и, для имиктур, Цел зобретени,80152942 ширение функциональных возможностей -достигается за счет введения блока 6управления, храняцего информациюо структуре импульсных последовательностеи и порядке включения каналов 1формирования импульсных последовательностей. Триггер 2 переключает блок 6управления в рабочий режим по приходу кода запуска, дешифратор 4 преобразует сигналы блока 6 управления всигналы запуска каналов 1 формировагияимпульсных последо тельностей. Блок5 преобразования импульсных последовательностей позволяет образовыватьразличные комбинации импульсных последовательностей. Устройство такжесодержит генератор 3 тактовых импульсов. 1 з,п. ф-лы, 4 ил.Изобретение относится к импульсной технике и может быть использовано в асинхронно-адресных системах связи, системах вторичной радиолокациидля имитации сложных кодовых структур сигналов и потоков, для проверкии отладки декодирующих устройств ив устройствах встроенного контроля.Цель изобретения - расширение ФункОциональных воэможностей за счет программирования количества формируемыходнотипных импульсных последовательностей.На Фиг, 1 представлена функциональная схема устройства; на Фиг,2функциональная схема канала формирования импульсных последовательностей;на фиг.3 - Функциональная схема блокауправления; на Фиг,4 - Функциональная 20схема блока преобразования импульсных последовательностей.Устройство содержит каналы 1 Формирования импульсных последовательностей, триггер 2, генератор 3 тактовых импульсов, дешифратор 4, блок 5преобразований импульсных последовательностей, блок 6 управления. Первьп, второй и третий выходы генератора 3 соединены с первым, вторыми третьим входами блока 6 управления,четвертый вход которого соединен счетвертым входом генератора 3 и первыми входами каналов 1 формирования.Первый выход блока 6 управления сое 35динен с входом установки триггера 2,выход которого соединенс пятым входом блока 6 управления, второй выходкоторого соединен с первым входомпредустановки триггера 2, второй входпредустановки которого соединен с .первым разрядом шины запроса информации,которая соединена с шестой группойвходов блока 6 управления. Шина данных блока 6 управления соединена сшинами данных каналов 1 Формирования, шины адреса которых соединеныс шиной адреса дешифратора 4 и с шиной адреса блока 6 управления, третийвыход которого соединен с вторыми входами каналов 1 формирования и первым50входом дешифратора 4, выходы которогосоединены с соответствующнми третьимивходами каналов 1 Формирования, выходы которых через блок 5 преобразованияимпульсных последовательностей соедииены с выходами устройства,Канал 1 Формирования импульсныхпоследовательностей (Фиг.2) содержит дешифратор 7, элемент ИЛИ 8, программируемый одновибратор 9 и программируемые Формирователи 10. стробов,Первый выход дешифратора 7 соединен с первым входом программируемого одновибратора 9, второй вход которого соединен с первыми входами программируемых формирователей 10 и является первым входом канала 1, Выходы дешифратора 7, кроме первого, соединены с вторыми входами соответствующих программируемых формирователей 101 шины данных которых соединены с шиной данных программируемого одновибратора 9 и является шиной данных канала 1. Вход дешифратора 7 является вторым входом канала 1,ь 1 ина адреса дешифратора 7 является шиной адреса канала 1. Первый вход элемента ИЛИ 8 соединен с третьими входами программируемых формирователей 10 и является третьим входом канала 1. Выходы программируемых формирователей 1 О через элемент ИЛИ 8 соединены с третьим входом программируемого одновибратора 9, выход которого является выходом канала 1.Блок 6 управления содержит формирователь 1 1 сигнала готов, формирователь 12 сигнала сброс, формирователь 13 сигнала синхронизации, параллельный программируемый интерфейс (ППИ) 14, центральный процессор (ЦП) 15, буфер 16 шины адреса, системный контроллер-шинный формирователь (СК-ПФ) 17, дешифратор 18 шины . адреса, постоянное запоминающее устройство (ПЗУ) 19 иинтегрирующую цепьВыход формирователя 11 соединен с первым входом ЦП 15, вход установки которого соединен с входом установки ППИ 14 и с выходом формирователя 12 и является вторым выходом блока 6 управления. Первый вход формирователя 11 является пятым входом блока 6 управления, четвертый вход которого соединен с вторым входом формирователя 11 и первым входом Формирователя 12, второй вход которого соединен с выходом интегрирующей цепи, Выход синхронизации ЦП 15 соединен с первым входом формирователя 13, второй вход которого является третьим входом блока 6 управления, Выход формирователя 13 соединен с входом синхронизации СК-ШФ 17, шина данных которого соединена с шиной данных ЦП 15, выходы чтения и записи которого соединены с соответствующими входами СК-ШФ 17, Нина5 1529422 адреса ЦТ 1 15 через буфер 16 соединена с шиной адреса дешифрлтора 18, ПЗУ 19 и является шиной адреса блока 6 управления, нулевой и первый разряды5 которой соединены также с первым ц вторым входами ППИ 14, шина данных которого соединена с шиной данных СК-ШФ 17, ПЗУ 19 и является шиной данных блока 6 управления, Выходы записи данньсх в запоминающее устройство и чтение данных СК-Г 1 Ф 17 соединены с соответствующими входами дешифратора 18 и ППИ 14, причем выход чтения данных СК-ШФ 17 соединен также с соответствующим входом ПЗУ 19, Выход записи данных в канал ввода-вывода СК-ШФ 17 является третьим выходом блока 6 управления, первый виход которого соединен с первым выходом де шифратора 18, второй выход которого соединен с входом выбора микросхемы ППИ 14, Выходы дешифратора 18 соединены с соответствующими входами выбора микросхемы ПЗУ 19, Шина злпро са информации ППИ 14 является шестой группой входов блока 6 управления, первый и второй входы которого соединены соответственно со вторым ц третьим входами ЦП 15. 30Блок 5 преобразования импульсных последовательностей (нл фцг.4 показан пример реализации для трех каналов 1 формирования) содержит группы элементов И-НЕ 20 и 21. Входы группы элементов И-НЕ 20 и 21 являются входами блока 5, Выходы группы элемснтов И-НЕ 20 являются первой группоц выходов блока 5. выходы группы элементов И-НЕ 21 - второй группой40 выходов блока 5.Устройство для формирования импульсных последовательностей работает следующим образом.После включения питания формировл 45 тель 12 в блоке 6 управления (фиг,З) выдает импульс сброса, который производит установку триггера 2 в состояние " 1", начальную установку ЦП 15 и ППИ 14, Затем осуществляется начальная загрузка информации В ППИ 14 для определения его режима работы, После этото блок 6 управления осуществляет11 11 сброс триггера 2 в состояние 0 , Так к ак и а пятом входе блока 6 1 пр авле 55 ния находится уровень 0 , то блок 611 управления переходит в состояние Ожиданиеи находится в нем до прихода кода режима работы на шину запроса информации устройства, Приход коллрежима работы определяется по млад-:шему разряду шины запроса цнформациц устройства. Если на младшем разряде входной шины устройства пр 1 исходцт изменение сигнала с уровня"0" до уровня "1", что означает приход кода режима работы, то триггер 21 11переходит в состояние 1 , следовательно, на пятый вход блока 6 управления подается "1" и блок 6 управле 11 11ния выходит из состояния Ожиданиепосле чего происходит ввод кода режима работы из ППИ 14 в регистр ЦЛ 15(Фиг.З) Зачем в блоке 6 управления осуществляется перезагрузка счетчика команд 11 П 15 в соответствии скодом режима работы, производятвыборку подпрограммы .оторля определяет структуру, состав ц параметры код 1 кых групп Формируемого импульсногопотока. Сначала производится инициализация клнллов 1. Во время цнцциллцзлции, например, первого канала 1блока 6 угравленця записывает в программируемый олновибрлтор 9 число,которое определяет длительность импульсов, Формцруемчю цм прц злпуске,н программируем;1 е Формц 1 с влтелц 111числа, которьп с 1 пре 1 ляют временнойинтервал от мемент; цх элпускл до выллчц цли импульса, 1 сс 1 тор 1 тй черезэлемент ИЛИ 8 запускает прсгрлммцруемыц одновибрлтор 9, Пос.пс прсвеценцяинициализации всех каналов 1 блок 6управления записьвлет в регистр ЦП 15число К, определяюпее число ццк.,:оввыдачи кодов, ц процэвелцт злпуск каналов 1 через дешифрлтор 4 в нужнойпоследовательности, В результате навыходе каждого канала 1 получаютпоследовательность импульсов, С вьжо -дов каналов 1 сформцрс 1 нлнные последовательности 1 мпупьсов поступают наблок 5, который Формирует в различныхсочетаниях суммлр 1.ые последовательности импульсов. Колцчес.тво ыходов блока 5 определяется выражением Т,2 - 1, где .1 - чцс.ло каналов 1, Пос -ле запуска всех клнллов 1 в регистре ЦП 15 из числа К вычитается едцниЦа И,ПОЛУЧЕННОе ЧЦСЛО ЕРЛВНИ 1 ВЛЕтСЯ Снулем. Если число не рчвно нулю, тоблок 6 управления отрлблтывлет задержку на время ме,чу циклами выдачикодовых групп и снова злпусклет каналы 1.Если чцссс 1 рлс 1 но нулю,тс 1 блок6 управления цс рех 11 лцт и то место152942 программы, где происходит сброс триггера 2, Блок 6 управления переходит н состояние Ожидание и находится н цем до прихода следующего кода режима работы,Формула изобретения1. Устройство для формирования импульсных последовательностей содержащее триггер, генератор тактовых импульсов, дешифратор, каналы формирования импульсных последовательнос тей, о т л и ч а ю щ е е с я тем,что, с целью расширения функциональных возможностей, в него введены блок управления и блок преобразования импульсных последонательностей,причем первый, второй и третий выходы20 генератора тактовых импульсов соединены с одноименными входами блока управления, четвертьп вход которого соединен с четвертым выходом генератора тактовых импульсов и с первыми входами каналов формирования импульсных последовательностей, первьп выход блока управления соединен с входом установки триггера, выход которого соединен с пятым входом блока управления, второй выход которого соединен с входом предустановки триггера, шина данных блока управления соединена с шинами данных каналов формронация импульсных последовательностей, шины адреса которых соединены с шинами адреса дешифратора и блока управления, трети выход которого соединен с вторыми входами каналов формирования импульсных последовательностей и первым входом дешифратора, выходы которого соединены с соответствующими третьими входами каналов формирования импульсных последовательностей, выходы которых соединены с соответствующими входами блокапреобразования импульсных последовательностей,2, Устройство по п.1, о т л и ч аю щ е е с я тем, что канал формирования импульсных последовательностейсодержит дешифратор, элемент ИЛИ,программируемый одновибратор, Б программируемых формирователей стробов,причем первьп выход дешифраторасоединен с первым входом программируемого одновибратора, второй вход которого соединен с первыми входами Ипрограммируемых формирователей стробов и является первым входом каналаформирования импульсных последовательностей, выходы дешифратора, кроме первого, соединены с вторыми входамисоответствующих И программируемыхформирователей стробов шины данныхкоторых соединены с шиной данных программируемого одновибратора и являются шиной данных канала формированияимпульсных последовательностей, входдешифратора является вторым входом канала формирования импульсных последовательностей, шина адреса дешифратора - шиной адреса канала формирования импульсных последовательностей,первьп вход элемента ИЛИ соединен стретьими входами И программируемыхформирователей стробов и являетсятретьим входом канала формированияимпульсньх последовательностей,выходы И программируемых формирователей стробов через элемент ИЛИ соединены с третьим входом программируемого одновибратора, выход которогоявляется выходом канала формированияимпульсных последовательностей.рректор И,11 ус каз 7758/54 Тираж 884НИИПИ Государств нного комитета по изобретениям 113035, Иосква, Ж, Раушская, на Подписное открьггиям КНТ СССР гарина, 1 роиэводстненно-плательский комбинат "Патент", г. Ужгород
СмотретьЗаявка
4406784, 08.04.1988
КАЗАНСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. А. Н. ТУПОЛЕВА
ЩЕРБАКОВА ТАТЬЯНА ФИЛИППОВНА, МИХАЙЛОВ БОРИС КИРИЛЛОВИЧ, ПРОСТАТОВ ИЛЬЯ ЛЕОНИДОВИЧ, КУЛТЫНОВ ЮРИЙ ИВАНОВИЧ
МПК / Метки
МПК: H03K 3/64
Метки: импульсных, последовательностей, формирования
Опубликовано: 15.12.1989
Код ссылки
<a href="https://patents.su/6-1529422-ustrojjstvo-dlya-formirovaniya-impulsnykh-posledovatelnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования импульсных последовательностей</a>
Предыдущий патент: Формирователь импульсной последовательности
Следующий патент: Умножитель частоты следования импульсов
Случайный патент: Центробежная машина для заливки клейкой массой пробок флаконов