Устройство для коммутации сигналов сообщений

Номер патента: 1506573

Авторы: Готлиб, Загурский

ZIP архив

Текст

(46) 0709,89, (71) Институт злительной техни(54) УСТРОЙСТВОЛОВ СООБЩЕНИЙ юл.ектри АНий и8. 8)01119 ники и вычисЛатвССРГ. И. Готлиб 390,4,ОММУТАЦИИ СИГНАОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРНЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР ОПИСАНИЕ И А ВТОРСКОМУ СВИДЕТЕЛ(57) Изобретение относится к электросвязи. Цель изобретения - повышение пропускной способности путем исключения возможности столкновения и наложения сигналов сообщений, Устройство для коммутации сигналов сообщений содержит блок 1 динамической памяти, блок 2 фазовой селекции, блок 3 призритетной селекции, блок 4 формирова. ния приоритета коммутации, формирователь 5 импульса окончания сообщения и блоки 6 и 7 коммутации. Привысокой интенсивности и одновременном поступлении сообщений на входыустройства последовательно коммутируются сообщения каждого иэ входовв соответствии с циклической процедурой обслуживания. Вход, по которому сообщение пришло первым, коммутируется первым. Поскольку в блоке3 приоритетной селекции всегда выбирается только один вход, невозможныналожение сообщений, поступающиходновременно в Разных линиях, и сбоикоммутации. Изменяя порядок формирования приоритета коммутации в блоке4, можно реализовать любую процедуруобслуживания. Устройство по пп. 2,3 и 4 ф-лы отличается выполнениемблока 2 фазовой селекции, блока 3приоритетной селекции и блока 4, даны их ил. 3 з,п,ф-лы, 5 ил,3506573Иэобретецие относится к з.еьтроснязи и может быть использондцо в каналах связи информдцоцо-нычслительных систем и сетей передачи дан 5 ныхЦель изобретеция - поньпцение пропускной способности путем исключениявозможности столкновения ивложенясигналов сообщений. ОНа фиг. 1 изображена структурнаяэлектрическая схема предлагаемогоустройства; на фиг, 2 - структурнаяэлектрическая схема блока фдзонойселекции; на фиг. 3 - структурная 15электрическая схема блока приоритетной селекции; на фиг4 - структурная электрическая схема блока формирования приоритета коммутации; цафиг. 5 - временная диаграмма. 20Устройство содержит блок 1 динамической памяти, блок 2 фазоной селекции, блок 3 приоритетцой селекции,блок 4 формирования приоритетов коммутации, формирователь 5 импульса 25окончания сообщения и первый 6 и нторой 7 блоки коммутации,р ио рите той селе кцни и и д ц холахус тристн д,д ньходах блока 3 приоритетнойселеки либо логические 0, либонд однол из них логическая, Вблоке 4 формирондция сформированысигналы "1" ( фиг. 5, а-г) проритетакоммутации, поступающие с его выходов на управляющие входы блока 3приоритетной селекции,В момент 1 с второго входа устройства на информационный вход блока 6 коммутации и вход блока 1 динамической памяти приходит сигнал "2(фиг, 5,6) сообщения, которыц запоминается н блоке 1 динамической памяти. С выхода последнего сигнал "3;" (фиг, 5,6) запомненного сообщения поступает на вход блока 2 фазоной селекции и вход блока 3 приоритетной селекции,В блоке 2 фазовой селекции производится фазовая селекция спгала "3," (фиг, 5,6), запомненного первым, в результате чего строб-импульсом (фиг, 5,д), соответствующим фронту сигнала 13 " (фиг. 5,6) н мо Блок фдзоной селекции содержитпервый 8, второй 9, третий 10 и четвертьл 11 элементы ИЛИ, элемент И 2,первый 13, второй 14 и третий 15 резисторы, первьп 16, второй 17 и третий 18 коцдецсдторы.Блок приоритетной селекции содержит инвертор 19, а в каждом каналеР;.триггер 20 и первый 21 и второй 22элементы ИЛИ-НЕ.ФБлок формирования приоритета коммутации содержит иннертор 23, а в 40каждом канале Р-триггер 24 и элементИЛИ 25,Устройстно работает следующим образом,В исходном состоянии на входах и 45выходах устройства сообщения отсутствуют, На выходах блока 1 динамическойпамяти - логические 0На всех выходах строб-импульсон блока 2 фазовой селекции отсутствуют импульсыстробирования, так что блок 3 приоритетной селекции и блок 4 формирования приоритетон коммутации, формирователь импульсов окончания сообщенияи блок 7 коммутации заблокированы,Поэтому ца упрдвляющем входе блока2 фазовой селекции и выходах б:окд7 коммутации сигналы отсутствуют прилюбых состояниях на выходах блока 3 мент ,с первого выхода строб-импульсов блока 2 фазоной селекции производится стробирование блока 3приоритетной селекции. В последнемпроисходит селекция сигнала "2,"(фиг, 5,6) в соответствии с сгналом 1 " (фиг, 5,6) приоритета, которыйбудет среди других сигналов "2" (фиг. 5,а-г) сообщений, эафиксированный на входах устройства в моПри этом в данном граничном случае фактически происходит выбор одного сообщения по результатам только фазоной селекции, т.е, первого поступившего сообщения, опережающего всеостальные по фазе поступления.На втором выходе блока 3 приоритетной селекции через время переходных процессов приоритетной селекциипоявляется сигнал логической "1",соответствующий сигналу "5" (фиг,5,б), который поступает на второй управляющий вход первого 6 и второго 7 блоков коммутации сообщений, Этим сигналом производится управление коммутацией сообщения "2 " (фиг, 5,6) с второго входа устройства.Скоммутированное в блоке 6 коммутации сообщение поступает с его выхода на информационные входы формироцатс цяимпульса оксцчация сообщения и ца вход второго Г.ока 7 ксммутации. С третьего цьсхода б ока 2 фазовой селекции с задержкой относительно момента 1, ца время перехол 5 ных процессов в блоке 3 приоритетнои селекции поступает строб-импульс,разблокирующий Формирователь 5 и блок 7 коммутации. В результате сигнал сообщения коммутируется во все выходы устройства за исклоецием второго, соответствующего сигналу "1" с второго выхода блока 3 приоритетцой селекции15В момент(Фиг. 5,6) при окончании сигнала "2 " сообщения, по егоконцевику, срабатывает формирователь5 и выдает импульс окончания сообщения, которьп поступает ца управляющий вход блока 2 фазовой селекции,На втором выходе блока 2 Фазовойселекции появляется импульс стробирования, соответствующиц срезу сигна-ла фазовой селекции (Фиг. 5,д), В 25результате стробировация блока 3 приоритетной селекции и блока 4 формирования приоритета ;оммутации прекращается приоритетная селекция в блоке3 и формируются нове сигналы приори- ЗОтета в блоке 4 формирования приоритетов коммутации, Формирдвацие их вблоке 4 Формирования приоритетов коммутации производится по отцошенид клогической "1" (сигнал "5 ", фи, 5,б), поступающей на вход блока 4 с вы 35.хода блока 3, т,е. соответствующемуномеру входа приема сообщения, которое было скоммутировацо,На третьем выходе блока 2 фазовой 4 рселекции в определецць момент прекращается импульс стробирования(фиг, 5,д), в результате чего формирователь 5 и блок 7 коммутации выключаются и коммутация заканчивается, 45С моментаработа устройстваповторяется. Однако, в отличие отмомента 1в блоке 3 приоритетнойселекции производится выбор входа приема сообщений с максвуальным приоритетом 5 рсреди всех входов устройства, поскольку сигналы сообпеций приходят поним одновременно. В этом граничномслучае происходит выбор сообщенияисключительно по значению сформиро 55ванного максимальцс го приоритета,поскольку фазы все; поступивших сообщений одинаковы, В момент 1 коммутация сигнала соссшецця с третьего цх(;а прсеа энка(псастгя и ( бчске4 Фсрмцруютс.я новые риорстеты ьоммутац, В момет г, ачцаетсц цсвый цикл коммутаи, в реу.ьтатекоторого будет скоммутировацо сообщецие на четвертом входе устройства.Таким образом,при высокой интенсивцости и одцонремеццом поступлениисообщеий ца входы устройства последовательно коммутируются сообщениякаждого из входов в соответствии сциклической процедурой обслуживанияВход, по которому сообщение пришлопервым, коммутируется первьм, Поскольку в блоке 3 приоритетной селекции всегда выбирается только одинвход, невозможно цаложение сообщенп,поступающих одновременно в разныхлиниях, и сбои коммугации,Изменяя порядок формирования приоритета коммутации в блоке 4 формировация приоритетов коммутации можнов общем случае реализовать любуюпроцедуру обслуживания.Формула изобретения1, Устройство для коммутации сигналов сообщений, содержащее первый блок коммутации, информационные входы которого подключены к информационным входам блока динамической памяти, выходы которого соединены с соответствующими входами блока фазовои селекции, при этом информацио- ные входы блока динамической памяти являются информационными входами устройства, о т л и ч а ю щфе е с я тем, что, с целью повышения йропускной способности путем исключения возможности столкновения и наложения сигналов сообщений введены второй блок коммутации, Формирователь импульса окончания сообщения, блок формирования приоритетов коммутации и блок приоритетной селекции, выходы которого соединены с управляющими входами первого и второго блоков коммутации и с управляющими входами блока формирования приоритетов коммутации, выходы которого соединены с вторыми управляющими входами блока приоритетной селекции, первый вход стробирования которого подключен к, первому выходу блока фазовой селекции, второй выход которого соединен с вторым входом стробирования блока приоритетной селекции и с входом150657 стробиронация блока формирования приоритетов коммутации, выход формирова. теля импульса окончания сообщениясоединен с управляющим входом блока5фазоной селекции, третий выход которого соединен с входами стробирования формирователя импульса окончания сообщения и второго блока коммутации, вход управления которого подключен к объедиценным выходам блокакоммутации, и с входом управленияформирователя импульса окончания сообщения, при этом выходы блока динамической памяти подключены к первымуправляющим входам блока приоритетной селекции, а выходы второго блока коммутации являются выходами устройства,2, Устройство по п. 1, о т л и - 2 Оч а ю щ е е с я тем, что блок фазовой селекции содержит четыре элемента ИЛИ, три резистора, три конденсатора и элемент И, единичный выходкоторого соединен с первыми входами 25второго и третьего элементов ИЛИ ис первым выводом первого резистора,второй вывод которого соединен свторым входом второго элемента ИЛИи с первым выводом первого конденсатора, второй вывод которого соединен с выходом второго элемента ИЛИ,выход первого элемента ИЛИ подключенк первому входу элемента И, инверсныйвыход которого соединен с первымвыводом второго резистора, с первымвходом четвертого элемента ИЛИ и спервым выводом третьего резистора,второй вывод которого подключен кпервому выводу третьего конденсатораи к второму входу четвертого элемента ИЛИ, выход которого соединен свторым выводом третьего конденсатора, второй вывод второго резисторасоеДинен с вторым входом третьегоэлемента ИЛИ и с первым выводом второго конденсатора, второй вывод которого подключен к выходу третьегоэлемента ИЛИ и является вторым выходом блока фазоной селекции, перными третьим выходами которого являют 50ся соответственно выходы четвертогои второго элементов ИЛИ, нходы первого элемента ИЛИ являются соответствующими входами блока фазовой селекции, управляющим входом которого ян 55ляется второй вход элемента И. 3, Устройство ио и. 1, о т и ич а ю щ е е с я тем, что биок ириоритетцой селекции содержит иннертор,а н каждом канале - первый и второйэлементы ИЛИ-НЕ и Р-триггер, выходкоторого соединен с первым входомпервого элемента ИЛИ-НЕ, выход которого соединен с вторым входом второго элемента ИЛИ-НЕ, К-вход Б-триггера соединен с вторым входом первогоэлемента ИЛИ-НЕ, выход ин 1 ертора - сперными входами вторьх элементовИЛИ-НЕ каждого канала, при этом Квход П-триггера предыдущего каналасоединен с выходом второго элементаИЛИ-НЕ последующего канала, а ныходвторого элемента И 11 И-НЕ первого канала соединен с К-входом П-триггерапоследнего канала, С-входы П-триггеров всех каналов объединены и являются первым входом стробирования блока приоритетной селекции, вторымвходом стробиронания которого является вход инвертора, й-входы Р-триггеров каждого канала являются первыми управляющими входами блока прио-.ритетной селекции, вторыми управляющими входами которого являются третьивходы вторых элементов ИЛИ-НЕ каждого канала, выходы 0-триггеров каждого канала являются выходами блокаприоритетной селекции,4. Устройство по и. 1, о т л и - ч а ю щ е е с я тем, что блок формирования приоритета коммутации содержит инвертор, а в каждом канале - элемент ИЛИ и О-триггер, выход которого соединен с первым входом элемента ИЛИ, второй вход которого подключен к К-входу О-триггера, выход элемента ИЛИ первого канала подключен к нходу инвертора, выход которого соединен с К-входом 0-триггера последнего канала, К-вход Р-триггера предьдущего канала подключен к выходу элемента ИЛИ последующего канала, С-входы 0-триггеров каналов объединены и являются входом стробирования блока формирования приоритетов коммутации, управляющими входами которого являются Р-входы Р-триг, герон, выходы которых являются выходами блока формирования приоритетов коммутации.1506573 Фиг.4 орректор О,Ципле едак тор орн ак 626 Подписи и ГКНТ ССС Производственно-издательский комбинат "Патент", г. Укгород, ул. Гагарина, 101 Заказ 5449/5 НИИПИ Госуда Составитель О.ГеллерТехред М. Хода нич твенного комитета по изобретениям и открыти 113035, Москва, Ж, Раушская наб д. 4/

Смотреть

Заявка

4232841, 20.04.1987

ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТВССР

ЗАГУРСКИЙ ВАЛЕРИЙ ЯКОВЛЕВИЧ, ГОТЛИБ ГРИГОРИЙ ИОСИФОВИЧ

МПК / Метки

МПК: H04L 11/20

Метки: коммутации, сигналов, сообщений

Опубликовано: 07.09.1989

Код ссылки

<a href="https://patents.su/6-1506573-ustrojjstvo-dlya-kommutacii-signalov-soobshhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для коммутации сигналов сообщений</a>

Похожие патенты