Устройство для сопряжения вычислительной машины с аппаратурой передачи данных

Номер патента: 1439604

Авторы: Бурмистров, Гречнев

ZIP архив

Текст

(57) Иэобрететике и вычисл к автомаке, может е относитс ельной тех ГОСУАРСТВЕННЬЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬПИЙ(56) Авторское свидетельстР 423120, кл, С 06 Г 3/10,Авторское свидетельствоФ 1140125, кл. С 06 Г 13/1 ДЛЯ СОПРЯЖЕННЯ ВЬЧИ Ь С АППАРАТУРОЙ ПЕРЕ быть использовано при построении систем передачи данных и позволяет повысить контролепригодность устройства.Устройство для сопряжения вычислительной машины с аппаратурой передачданных содержит генератор импульсов,параллельно-после-овательньп преобразователь и последовательно-параллельный преобразователь,делитель частоты, пять коммутаторов, буферные ре"гистры 10, 11, регистры режима и готовности,два триггера 14,15,два формирователя импульссв 16, 7, четыре элемента задержки 18-21, дешифратор 22адреса и шесть элементов И 23-28.1 э,п, ф лы 3 цл,Изобретение отцосигся к автоматике и вьгчислительцсй технике и можетбыть использовано цри цсстрссц 1 ц систем передачи даццыт,Целью изобретения лгв;1 летс 51 повышение контролепригодцости устройстваЗа СЧЕТ ОрГЯНИЗаагцц "ПШЕйг 11 Я" ПЕрЕдаВаЕМОЙ ИНфОрМацИИ И ОрГЯ 111:таацн 11 цЕ тактового контроля прохождения ицфор= 10мации по устрс 11 стт)у.НЯ фиг.1 приведена фуцкциоцальналсхема устройства; ця фиг. 2 - вариант функциональной схемы тяряллельнопоследовательного преобразователя; 13на фиг.3 - Вариант оуцкг.т 11 ональцойтсхемы последОВателецо - пя 1)йллепьногопреобразовагел) .Устройство .,ля сопряжения Вычислительной машины с аппаратурой передачи; 20данных (фиг,1) содержит генератор 1импульсов, параллельно-последовательный преобразователь 2. последовательно-параллельный преобразователь 3,делитель 4 частоты, коммутаторы 5-9 25первый буферный регистр 10, регистр1 1 режима, второй буферный регистр12, регистр 13 готовности второйи первый триггеры 14 и 15 гаоорм 11 ровятели 16 и 17, импульсов, первый, ЗОтретий, второй, четвертгпт, элементы18-21 задержки, распределитель управляющих сигналов, состоящий из дегшиФРатоРЯ 22 адРеса элема 1 ТОВ И 2326, кроме того, устройство содержитвторой и первьпг элементы И 27 и 28,вход 29 обращения, вход 30 записи,вход 31 считывания, адресный вход 32,информационную шину 33, информационный вьг Од 3 Д вход 35 ситтхронттзацтц 10Вьадати, И 11 формационць 1.1 вход 36,37 синх 1)снизяцчи приема,Параллельно-последовательный преобразователь 3 (фиг.2) содержит (и+2)разрядный регистр 38 сдви"а, где и -разрядность преобразуемого параллельного кода, и элемент И 39,Последовательно-параллельный пре.Образователь 2 (йиг.3) сг)держ:"т (и+1).разрядный регистр 40 сдвига, ч .:генгИ г 11 И ЭЛЕМЕНТ й 2 ЗЯДЕржКИ.Устройство может работоть В двухрежимах - работы и контроля Режимработы определяет.я словом, 1 тост;пагощим из Вычислительной машины на регисть)11 рЕжИМЯ ца Ицфсрц цИСННС 11 ШИНЕ . 3. аНулевое значение старшего разрядауправляющего слова (признака заданиярежима контроля) озгачгает бочиц ре -жим уст 1)ойства единичгсе зняче 1".ережим контра.тя. Остальцьгс разрядыуправляют скоростью работы устройстваВ рсж)1 ме контроля. 1 оды разрядовпризнаков задация режима работы тактовых 1 астот о" цач;11 от слеггующее: 000 работа со скс 1)остьго 1200 бод; 001работа. сс скоростью 2100 бод; 010работа со скорость 1 о 4800 бод;011 в нулевос значение тактового сигнала 100 -единичное зца=.ение тактового сигнала.Р нЯчале рЯбогы устанаВлиВаетсярежттм рабаты устройства.Длл этой цел): на Вход 29 Обращения и В,".Од 30 з:,ч,.)1 псда 1 о:ся положитвльцьш: импульсы ня адресный вход32 поступает код О 1, а на илформациОцну 10 ШИНУ .Код уГгра В я ОЩЕГО СЛОВ, При этом фор;ируетс 51 сигнал наВтором выходе дешгфратора 22 адреса,Открываетс 51 э:темнит И "4 и управляющее слово послутае) ня оеггнстр 11,старший разряд которого управ.тяет работой коммутаторс:; 6-8.В рабочем ре)1 ап 1 е на вход первогоформгрователя 16 а импульг ОВ через второи коммутатор 6 поступя 1 ат тактовыс".и палы О аппаратуры передачи данных(А 1 тД с Входя 3 7 С 1 шхр Онизяции пр 11 еМя, Ня ВХОД ВТорОГО форМИрОВятвааяимпульсов через третий ко 11 мутатор 7поступают тактовые сигналы от Ь 11 Д соВхода. 35 С 1 ьнх;оИтзации выдачи.Б параллельно-последовательныйттрЕоб)11 ЗОВЯТЕ 11 Ь 2 И ПОГ 1 ЕдсватЕЛЬНОнараллсльный преобразоват.,ть 3 сигня 4 уГвт 1 НЯЧа 1 Ь)гГЫХ уС 1 а 1 аовсг Гг О ттснаа аац 11 Густанавливается код 100000000.Инйормавил, неойходи 11 Я 51 для пет)е"дачи В АП 11, поступзгет пз вьтчислтттель Ой МЯПГНт, ПО И 1 г; ОГ)1,Яа)1 ЧОИ 1;Г;, Ш 1 П 1 ъПпи этом ца вход 2 О обг)ащеция и Вход30 .- аг . г тгОгг 1 а а, л ат"1 аггтТЕг 1,1 ггтЕ игг.;Ульсы, а на ядресныи;вхогт, о посту-гает кгэд 10. НЯ ц: р 1 Ом:эьтхспе 1 шиюратора. 22 ад)еса формируется единичНый СИГ 1 г 1 г ОСИ НЯЛИТПИ гг.НЧЧч РаС 11-Цала 11 а а 11 ХСДЕ ПЕ)ОВО 1 О 1);, ЗРЛ- а111 Тоа 13 а 1 ЕрЕЗ Э)тЕМЕНТ И 23 ОСущЕСТ- гГ тсл Э;".1 л.г 1-,:;гфОРМаттнгг На П-Р.П 1регистр 10 Вьт цчи,ПС С)1,гЛ" гоц 1 ГЯ Гта) ЕОГ-а З ОВЯНИ 5параллельно-последовательпого преобааз Ователя 2, Осуше ов ггггТ с,багга.В цРесбРазова аелт, 2 игфОРмз:г:,1Гчс тра 10 и устянсвкя в епингиггнсесостояние триггера 1 А, Ести В этотМОМЕ 1.т )б, ащЕНИЕ К уСТВОИСтпу НЕ 1 грс 1439604изводится, то сигнал с выхода триггера 14 через элемент И 27 устанавливает в единичное. состояние первый разряд регистра 13, разрешал запись очередного информационного слова на регистр 10, Сигнал с выхода элемента И27 через элемент 19 задержки устанавливает в нулевое состояние триггерЕсли при установке триггера 14 производилось обращение к устройству,то установка первого разряда. регистра 13 в единичное состояние происходит после установки сигнала на входе29 обращения в нулевое состояние. 15Информация, принятая в преобразователь 2 с регистра 10, передаетсяв АПД по тактовым сигналам со входа35 синхронизации выдачи с информационного выхода 34.20Информация, поступающая от ЛПД синформационного входа 36, проходитчерез коь:мутатор 8 на информационныйвход последовательно-параллельногопреобразователя 3. По накоплении информационного слона сигнал конца пре.образования устанавливает в единичное состояние тгиггер 15 и записывает информацию с информационного выхода преобразователя 3 нг регистр 12. З 0При этом в преобразователь 3 записывается код 10000000 и он снова готовприимать информацию,Состояние триггера 15 записываетсяна регистр 13 через элемент И,28 также. как и сосгояние триггера 14 через элемент И 27, Установка триггера15 в нулевое состояние происходитсигналом с выхода элемента И 28 черезэлемент 20 задержки.40Считывание информации с регистров12 и 13 осуществляется подачей положительных импульсов на вход 29 обращения и вход 31 считывания при нулевом коде на адресном входе 32. При 45этом ца первом выходе дешифратора 22ацреса Формируется единичньп сигнал,,который проходит через элемент И 26на соответствующий управляющий входпятого коммутатора 9 разрешая пооЭ50хождение информации с регистров 12 и13 на информационную шину 33, Сигналс выхсда элемента И 26 через элемент21 задержки устацазливает в пулевоесостояние регистр 13.55Взаимодействие вычислительной мапины с устройс;пол осуществляетсяследующим образпм. За одно обращение к устройству происходит выдача информации и считывание информации.Период обращения к устройству выбираетсл несколько меньше периодаФормирования сигнала конца преобразования преобразователей 2 и 3, Поэтомуне при каждом обращении цз устройства"будет считываться информация, полученная от ЛПД, и не при каждом обращении устройству будет нужна очередная порция информации для передачи вАПД.Наличие единичного сигнала во втором разряде регистра 13 означает, чтона регистре 12 находится очередноеинФормационное слово, принятое от АПД,Наличие единичного сигнала в первом разряде регистра 13 означает, чтоинформация, передаваемая из машины,принята на регистр 1 О и к следующемуобращению необходимо подготовить оче"редное информационное слово,Длительность задержки элемента 21выбирается таким образом, чтобы регистр 13 установился в нулевое состояние до снятия единичного состояниясигнала на входе 29 обращения.В режиме контроля, когда старшийразряд регистра 11 устанавливается вединичное состояние, информационныйвыход преобразователя 2 через коммутатор 8 поступает на информационныйвход преобразователя 3. Таким образом, информация, переданная из вычислительной машины, возвращается обратно и создается возможность организации сравнения принятой информации спереданной для определения правильности работы устройства.В этом режиме работа преобразователей 2 и 3 тактируется сигналами свыхода коммутатора 5. На информационные входы коммутатора 5 поступаютпоследовательности сигналов, соответствующие скорости гередачи данных1200, 2400 и 4800 бод, которые Формируются делителем 4, Эти последовательности соответствую: реальным скоростям работы АпД и проверка можетосуществляться на любой скорости.Кроме того, подключение к информационным входам коммутатора 5 шин единичного и нулевого потенциалов устройства позволяет формировать такторую последовательность синхронно собращениями к устройству и осуществлять контроль работы преобразователя2 при каждом такте работы, Для этой1 1 39 60 цели имеется возможность передавать Бмашину Группу сиг Ясв с НН 5 ОрЯциснпых выходов преобразователя 2, уста, навливая на адресном входе 32 код 01. При этом сигнал с второго выхода,цешифратора 22 адреса проходит через элемент И 25 на соответствуюппп управляющий вход пятого комутатсра 9 и разрешает прохождение сигналов группы ии(1 зорма 1 псивых выходов преобразователя 2 на рн 4 зсрмацисиную вну 33.Формула. из сбрстения1. Устройство для сопряжения вычислительной машины с аппаратурой передачи данных, содержащее Генератор импульсов, соедииеиньп 1 с делителем частоты, параллельно-последователь" ный преобразователь, последовател.но- параллельный преобразователь, Деш 1 зратор, два буферных регистра, регистр готовности, первый элемент задержки, два элемента И, два триггера, распределитель управляющих сигналов, тервый 1 - третий входы которого явл 5 нотся ВХОДЯМИ УСТРойСТВЯ ДЛЯ ПОДКЛОгЕ 5 Н 55 выходов обращения, записи .- тения вь - числительной машины, 11 НФсрЯци(1 Ньь( вход первого буферного регистра ягляется входом устройства для подклочения к информационной шине Быз 1 слр 1- тельной машины. а вход записч соединен с первым выходом распределителя управляющих сигналов. Группа инЬОБ- мационных Выходов первого буерногс регистра соединена с гр тппсй 1 формационных входов параллелтл:с-пследовательного преобразователя, ",н(1 зсг".а-.цио 1 Пый выход которого ;.е Б 1:Г - ходом устройства для подкзночепия .и- Формационного входа аппаратуры передачи данных, группа рпсрмац.:синьх выхоДов послеДователвнсЯРЯ;1 лс.днсг с преобразователя соединена с Группой информациОнньГ( ВхОдОВ вгсрс " 6 лзсгз ного регистра, с т л и ч а оц с е с я тем, что сельо псвьие 1 - КОНТРОЛЕПРИГОДНОСТИСТРСЙСТ:ддс Сс держит пять .коммутаторов, твр элем. в .нта задсржки, регпств резСима, два Гьо мирсвяте 1 я импульсов 5 1 ринам группа1 ЗЬП(ОДОВ ДЕЛИТЕЛЯ "1 ЯС 1 ОТЫ СО "Д 1:ЕНЯ с группой и(1 свиацис 1 ььх 1 х. дов 1 ер: Бого кокутатора, первый и второй ИнфОРЫЯ 551011 ИЬЕ 1 УПРЗЗ 15 ОГ1 З:.СР.- КОТОРОго ССЕП;ИЕ 1 Ы СООТБЕТЕН:.:ГЗ С ЬИ 1 а:1 едпичного и пулевого пстен.- 1.;Ялов уств ПасГва и 1 БизьГБ 1 холомрегистра режима атсрсй выход которого соединен с у;равляющМи ВходамиБтсрсгс тв "тьеГО истзертсгс кс 51- татсрсв, Выход первого 0 утатсрасоеДинен с пеРБьм .1 фОР; ГЦ 110 Б 5 дмдом второго коммутатора и через иер Бый элемент за.;,еря(к - с первым ии-.ьсрмяц 1 Оь в (Одоь Бтсрсгс 1(о.утатс:а, ьтссые и(ьср 1 ац.".Опн:ле вхсдьвторого и трет. -;5 с (о 11 ут:.Торов явля ются Бхсцзми устройства для подквюеин к БХода 1 сн;.11,.1 мпъ 1 ь -св п.зр:,е".и 05 нхрсйПуГьс : рзьдсчр авиа";ятуры передачи даньн состьетствеино выхо ды Бтсрсгс и тветьеГО коммутаторов соединены соответствепьс с Входам:1 первого и Бтсрсгс дзсрв 1 р. ателсй импульсов, первый и второ. выходы первого фср рсва тея ззмп;хБссв со с 1 ине-"ны соответст 1(енс (. Иеввьм и от(;,Бь1син(рс зхсда 1 иОс 1 ед .ятез 1 ьнс па ралЬ) лельнОГО псесбра,"дсвателя инфозмац 1- Онный вход которого Оеципеи с вьходом четгзертого коммутатор, я выходКС 5 . п 1 гдсГРЯЗОтЗаттп гСЕ- БЕ С ЕвиЗЧНЬК 1 ЗХСДСг ПЕРБСГС Тт.1 ГГЕРЯБХО Дом запсп гоно: о ба(ьерОго,;игрстр., первыйБтсгО.; вь;ходы втор 010 формзсвятел( 1 Ипульсов "седргнены соСТПЕТСТБЕНТС С ПЕГЗА и ЗТОРЬГ 1 СИН- з(5 свходами псв 111 Ольнссследсвательпсгс пресб азстз;-. ГБ 11 группа ППАОрьаЦ 110 нпых выхсД 01 и вьгэд конца пр ". Об - ст.зен.с с пер:ОЙ руппсй осс,;опд.,1 Оичныь Зз)псч Й гор сгс 5 ББ ера, БыхсД:ПС 1:1 С ГС И ЗТСРС ГО тИГГРОВ СОЕДИ"- СОСТС С ") "ЬЕ 5 В."З"первого н Бтср гс зле 11 ептсв Л БыхоПЫ КСТСры( СС: - 1 ППЕ(Ь.ССГ" ЕГСТдл 1 НОПЕРБЬ1 тсоь:., Ннф С а:"С:",ЬМИБхсдамр ре 11 тра гстсНости :;Ос.гвзствс 1 нс чегез зтсвсй 11 тт.етгй злезьх Оц раснсецс пи-, =ля 1 а в.югЗх сит.выходами распределителя управляющих сигналов, вторая группа информационных входов пятого коммутатора соединена с выходами второго буферного ре 5 гистра и первым и вторым выходами регистра готовности, первый выход которого соединен с четвертым входом распределителя управляющих сигналов, пятый выход которого соединен с инверсными входами первого и второго ,элементов И, четвертый выход через четвертый лемент задержки соединен с установочным входом регистра готовности, адресный вход распределителя управляющих сигналов является входом устройства для подключения к адресной шипе вычислительной машины, первый и второй информационные входы четвертого коммутатора соединены соответст-. венно с выходом и входом устройства для подключения к информацпонным входу н выходу аппаратуры передачи данных2. устройство по п.1, о т л и ч а ю щ е е с я тем, что распределитель управляющих си. налов содержит дешифратор адреса ичетыре элемента И,причем вход дешифратора адреса является адресным входом распределителя,первые входы первого, второго, третьего и четвертого элементов И объединены и являются первым входом ипятым выходом распределителя, вторыевходы первого и второго элементов Иобъединены и являются вторым входомраспределителя, вторые входы третьего и четвертого элементов И объединены и являются третьим входом распределителя, третьи входы первого и четвертого элементов И соединены с первым выходом дешифратора адреса, третьи входы второго и третьего элементов И соединены с вторым выходом дешифратора адреса, четвертый вход первого элемента И является четвертымвходом распределителя, выходы первого,второго, третьего и четвертого элементов И являются первым, вторым,третьим и четвертым выходами распределителя.ственно-полигра 4 н: ское предпр;,ятие г, Ужгород, ул, Проектная, 4 Проиэ Тираж ИИПИ Госуд по делам

Смотреть

Заявка

4195736, 16.02.1987

ПРЕДПРИЯТИЕ ПЯ В-2655

БУРМИСТРОВ АЛЕКСЕЙ ВИКТОРОВИЧ, ГРЕЧНЕВ ВИКТОР НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 13/00

Метки: аппаратурой, вычислительной, данных, передачи, сопряжения

Опубликовано: 23.11.1988

Код ссылки

<a href="https://patents.su/6-1439604-ustrojjstvo-dlya-sopryazheniya-vychislitelnojj-mashiny-s-apparaturojj-peredachi-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения вычислительной машины с аппаратурой передачи данных</a>

Похожие патенты