Устройство для контроля параметров

Номер патента: 1267437

Авторы: Кириченко, Радченко, Самойлов

ZIP архив

Текст

адченк ельство ССС 15/46, 1979 ьство СССР 11/00, 1972 ПАРАкон и может каза до конца достоверность прототипа, гд контроля посл онтрол онтрол овыша роля пар ель изо- верности относительно о продолжение блоков аналования. 4 э.п. озм каз ия послдующем-цифровоголы, 1 ил. обра ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ(54) УСТРОЙСТВО ДЛЯ КОНТРМЕТРОВ(57) Изобретение относитсрольно-измерительной технибыть использовано для конметров сложных объектовбретения - повышение достконтроля путем его заверюотказа устройства при посл использовании только годных блоковустройства. Устройство содержит блоки коммутации, блоки аналого-цифро-,вого преобразования, блок вывода результата, два блока сравнения, блокпрограмм и элемент И. За счет введения дополнительного блока сравнения,блока программ и элемента И в устройстве процесс контроля завершаетсятолько тогда, когда все блоки аналого-цифрового преобразования (с самоконтролем) исправны или неисправныеблоки аналого-цифрового преобразования не используются с момента их от 1 12674Изобретение относится к контроль-но-измерительной технике и может быть использовано для контроля параметров сложных объектов.Цель изобретения - повышение достоверности контроля путем его завершения после отказа устройства при последующем использовании только годных блоков устройства.На чертеже приведена блок-схема 1 Оустройства.Устройство для контроля параметров объекта 1 контроля содержит бло.ки 2,1-2.п коммутации, блоки 3,1-3.паналого-цифрового преобразования, 15аналого-циФровой преобразователь 4,второй элемент И 5, источник 6 эталонного сигнала, первый 7 и второй 8триггеры, реле 9, первый цифровойкомпаратор 1 О, второй 11 и первый 12 2 Облоки сравнения, блок 13 вывода результата, блок 14 программ, мультиплексор 15, второй цифровой компаратор 16, первый элемент ИЛИ 17,вторые элементы И 18,1-18.п, третий 25триггер 19, первый 20 регистр, блок 21постоянной памяти, счетчик 22, генератор 23 импульсов, четвертый триггер 24, пятый триггер 25, третий элемент И 26, четвертый элемент И 27,третий элемент ИЛИ 28, четвертый элемент ИЛИ 29, третью 30, первую 31 ивторую 32 кнопки, дешифратор 33, магистральные усилители 33 и 34, второй элемент ИЛИ Зб, второй 37, тре 35тий 38, четвертый 39 и пятый 40 регистры, первый элемент И 41.Устройство работает следующим образом,В исходное состояние устройствоприводят подачей сигнала "Сброс" откнопки 31 через элемент ИЛИ Зб насбросовые входы регистров 20, 37-40,триггеров 7, 8, 19, 24, 25, счетчика 22, на сбросовые входы элементовпамяти, входящих в состав блока 13вывода результата и преобразователя 4.В результате в устройстве, находящемся в исходном состоянии сброшенырегистры 20, 37-40, сигнальные входыблоков 3.1-3.п преобразования отключены от сигнальных выходов объекта 1контроля, сброшены элементы памятипреобразователя 4 и блока 13 выводарезультата. Подготовлен к вводу программ блок 14, переведены в режимсамоконтроля блоки 3.1-3.п аналогоцифрового преобразования,37В предлагаемом устройстве самоконтроль блоков 31-3.п проводитсяв паузах между их использованием.Однако возможно использование и других видов самоконтроля, например Повызовуили "Текущий".Процесс контроля начинают подачейсигналаПускч от кнопки 30 черезэлемент ИЛИ 29 на установочный входтриггера 24, который, установив единицу на выходе, открывает элемент И26 для прохождения импульсов от генератора 23 импульсов на вход счетчика 22. Сигналы с выхода элемента И 26 поступают также на первыйвход блока 21 постоянной памяти и нарегистры 20, 37-40 и дешифратор 33в качестве синхронизирующих. Код свыхода счетчика 22 поступает на входблока 21 в качестве кода адреса, всоответствии с которым блок 21 осуществляет считывание хранящейся внем программной информации.Каждое слово, считываемое блоком21, содержит информационную и адресную части. В соответствии с содержимым адресной части осуществляетсязанесение программной информации врегистры 20, 37-40, обозначенные адресной частью. В регистр 20 заносятинформацию, определяющую контролируемую точку в объекте 1 контроля,которую необходимо подключить черезблок 2,1-2.п коммутации к входамблоков 3,1-3,п,В регистр 37 вводят информацию,определяющую блок 3.1-3.п, запуск ко-.торого необходимо осуществить на данном такте контроля,Информация, определяющая адресвыхода блока 3.1-3.п, выбранного дляподключения к входу компаратора 16через мультиплексор 15, и информация, определяющая номинальное значение контролируемого параметра, поступает на вход регистра 38,В регистр 39 вводят признак использования каждого из блоков 3,1 З,п на данном и последующих тактахпрограммы контроляВ регистр 40 поступает служебнаяинформация о номере текущего тактапрограммы контроля,Занесенная в регистры 20, 37-40программная информация поступает сих выходов на входы блоков, с которыми они связаны,Программный сбрс с устройства осуществляют подачей на каждом тактеи 1 ограммц контроля соответствующейкоманды из блока 21 через дешифратор 33 на вход элемента ИЛИ Зб, надругой вход которого поступает сигнал сброса от кнопки 31, 5Сброс (приведение устройства висходное состояние) и самопроверкублоков 3,1-3.п осуществляют такжепри всяком очередном пуске устройства от кнопки 30, или при автоматическом переходе программы контроля оттакта к такту по сигналу, поступающему на вход элемента ИЛИ 36 с элемента ИЛИ 29.В исходном состоянии осуществля-. 5ется самоконтроль блоков 3.1-3,п.В режиме самоконтроля, после подачи сигнала "Сброс" сигнальный входаналого-цифрового преобразователя 4.подключен к выходу источника 6 эталонного сигнала, а выход преобразователя 4 - к второму входу цифровогокомпаратора 10 через контакты реле 9,включение которого происходит по сигналу с инверсного выхода триггера 7, 25Одновременно по сигналу с инверсноговыхода триггер 7 запускает анало-.го-цифровой преобразователь 4, который осуществляет преобразование вкод эталонного сигнала, поступающегона его вход с выхода источника 6.Результат преобразования эталонногосигнала с выхода преобразователя 4поступает на вход цифрового компаратора 10, который сравнивает его сэталонным кодом,В случае, если преобразователь .4окажется негодным, цифровой компаратор 10 формирует и выдает на блок 12.сравнения сигнал об отказе. О завершении преобразования эталонного сигнала преобразователем 4 свидетельствует выдаваемый им на свой управляющий выход импульсный сигнал, который подается на вход эле- ф 5 мента И 5 и установочный вход триггера 7. В результате триггер 7 переключает с помощью реле 9 входпреобразователя 4 к выходу коммутатора 2,1-2.п. Блок 3,1-3,п аналого-цифро вого преобразования окажется подготовленным к приему преобразуемого сигнала с выхода коммутатора 2.1-2.п и запускающего сигнала с выхода регистра 37. Когда на вход элемента И 5 55 поступает сигнал запуска с выхода регистра 37, происходит запуск преобразователя 4, на входе которого действует сигнал из объекта 1 контроля. Преобразователь 4 преобразуетэтот сигнал в код и выдает его навход блока 1 сравнения, где компаратором 16 осуществляется сравнениерезультата преобразования с кодом,определяющим допустимые отклоненияконтролируемого параметра, действующим на выходе регистра 38, Результат сравнения Годен" или "Негоден"блоком 11 выдается в блок 13 выводарезультата,Управляющий сигнал Пуск для осуществления перехода к следующему такту программы контроля сформируется вблоке 11 элементом ИЛИ 17 от любогоиз сигналов Годен" и "Негоден", действующих на его входах. С выхода элемента ИЛИ 17 управляющий сигнал поступает на соответствующий вход элемента И 41, и если на его другом входе не окажется запрещающего сигналас выхода блока 12 сравнения (с выхода триггера 19), то этот сигналПуск") пройдет через элементы И 41,27 и элемент ИЛИ 29 в блок 14 программ и обеспечит автоматический переход к следующему такту программыконтроля,Автоматического перехода к следующему такту программы контроля можети не произойти, если сигнал, выдаваемый триггером 19, окажется запрещающим. Это случится тогда, когда отказавший .блок 3,1-3.п необходим напоследующих тактах программы контроля,При этом сигнал о годности тогоили иного блока 3.1-3.п сравнитсяв блоке 12 с программным признакомпотребности их при дальнейшем контроле по программе, задаваемой с регистра 39,Указанное сравнение осуществляется элементами И 18,1-18.п. При совпадении на входах хотя бы одного из них сигнала об отказе блока 3.1-3.п с программным признаком потребности на соответствующем выходе элемента И 18.1-18,п формируется сигнал запретапродолжения контроля, который поступает на один из установочных входов триггера 19, обеспечивая его срабатывание. При этом на прямом выходе триггера 19 вырабатывается интегральный сигнал наличия отказа, который поступает одновременно с соответствующим сигналом с выхода .-го эле 3 12614 мгта 11 1 8 а хо 63 ока 1 3 вывода резу е тата ( Где 1=-1 ,т )На инверсном выходе триггера 19 в этом случае будет сформирован сигнал запрета, 5Программный останов работы устройства на любом из необходимых тактов осуществляется подачей на дешифратор 33 признака из блока 21, при этом дешифратор 33 формирует на вы- О ходе сигнал, переключающий через элемент И 11 И 28 триггер 24 в состояние, запрещающее прохождение импульсов от генератора 23 на счетчик 22. Ручной останов работы осуществляется 15 нажатием кнопки 32, по сигналу которой через элемент ИЛИ 28 переключается триггер 24, а триггер 25 переводится в состояние, запирающее элемент И 27. 20Блок 13 вывода является стандартным и содержит элементы памяти, запоминающие сигналы компаратора 16, элементы 18,1-18,п, элементы индикации состояния указанных элементов 25 памяти и элементы индикации состояния триггера 19 и регистра 40.Таким образом, в устройстве с помощью регистра 39 задается какие из блоков 3,1-3.п будут использованы на последующих тактах контроля, и если какие-то из отказавших блоков 3,1-3,п (что выявляется в процессе самоконтроля) не используются,цо момента окончания контроля объекта 1, то процесс контроля не прекращается до полной проверки объекта 1. В результате в устройстве процесс контроля завершается только тогда, когда все блоки 3,1-3.п исправнй, неисправные блоки не используются. Это повышает достоверность контроля относительно прототипа, где в случае отказа двух или более блоков 3.1-3,п контроль завершается с неисправными блоками 3.1-3.п, что приводит к недостоверности результата.Формула изобретения1. Устройство для контроля параметров, содержащее блоки коммутации, сигнальные входы которых являются соответствующими первыми входами устройства, а выходы соединены с первыми входами соответствующих блоков 55 аналого-цифрового преобразования, первые выходы которых соединены с соответствующими первыми входами перВОГО блока сравненл, л ткже блок вывода результат, с т л и ч а ю щ е е с я тем, что, .с целью повьшения достоверности контроля путем его завершения после отказа устройства при последующем использовании только годных блоков устройства, в устройство введены блок программ, второй блок сравнения и первый элемент И, причем управляющие входы блоков коммутации соединены с соответствующими первыми выходами блока программ, вторые выходы которого соединены с вторыми входами соответствующих блоков аналого-цифрового преобразования, третий выход - с третьими входами всех блоков аналого-цифрового преобразования, с первым входом блока вывода результата и вторым входом второго блока сравнения, четвертые и пятые выходы - соответственно спервыми и вторыми входами второгоблока сравнения, шестые выходы - ссоответствующими третьими входамипервого блока сравнения, седьмые выходы - с вторыми входами блока вывода результата, а вход - с выходомпервого элемента И, соединенного первым и вторым входами соответственнос первыми выходами первого и второгоблоков сравнения, второй и третийвыходы второго блока сравнения соединены с соответствующими третьимивходами блока вывода результата, третьи входы - с выходами соответствующих блоков аналого-цифрового преобразования, второй и третьи выходыпервого блока сравнения соединены соответственно с четвертым и пятым входами блока вывода результата, четвертые входы блоков аналого в цифровопреобразования являются вторым входом устройства,2. Устройство по п.1, о т л ич а ю щ е е с я тем,что блок аналого-цифрового преобразования содержит источник эталонного сигнала,соединенный выходом с размыкающимконтактом первой группы контактов реле, замыкающий контакт которой явля -ется первым входом блока аналогоцифрового преобразования, а переключающий контакт соединен с сигнальным входом аналого в цифрово преобразователя, соединенного первым управляющим входом с выходом второгоэлемента И, первый вход которого является вторым входом блока аналогоцифрового преобразования, а второй12 5 10 15 20 25 вход соединен с первым установочным входом первого триггера и с выходом второго триггера, первый установочный вход которого является третьим входом блока аналого-цифрового преобразования и соединен с вторым установочным входом первого триггера, второй установочный вход второго триггера соединен с выходом конца преобразования аналого-цифрового преобразователя, установочный вход которого соединен с первым установочным входом второго триггера, выход результата - с переключающим контактом второй группы контактов реле, замыкающий контакт которой является вторым выходом блока аналого-цифрового преобразования, размыкающий контакт соединен с первым входом первого цифрового компаратора, выход и второй вход которого являются сйответственно первым выходом и четвертым входом блока аналого-цифрового преобразования, вывод обмотки реле соединен с выходом первого триггера и вторым управляющим входом аналогоцифрового преобразователя.3. Устройство по и, 1, о т л и - ч а ю щ е е с я тем, что второй блок сравнения содержит мультиплек-сор, первые и вторые входы которого являются соответственно первыми и третьими входами второго блока сравнения, а выход соединен с первыми входами второго цифрового компаратора, вторые входы которого являются вторыми входами второго блока сравнения, а первый и второй выходы являются вторым и третьим выходами второго блока сравнения и соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого является первым выходом второго блока сравнения. 4. Устройство по п, 1, о т л и - ч а ю щ е е с я тем, что первый блок сравнения содержит вторые элементы И, первые и вторые входы которых являются соответствующими первыми и третьими входами первого блока сравнения, а выходы соединены с соответствующими первыми установочными входами третьего триггера, второй установочный вход которого является вторым входом первого блока сравнения, инверсный и прямой выходы являются соответственно первым и " вторым выходами первого блока сравМ 67437 8нения, третьи выходы которого являются выходами вторых элементов И. 5. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что блок программ содержит первый, второй регистры, выходы которых являются соответственно первыми и вторыми выходами блока программ, третий регистр, выходы которого являются четвертыми и пятыми выходами блока программ, четвертый и пятый регистры, выходы кото" рых являются соответственно шестымии седьмыми выходами блока программ,блок постоянной памяти, соединенныйпервыми выходами через соответствующие первые магистральные усилителис первыми входами дешифратора и суправляющими входами соответствующихпервого, второго, третьего, четвертого и пятого регистров, информационные входы которых соединены с вторыми входами дешифратора непосредственно; а через вторые магистральныеусилители - с вторыми выходами блокапостоянной памяти, соединенного адресными входами с выходами счетчика синхровходом - с синхровходами первого, второго, третьего, четвертогои пятого регистров, третьим входомдешифратора, с входом счетчика и свыходом третьего элемента И, соединенного первым входом с выходом ге-.нератора импульса, вторым входом -с выходом четвертого триггера, соединенного первым установочным входом с первым установочным входом пятого триггера и с первым входом второго элемента ИЛИ непосредственно, 40а через первую кнопку - с шиной питания устройства, вторым установочным входом - с выходом третьего элемента ИЛИ, соединенного первым входом с первым выходом дешифратора,вторым входом - с вторым установочным входом пятого триггера непосред-.ственно, а через вторую кнопку - сшиной питания устройства, второй выход дешифратора соединен с вторымвходом второго элемента ИЛИ, выходкоторого является третьим выходом 50блока программ и соединен с установочными входами первого, второго,третьего, четвертого и пятого регистров, а третий вход соединен с тре тьим установочным входом четвертоготриггера, с выходом четвертого элемента ИЛИ, первый вход которого соединен с третьим установочным входомпятого триггера непосредственно, ачерез третью кнопку - с ниной питания устройства, второй вход четвертого элемента ИЛИ соединен с выхоСоставитель И.ктор Н. Слободяник Техред А.Кравчу орректор Е, Рошко Заказ 5777/48В 71о комии отушска Подписно е ета ССытийт де Производственно-полиграфическое предприяти Ужгород, ул. Пр я Тира НИИПИ Государственно по делам изобретеии 13035, Москва, Ж-Э 5, Р1267437 Одом четвертагоэлеиента И, первыйвход которого является входом блокапрограмм, а второй вход соединен свыходом пятого триггера,

Смотреть

Заявка

3893527, 05.05.1985

ПРЕДПРИЯТИЕ ПЯ А-7156

САМОЙЛОВ СТАНИСЛАВ ВЛАДИМИРОВИЧ, РАДЧЕНКО ВЛАДИМИР РУБЕНОВИЧ, КИРИЧЕНКО МИХАИЛ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06F 11/07

Метки: параметров

Опубликовано: 30.10.1986

Код ссылки

<a href="https://patents.su/6-1267437-ustrojjstvo-dlya-kontrolya-parametrov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля параметров</a>

Похожие патенты