Многоканальное устройство для функционального контроля интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1180819
Автор: Морозов
Текст
(19) ( 1) 51) ОПИСАНИ ЕТЕПЬСТВУ АВТОРСКОМ мента И, а вь преоб интерв единен выход второг менной рого с группо а выхо СССР1979. лителя ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54)(57) 1. МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ ФУНКЦИОНАЛЬНОГО КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ по авт. св. У 857890о т л и ч а ю щ е е с я тем, что,с целью повышения достоверности ибыстродействия, в него введены первый и второй преобразователи кодаво временной интервал, регистр угравления, группа входов которого соединена с соответствующими входамиустройства, а группа выходов - сгруппой соответствующих входов первого преобразователя кода во временной интервал, тактовый вход которогосоединен с выходом управляющего элеод - с тактовым входом азователя кода во врел, группа входов котос соответствующей в группы элементов ИЛИ, ктовым входом распреде 2. Устройство по п.1, о т л и - ч а ю щ е е с я тем, что преобразователь кода во временной интервал содержит элемент И, сдвиговый регистр и дешифратор, группа входов которого соединена с соответствующими входами преобразователя кода во вре- Е менной интервал, группа выходов - с группой соответствующих входов сдви-гового регистра, тактовый вход кото- С, рого соединен с тактовым входомг преобразователя и первым входом элемента И, а выход - с вторым входом элемента И, выход которого соединен с входом режима работы сдвигового регистра и входом преобразователя.Изобретение относится к вычислительной технике, предназначено дляиспользования в контрольно-измерительной технике и является усовершенствованием устройства по основному ав. св. 9 857890.Цель изобретения - повышение достоверности и быстродействия. контроляза счет сокращения временного интервала смены каждого тестового наборадо минимально необходимого путемкодирования длительности каждоговременного интервала смены тестовогонабора специально выделенных для этойцели групп разрядов каждого тестового набора,При этом изменение частоты сменытестовых наборов производится аппаратно с помощью преобразователя кода во .врем нной интервал следования импульсов непосредственно в динамике контроля, а также за счетформирования временной диаграммыконтроля, соответствующей рабочей, атакже путем Определения частотновременной области устойчивой работыобъекта контроля, так как формирование временного интервала (длительности) воздействия входных сигналов. на объект контроля и контролируемых 30операций, равных рабочим, позволяетпроизводить контроль исполнения контролируемым объектом каждой операциис учетом влияния переходных процессов, возникающих в объекте контроля,при исполнении каждой предыдущейоперации на правильность исполнениякаждой следующей за ней операции,а контроль с длительностью воздейст- .вия входных сигналов и длительностью 4 Оконтролируемых операций, отличающимися от рабочих, позволяет определить устойчивость работы объектаконтроля, так как в реальных условиях под воздействием внешних факторов частста функционирования объекта контроля может отличиться отчастоты, на которой производитсяконтроль из считываемой рабочей,На фиг. 1 предстдвлена блок-схе Омд многокдндльнога устройстве дляфункционального контроля интегральных схем; на фиг, 2 - функциональная схема преобразователя кода вовРеменной интервал следования импульса.Многоканальное устройство дляфункциональногс контроля интегральных схем содержит триггер 1 запуска,. единичный вход которого соединен с запускающим входом устройства, а нулевой выход с выходом управляющего элемента ИЛИ 2, управляющий элемент И 3, первый вход которого соединен с единичным выходом триггера 1 запуска, второй вход с выходом тактового генератора 4, а выход - с тактовым входом первого преобразователя 5 кода во временной интервал следования импульсов, выход которого соединен с тактовым входом преобразователя 6 кода во временной интервал следования импульсов, регистр 7 управления для управления преобразователя 5 кода во временной интервал, группу элементов ИЛИ 8, распределитель 9 для синхронизации и управления блоками устройства, входной регистр 10 для приема контролируемых сигналов с объекта контроля И каналов, каждый из которых содержит блок 11 сравнения, для сравнения контролируемых сигналов объектаконтроля с контрольными сигналами, блок 12 памяти для хранения и выдачи тестовых наборов, выходной регистр 13, первый элемент И 14, триггер 15 для хранения результата сравнения блока 11, второй элемент И 16 и третий элемент И 17, причем каждый преобразователь 5 и 6 содер-. жит дешифратор 18, входы которого соединены с входами преобразователя 5 или 6 и с информационными входами сдвигового регистра 19, и элемент И 20. Сдвиговый регистр 19 может быть выполнен аналогично.функционирование устройства осуществляется следующим образом.В блок 12 памяти 1-го канала записаны наборы управляющих и контрольных сигналов теста (тестовый набор) с номерами 1, И+1, 2 И+1 и т.д., где ММ, а в регистр 7 управления записан код периода следования импульсов на выходе преобразователя 5 кода ро рременнрй интервал. Предварительно ид блока 12 памяти каждого канала выбраны перныд наборы управляющих и контрольных сигналов. Далее во всех каналах, кроме И-го, осуществляется запись выбранных наборов управляющих и контрольных сигналов в соответствующие выходные регистры 13 и регистры блоков 11 сравнения. После этого во всех блоках 12 памяти, кроме(М)-го и И-го каналов, выбираютсявторые наборы управляющих и контрольных сигналов. Затем из выходногорегистра 13 первого канала через элементы ИЛИ 8 на объект контроля и 5преобразователь 6 кода во временнойинтервал подается первый набор управляющих сигналов.По сигналу с запускающего входаустройства триггер 1 запуска устанавливается в единичное состояние,вследствие чего снимается блокировкас управляющего элемента И 3. Импульсы с выхода генератора 4 поступаютна вход первого преобразователя 5 15гкода во временной интервал и сдвиговый регистр 19 начинает сдвиг единичного уровня в направлении от младшихразрядов сдвигового регистра к старшему, срабатывая по заднему фронту 20тактовых импульсов генератора 4. Придостижении старшего разряда единичным уровнем.и с приходом следующеготактового импульсоа генератора 4 врезультате срабатывания элемента И 2025импульс с выхода последнего, соединенного с выходом преобразователя 5кода во временной интервал, поступает на вход следующего преобразователя 6 кода во временной интервал 30и вход режима работы сдвигового регистра 19. При этом по заднему фронту тактового импульса происходитзапись информации, поступающей навходы сдвигового регистра 19 свыходов дешифратора 18, в результате чего устанавливается в единичное состояние, соответствующее кодуна входе дешифратора 18, один изразрядов распределителя 9, Таким 40образом преобразователь кода во временной интервал подготавливается кследующему такту работы.Преобразователь 6 кода во временной интервал с поступлением на 45его вход тактовых импульсов с выхода преобразователя 5 кода во временной интервал работает аналогичным образом и на выходе преобразователей 5 и 6 кода во временной интервал образуются последовательностиимпульсов с временным интервалом,соответствующим коду в регистре 7управления и на входах первой группы элементов ИЛИ 8, при этом период 55следования импульсов на выходе преобразователя 5 кода во временнойинтервал устанавливается равным весовому значению кода временного интервала смены тестовых наборов, под который в тестовом наборе отведена группа разрядов, а на выходе преобразователя 6 кода во временной интервал - равным времени смены тестовых наборов и изменяется в динамике контроля с изменением кода на выходах первой группы элементов ИЛИ 8, постпающего на соответствующие входы преобразователя 6 кода во временной интервал. Импульсы с выхода преобразователя 6 кода во временной интервал поступают на тактовый вход распределителя 9 и управляющий вход входного регистра 10, При этом входной регистр 10 функционирует по переднему фронту единичного логического уровня, вырабатываемого преобразователем 6 кода во временной интервал, распределитель 9 - по заднему фронту указанного единичного логического уровня. Вследствие этого в первом такте работы осуществляется запись во входной регистр 10 первого набора выходных сигналов объекта контроля, который сравнивается в блоке 11 сравнения первого канала с первым набором контрольных сигналов, поданных с выходов соответствующего блока 12 памяти и хранимых в регистре указанного блока 11 сравнения. По первому сигналу распределителя 9 результат сравнения через элемент И 14 первого канала запоминается на соответствующем триггере 15, предварительно установленном в нулевое состояние. Одновременно с этим осуществляется запись в выходной регистр 13 И-го канала тестового набора управляющих сигналов и выборка очередного тестового набора управляющих и контрольных сигналов в блоке 12 памяти (И- -1)-го канала, а также подача из выходного регистра 13 второго канала через группу элементов ИЛИ 8 на входы преобразователя 6 кода во временной интервал и объект контроля второго тестового набора управляющих сигналов.Во втором такте работы после окончания заданного временного интервала осуществляется запись во входной регистр 10 второго набора выходных сигналов с объекта контроля, который сравнивается в блоке 11 сравнения второго канала с вторым тес 1180819товым набором контрольных сигналов, поданных с выходов соответствующего блока 12 памяти и хранимых в регистре указанного блока 11 сравнения,5 По второму сигналу распределителя 9 результат сравнения через элемент И 14 второго канала запоминается на соответствующем триггере 15 этого канала, предварительно установлен О ном в нулевое состояние. Одновременно с этим осуществляется анализ содержимого триггера 15 первого канала с помощью разблокировки элементов И 16 и 17 этого же канала. При сов падении первых набороввходных сигналов объекта контроля и контрольных сигналов на блоке 11 сравнения первого канала, т,е. при правильном функционировании объекта конт роля триггер 15 первого канала находится в единичном состоянии, в результате чего при помощи единичного логического уровня с выхода соответствующего выходного элемента И 16 25 осуществляется запись очередного тестового набора управляющих и контрольных сигналов в выходной регистр 13 и регистр блока 11 сравнения этого канала. Одновременно по второму 30 сигналу распределителя 9 осуществляется выборка очередного тестового набора управляющих и контрольных сигналов в блоке памяти М-го канала, а также подача из выходного регистра 13 третьего канала через группу элементов ИЛИ 8 на входы преобразователя 6 кода во временной интервал и объекта контроля третьего набора управляющих сигналов. 40При неправильном функционировании объекта контроля триггер 15 первого канала находится в нулевом состоянии, в результате чего при помощи единичного логического уровня с выхода соответствующего элемента И 17 через управляющий элемент ИЛИ 2 триггер 1 запуска переводится в нулевое состояние. Вследствие этого триггер 4 отключается от преобразователя 5 кода во временной интервал.Работа устройства ведется в режиме "Годен"-"Брак".Дальнейшая работа устройства осуществляется аналогично при подаче на запускающий вход триггера 1 запуска сигнала с запускающего входа устройства, при этом каждый 1-й сигнал распределителя 9 устанавливаетстриггер 15 (1-2) -го канала в исходное нулевое состояние.При определении частотно-времейной области устойчивой работы объекта контроля в регистр 7 управления записывается с помощью средств устройства новое значение кода для получения на выходе преобразователя 5 кода во временной интервал требуемого временного интервала следования импульсов, значение которого является весовым для преобразователя 6 кода во временной интервал, на информационные входы которого поступает код временного интервала смены тестовых наборов с группы соответствующих выходов группы элементов ИЛИ 8, т.е. изменяя ход в регистре 7 управления, можно оперативно изменять временной интервал смены тестовых наборов и временной интервал, по окончании которого производится контроль выходных сигналов объекта контроля, не изменяя соответствующего кода в тестовых наборах, для изменения которых требуется перегрузка блоков 12 памяти, что приводит к возрастанию времени контроля.1180819Составитель Н. Помякшева Редактор Е. Папп Техред З.Палий Корректор И. Муска Заказ 5917/44 Тираж 747 Подписное ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д. 4/5филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
3528343, 23.12.1982
ПРЕДПРИЯТИЕ ПЯ В-2969
МОРОЗОВ ЮРИЙ ГЕОРГИЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: интегральных, многоканальное, схем, функционального
Опубликовано: 23.09.1985
Код ссылки
<a href="https://patents.su/6-1180819-mnogokanalnoe-ustrojjstvo-dlya-funkcionalnogo-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальное устройство для функционального контроля интегральных схем</a>
Предыдущий патент: Выходной узел тестера для контроля логических элементов
Следующий патент: Устройство для диагностирования электродвигателей
Случайный патент: Стружечно-клеевая композиция