Устройство для ввода информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1124332
Автор: Гедрикас
Текст
СОЮЗ СОВЕТСНИХОСЮФВЛЮтаепжижРЕСПУБЛИК 09) (И) Эа) С 06 С 7/ 6ГОСУДАРСТ 8 ЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЮОПИСАНИЕ ИЗОБРЕК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) 1. Авторское свидетельство СССР В 446068, кл. С 06 С 7/02, 1973.2.Авторское свидетельство СССР В 888139, кл. С 06 С 7/06, 1980 (прототип).(54)(57) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦК 4, содержащее первьп"; и второй регистры, дешифратор, матрицу ключей, информационные входы которых являются входами первой группы устройства, входы первой и второй групп дешифратора соединены соответственно с выходами первого и второго регистров, входы группы которых являются соответственно входами второй и третьей групп устройства, входы первого ивторого регистров являются входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействияустройства, в него введены арифметические блоки, группа дешифраторов, блок памяти, коммутатор и матрица элементов ИЛИ, .входы которой соединены с выходами дешифратора и группы дешифраторов, информационные входы дешифраторов группы соединены с выходами соответствующих арифметических блоков, входы первой и второй групп которых соединены соответственно с выходами первого и второго регистров и входами первой и второй групп блока памяти, входы третьей группы которого соединены со строби-рующим входом соответствующего дешифратора группы и являются входами четвертой группы устройства, выходы блока памяти соединены с входамиДЪ первой группы коммутатора, выходы Я которого являются выходами устройства, входы второй группы коммутатора соединены с выходами ключей матрицы, входы второй группы которых соединены с выходами элементов ИЛИ матрицы.332 3 входные элементы И подключены к входам схемы синхронизации 2 .Недостатком известных устройств является низкое быстродействие иэза последовательного опроса узлов сеточной области.Цель изобретения - повышение быстродействия устройства.Поставленная цель достигается тем, что в устройство для ввода информации, содержащее первый и второй регистры, дешифратор, матрицу. ключей,-информационные входы которых являются входами первой группы устройства, входы первой и второй групп дешифратора соединены соответственно с выходами первого и второго регистров, входы группы которых являются соответственно входами второй и третьей групп устройства, входы первого и второго регистров являются входом устройства, дополнительно введены арифметические блоки, группа дешифраторов, блок памяти, коммутатор и матрица элементов ИЛИ, входы которой соединены с выходами дешифратора и группы .дешифраторов, инФормационные входы дешифраторов группы соединены с выходами соответствующих арифметических блоков, входы первой и второй групп которых соединены соответственно с выходами первого и второго регистров и входами первой и второй групп блока памяти, входы третьей группы которых соединены со стробирующим входом соответствующего дешифратора группы и являются входами четвертой группы устройства, выходы блока памяти соединены с входами первой группы коммутатора, выходы которого являются выходами устройства, входы второй группы коммутатора соединены с выходами ключей матрицы, входы второй группы которых соединены с выходами элементов ИЛИ матрицы На фиг, 1 показана структурная схема предлагаемого устройства, на фиг,2 - диаграммы работы устройства, на фиг. 3 - примеры выполнения ряда блоков устройства.Устройство содержит датчики 1, образующие сеточную область, регистры 2 и 3, блок 4 памяти, дешифратор 5, арифметические блоки 6, .группу дешифраторов 7, шины 8 управления, матрицу 9 элементов ИЛИ, матрицу 1 б1124Изобретение относится к вычислительной технике и может быть исполь" эовано для параллельного вывода определенной части информации с. Узлов сеточной области (аналоговой или гибридной) в виде группы узловых напряжений (для аналоговой сеточной области), либо группы двоичных слов (для цифровой сеточной области) и предназначенных для дальйейшей об О работки аналоговыми либо цифровыми . способами.Известно устройство для полуавтоматической коммутации задач на аналоговых вычислительных машинах, 15 содержащее блок входных элементов И, который соединен с двумя , входными регистрами и блоком управления., Входные регист 1,ы подключены к блоку управления и координат ным дешифраторам; Выходы одного дешифратора соединены с гнездами сеточной области,а другого - с одним иэ входов соответствующей схемы совпадения. На вторые. входы схе мы совпадения поступают сигналы от выходов информационных гнезд сеточной области, выходы координатных дешифраторов связаны также со схемой индикации. Связь между блоком управ" 30 ления и выходами схем совпадения осуществляется через схемы ИЛИ Я .Наиболее близким к данному изобретению является устройство для коммутации задач на аналоговых вычислительных машинах, содержащее блок входных элементов И, выходы которых соединены с входами первого и второго входных регистров, выходы которых соединены соответственно с входами первого и второго координатных дешифраторов, выходы первого дешифратора соединены с первыми вхо" дами вентилей первой группы, а входы второго координатного дешифрато ра, соединены с первыми входами вентилей второй группы, выходы каждого вентиля первой и второй групп соединены с управляющими входами . соответствующих ключей, информацион ные входы ключей обьединены между собой и подключены к соответствующим входам управляющего блока цифрового коэффициента, а информационные выходы подключены к соответ ствующим гнездам сеточной области. Вторые входы вентилей первой и второй групп, входные регистры и3 1 ключей, коммутатор 11, мультиплексора 12, сумматоры 13, дешифраторы 14-17.Устройство работает следующим образом.По сигналу "Запись" записывается в входные регистры 2 и 3 (фиг.1 и 2) адрес Х,Т главного опорного узла "сеточного шаблсна"."Сеточный шаблон" - это группа узлов в сеточной области, расположенных по заданной геометрической конфигурации (напри, .Иммер, квадрат "а ПП ), с которыхП 11 П 12 П 53информация выводится параллельно. Узлы в "сеточном шаблоне" по.выполняемой функции при выборке имеют свое название (например: П главный опорный узел, его адрес поступает от внешнего устройствасистемы, .П,П 1,П 4,П - дополнительные. опорные узлы, адреса которых определяют вычислители путем сложения (вычитания) констант с Х и У координатами адреса главного опорного узла.В этом примере адреса дополнительных опорных узлов следующие: П,. -Х+1,т; Пд-Х,У+1; П Х 17 П 1 -Х,7=1. Дополнительные опорные узлы, в свою очередь, .имеют свои подобласти узлов. В этом примере дополнительным опорным узлам П П, П и П 1 соответственно принадлежат узлы подобластей П 11, П 1 П 1 и П 1 причем количество узлов в каждой подобласти и дополнительных опорных узлов зависит от конфигурации "сеточного шаблона". .Выходы вычислителей 6 (дополнительных опорных узлов) подключены ко входам соответствующих координатных дешифраторов 7 группы, с помощью шин 8 управления осуществляется подключение или выключение координатных дешифраторов 7 группы. Представляется возможность варьировать количеством одновременно выводимых 1узлов в "сеточном шаблоне", т.е. имеется возможность изменять конфигурацию "сеточного шаблона" во время моделирования функции. Это связано с необходимостью получения различной точности обрабатываемой информации при вводе с сеточной области 1, Для предварительных расчетов, опробования, приблизительного поиска функции на сеточной облас 24332 4 35поступают сигналы, Причемч на вход элемента ИЛИ У сигнал посту пает с одного из выходов дешифратора5, на входы элементов ИЛИ 71 и 71 -.с выхода дешифратора 14, на входыэлементов ИЛИ У и 71. - с выходадешифратора 15,на входы элемен тов ИЛИ Уц и 71 - с выхода дешифратора 16 и на входы элементов 71и У - с выхода дешнфратора 17.При этом сигналы с выходов любого издешифраторов будут только в том слу" 50 чае, если не будет запрещающихсигналов на внешних шинах 8 .системы(Фиг.1 и 3).В матрице 9 включаютсятолько те подобласти элементов ИЛИ,к дешифраторам дополнительных опор ных узлов которых не приходят запрешающие сигналы, таким образом получают нужную конфигурацию "сеточногошаблона". Элементы ИЛИ управляют 5 10 15 20 25 30 ти и т.д, достаточно меньше узлов в. "сеточном шаблоне" при больших скоростях обработки.Для этой цели исходный "сеточный шаблон" разбит на подобласти. При воздействии внешних сигналов с шин 8 на дешифраторы 7 можно включать и выключать подобласти в "сеточном шаблоне". Таким образом, если взять пример, можем получить следующие конфигурации "сеточного шаблона": П - не включена ни одна подобласть, ц, П- включена подобПП П,эласть ПП,П 6включены всеПППподобласти П 1 П,П и П 3 и т.д., образующие "сеточный шаблон" квадратной конфигурации, ранее описанной, при этом главный опорный узел будет У . После записи адреса главного опорного узла вычисляются адреса дополнительных опорных узлов У с координатами Х, У+1; У-Х,7; Т-Х,Уи 71-Х+1,7. Для вычисления адресов используются четыре сумматора 13 (фиг.3). Адрес главного опорного узла ХУ и адреса дополнительных опорных узлов Х,7+1; Х,7; Х,7-1 и Х+1,7 с.выходов сумматоров дешифрируетсяс помощью координатных дешифраторов 5 и 7. По дешифрованным координатам в матрицу 9 элементов ИЛИ навходы логических элементов ИЛИключами матрицы 10 ключей и включают соответственно расположенные ключи и 12 ч"р "дт "зЗ ,через информационные вхо"м" ц "зЭды-выходы которых информация проходит от выходов узлов сеточной области 1 на мультиплексоры 12 коммутатора 11. Выходы всех ключей объединены в группы, причем таким образом, чтобы при любых положениях "сеточного шаблона" в пределах сеточной области 1 в одну линию входило только по одному узлу от "сеточного шаблона". В этом примере показаны только два нз всех возможных положения "сеточного шаблона" и выходы ключей объединены следующим образом: К 1 с Ки, т,д., К с К и т.д.По адресу главного опорного узла из блока 4 памяти выбираются заданные кодовые комбинации управления мультиплексорами 12, которые поступают в (адресные) входы мультиплексоров 12 и коммутируют нужныелинии в нужном порядке (определенном конфигурацией "сеточного шабло на) на выход так, чтобы узлы "сеточного шаблона" коммутировались навыход в одном и том же порядке,несмотря на положение "сеточногошаблона". Сигналы от шин 8 внешней системы поступают в блок 4 памяти. Это нужно для того, чтобывыключались те из мультиплексоров12, в которые не придет информацияот выключенных подобластей "сеточного шаблона"Таким образомв,предлагаемомустройстве информация вводится,.араллельно из различных узлов сеточной области, что значительно повыша ет быстродействие устройства в це-лом.,При этом конфигурацию "сеточного шаблона" можно изменять входе эксперимента.1124332 ЙРЕС На оХОдв РИ и РЮЛ ЮчпульсРапид Инжормаци я на дыходейС 2 УЮ Инаортщиян 5 ывобю дйцисли тЕЛЕи КЯнавриаццян ЮЫХОдЮСХ иаэс Инжсрюацця на выходе Юлою 79 Адрес на 6 ьтде юЛЧ Инаорнацияно ЙьгодЕ Юлока РО Ин(рОрмация найиоде ююутогтгра УУ1124332 К 5 х 060 К 5 лОМ 010 едактор мохин аказ 8282/3 раж 698 По исно ВНИИПИ Государственного комитета СССР по делам изобретений и открытий3035, Москва, Ж, Раушская наб., д. 4 лиал ППП "Патент", г. Ужгород, ул. Проектная,Х У 0 щ 3 ьцодо 6 Й 62 и ИЮ риг.З
СмотретьЗаявка
3613856, 07.07.1983
ЛИТОВСКИЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ГЕОЛОГО-РАЗВЕДОЧНЫЙ ИНСТИТУТ
ГЕДРИКАС ГЕНРИКАС КАЗЕВИЧ
МПК / Метки
МПК: G06G 7/06
Метки: ввода, информации
Опубликовано: 15.11.1984
Код ссылки
<a href="https://patents.su/6-1124332-ustrojjstvo-dlya-vvoda-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для ввода информации</a>
Предыдущий патент: Система для автоматического контроля больших интегральных схем
Следующий патент: Синусный преобразователь
Случайный патент: Рельсорезный станок