Устройство для ввода информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1108428
Автор: Омельченко
Текст
) С 06 Г 3/02 д 1 ОПИСАНИЕ ИЗОБРЕТЕНИЯ 9/18-2 реде 84 Вюл.ельченко ический гски адиоте ЛМЬ)КОВ е. В.Д,К 27,11(08 торское кл, С 06 РСКОЕ СЕ кл. С Об 8.8) свидетел Г 3/02,идетельс Г 3/02, тво СССР980.о СССР982 ым выход ой выход м второго р второго рег гис втостра соединен с третьимией группыИ седьмойвого элем входами элементов И треть вторыми входами элементов пы, в то и пер трет динен а И чУ ым входом перент ым входом вто и выход второ ого элем о регист торого э 1 таа со вт од емент тверть хоей м элементов И трет ьими входами элем ы, четвертый вых импульсов соедин упИ и е т дьмоелиим групптелявходо пр ре о н с та И РОИ ЕЗХ генератора одиночных импул торого элеме ретьего элем первым и второй вход аспред.11 ител 51 им выходом делителя нта И цо верпульсо частот оединены свход делит тыи выход второго регистра с третьим входом первого э выходы элементов И третьей н еля частоты сое ратора импульрегистра соеди ого дешиФра 1 ора ент НЕН С ВЫХОДОМ Г 11 Е группь ов, вых ены с в ервый и ды перв одаи пер 1второй ш 1 хпервыми пы уст а Ироис выход первого элем одь 1 которого соен 1 орыми 1:одамигруппы, а третийрны;1 нхо,1 ом второ ДИ 11 ЕНЬ нен со счетным входо выходы которого ервогоединены ЛЕМГ 1 ГГОВ ыход со счетчик ПИ 1 входам торого дешифра пер а госудАРственнцй номитет сссРяо делАм изОБРетений и отнРь)тии(54)(57) УСТРОЙСТВО ДЛЯ ВВОДА И 11 ФОРМАЦ 11 И, содержащее генератор импульсов, первый, второй, третий и четвер.тый регистры, генератор одиночныхимпульсов, распределитель импульсов,первый и второй дешифраторы, с первой по девятую группы элементов И,первый, второй и третий элементы И,первый и второй счетчик, элемент памяти и первый элемент ИЛИ, ин 1 рормацион 11 ые входы первого регистра являются входами группы устройства, управляющий вход первого регистра соединен с выходом генератора одиночнь 1 х импульсов, первь 1 й вход которогои первый вход распределителя импульсов являются входом устройства, втого регистра, второй вход которогосоединен с первым выходом расплителя импульсов, второй выход которого соединен с третьими входамиэлементов И первой группы, выходыэлементов И первой группы соединеныс входами группы третьего регистра,выход которого соединен с первымивходами элементов И второй, третий,четвертой, пятой и шестой групп, третий выход распределителя импульсовсоединен с первым входом первогоэлемента И, вторыми входами элементов И третьей группы, первыми входами элементов И седьмой группы и вторыми входами элементов И второйгруппы, третьи входы элементовИ второй группы соединены с первляются выходами первои групВый и второй ВЫХОДЫ которого сос 35 Ле - ны Г 3 орьь 3 Входаи элементов И четвертой и тятой групп, третий выход второго лешифратора соединен с первыми входами элементов И шестой и восьмой групп и входом элемента памяти, выход которого соединен с вторым входом третьего элемента И, вход сброса первого счетчика, первье входь элементов И девятой группы и первый езход первого элемента ИЛИ соединены с выходом третьего элемента И, второй вход первого элемента 1 ПИ соединен с вьходом второго эгамецта И, счетный вход второго счетчика соединен с выходами элементоез И второй группы, а вход сброса соед 1 нсн с выходом первого элемента ИЛИ, выход второго счетчика соединен с четвертыми входами элементоез И седьмой групты и вторыми входами элемецтоз И восьмой группы, выходы элементов И седьмой группы являются выходами Гзто - рой группы устройства, выходы элементов И восьмой группы являются выхсда- ц ми третьей группы устройства, выходы элементов И четвертой, пяой и шестой групп соединены с входами четвертого регистра, выход которого соедицец с вторыми входами элементов И де то 1 Г 13 Уппы Бых 03 ы лотОРОЙ ЯВлЯют ся Выходами четвертой группы устройства, О тлезчаоце е ся тем что7 3 с еэо увезичеция быстродействия, ус Грйство содержит второй и третий элементы ИЛИ, четвертьй и пятый эле - мецть И, первый второй и третий выходь БтОэОГО 3 ешиф 13 зто 1 эа соедицее 1 ы с 11 е 13 3 ымВторым и т 13 е еилм Входаеи В то 1 эсГО элемента ИЛИ, зыход которого соединен с первым входом четвертого эзСьст 1 11, вторые Бходь четвертого и 5 то ГО э 31 С."этов И сОедицзны с пя ты.: у;.эдоь распределителя импульс 3, 1 О 130 ый 3 хОД пятОГО элемента И. ОлИси с первым Бьходом второго роистра, выходы четвертого и пятого .33:сц Оз И соединены с входами третье-О ЕэтОхец га И 1 И, Гьход которого соединен с входом сброса трет его регистра.Изобретение относится к Областиавтоматики и вычислительной техники и может быть использовано 13 спсциализироваеемех цефрОВЬх маБЕах .Известно устройство л я иода ш- э формации, содержацее первый 13 егистр, гецератор одиночных импу;ьсоз делитель частоты, дешифратор, перьуо четвертуо группы элементов И, второй и третий регистр, счетчик, элемент И, Устройство обеспечивает как ру:ной, так и автоматический езвод информа - ции 11.Однако устройство позволяет загру - жать только оперативцуео память и не может произвести загрузку уравзтяо - цей памяти. Наиболее близким к лацному явля -ется устройство для ввода информации, содержащее генератор импульсоез, первый - четвертый регистры, генератор одиночных ипуз.СО 3, распределив тель имцуцьсов, первый и зторой дешифраторы, с первой цо девятую груп - пь; элементов И, первый - третий эземент И, првЙ и зторой счетчик, э 3 Гмеет памяти и первый элемент ИЛИ, информациоые входы первого регист 1 эа 531315 юся 1 ходами 1 13 "лппь уст 1 эОЙстБа, уираэлякший зхэд перого регист 1 эа с 1 еди 1 ец с 13 ьех);10 ленеър ато 13 аО,:иОч:х и"11 у ьсц, первый эход ко -торГО и пс.вый вход распревепителяЕмцу,ьсов ЯБяются входом устройства, БО 1 ОЙ ЗУОД ГееРэаОРа О;1 иночныхмпул Ов и второй Бхог; распредели -1 С,Я",Пл 331,С О 3 СОЕ ДИ Е 1, С ВЬЕХ ОДОМБЛ тсЯ Частоты, ХОД ЛглИтЕЛЯ Часоты соединен с выходом Генератораиьцузь сов, знходы 1 Орв(ГЕ 1 эсгист 1 эасоелицецы с входам 1 Грвого дешифратора, первый и второй Выходы которо- О сОлинеь с первыми и вторыми Вход;иц элементов И перво й группы, а т;эетий выход - с церым Бхолом Бторо - ГО регистра, Второй Бхол котсрого соединен с .резым зыходом 1 а проте 3 и - Те;Я Имп",ЛЕ 1 СО 13, второ БЫХОД кОТЕрОГО со очинен с 11 ет ь им 11 входами - Геыен - то И первой группы, зхс 31 .э.мец - ч11 первоеру,пы с сл:.Бць с Бхо -дами группы третьего регистра, выходкоторого соединен с первыми входамиэлементов И второй - шестой групп,третий выход распределителя импульсов соединен с первым входом первогоэлемента И, вторыми входами элементов И третьей группы, первыми входами элементов И седьмой группы и вторыми входами элементов И второй группы, третьи входы элементов И второй группы соединены с первым входом второго регистра, второй выход второго регистра соединен с третьими входами элементов И третьей группы, вторыми входами элементов И седьмой группы, вторым входом первого элемен та И и первым входом второго элемента И, третий выход второго регистра соединен с вторым входом второго элемента И, четвертыми входами элементов И третьей группы и третьими входами элементов И седьмой группы, четвертый выход распределителя импульсов соединен с третьим входом второго элемента И, четвертый выход второго регистра соединен с третьим входом первого элемента И, выходы элементов И третьей группы являются выходами первой группы устройства, выход первого элемента И соединен со счетным входом первого счетчика, выходы которого соединены с входами второго дещифратора, первый и второй выход которого соединены с вторыми входами элементов И четвертой и пятой групп, третий выход второго дешифратора соедицец с первыми входами элементов И шестой и восьмойгрупп и входами элемента памяти, выход которого соединен с вторым входом третьего элемента И, вход сброса первого счетчика, первые входы элементов И девятой группы и первый вход первого элемента ИЛИ соединены с выходом третьего элемента И, второй вход первого элемента ИЛИ соединен с выходом второго элемента И, счетный вход второго счетчика соединен с выходами элементов И второй группы, а вход сброса - с выходом первого элемента ИЛИ, выход второго счетчика соединен с четвертыми входами элементов И седьмой группы и вторыми входами элемецтов И восьмой группы, выходы элементов И седьмой(группы И являются выходами второй группы устрой(.тца, выходы элементов И восьмой группы - выходами третьей группы устрЙ(т(а выходы элементов И четвертой - шестой групп соединеныс входами четвертого регистра, выходкоторого соединен с вторыми входамиэлементов И девятой группы, выходыкоторой являются выходами четвертойгруппы устройства Г 2. Недостатком и.вестного устройстваявляется невысокое быстродействие 10 при загрузке управляющей памяти.Цель изобретения - повышение бысгродействия при загрузке управляющейпамяти, осуществляемой по частям,если эти части содержат нулевую ин формацию.Поставленная цель достигается тем,что в устройство для ввода информации, содержащее генератор импульсов,первый, второй, третий и четвертый 20 регистры, генератор одиночных импульсов, распределитель импульсов, первый и второй дешифраторы, с первойпо девятую группы элементов И, первь:й, второй и третий элементы И, пер вый и второй счетчик, элемент памятии первый элемент ИЛИ, информационныевходы первого регистра являются входами группы устройства, управляющийвход первого регистра соединен с вы ходом генератора одиночных импульсов,первый вход которого и первый входраспределителя импульсов являютсявходом устройства, второй вход генератора одиночных импульсов и второйвход распределителя импульсов соединены с выходом делителя частоты, входделителя частоты соединен с выходомгенератора импульсов, выходы первогорегистра соединены с входами первогодешифратора, первый и второй выходыкоторого соединены с первыми и вторыми входами элементов И первой группы, а третий выход соединен с первымвходом второго регистра, второй входкоторого соединен с первым выходомраспределителя импульсов, второй выход которого соединен с третьимивходами элементов И первой группы,выходы элементов И первой группы соединены с входами группы третьего регистра, выход которого соединен спервыми входами элементов И второй,третьей, четвертой, пятой и шестойгрупп, третий выход распределителя 55импульсов соединен с первым входомпервого элемента И, вторыми входамиэлементов И третьей группы, первымивходами элементов И седьмой группыи вторыми входами элементов И второй1108428 10 сов соединен с третьим входом второго элемента И и первым входом третьеРО второго дешифратора, первый и второй Р 5 30 вольно.Ввод в оперативную память. В первом цикле с первой группы входов 2 на регистр 1 поступает признак оперативной памяти. Одновременно на генератор 3 и распределитель импульсов 5 с первого входа устройства 4 поступает синхроимпульс. Импульс с выхода генератора 3 разрешает запись в регистр 1. По первому такту распределителя импульсов 5 дешифратор 8 анализирует состояние регистра 1 и устанавливает первый р ряд регистра 10 группы, третьи входы элементов И второй группы соединены с первым выходом второго регистра второй выход второго регистра соединен с третьими входами элементов И третьей группы,вторыми входами элементов И седьмойгруппы, вторым входом первого эле -мента И и первым входом зторого элемента И, третий выход второго регистра соединен с вторым входом второго элемента И, четвертыми входами элементов И третьей группы, и третьими входами элементов И седьмой группы,четвертый выход распределителя импуль го элемента И, четвертый выход второго регистра соединен с третьим входом первого элемента И, выходы эле -ментов И третьей группы являются выходами первой группы устройства, выход первого элемента И соединен сосчетным входом первого счетчика, выходы которого соединены с входами выходы которого соединены с вторыми входами элементов И четвертой и пятой групп, третий выход второго дешифратора соединен с первыми входами элементов И шестой и восьмой групп и входом элемента памяти, выход которого соединен с вторым входом третьего элемента И, вход сброса первого счетчика, первые входы элементов И девятой группы и первый вход первогоэлемента ИЛИ соединены с выходом третьего элемента И, второй вход первого элемента ИЛИ соединен с выходом второго элемента И, счетный вход второго счетчика соединен с выходами элементов И второй группы, а вход сброса соединен с выходом первого элемента ИЛИ, выход второго счетчика соединен с четвертыми входами элементов И седьмой группы, вторыми вхо 45 дами элементов И восьмой группы, выходы элементов И седьмой группы являются выходами второй группы устройства, выходы элементов И восьмой группы являются выходами третьей группыустройства, выходы элементов И четвертой, пятой и шестой групп соединены с входами четвертого регистра,выход которого соединен с вторымивхо ами элементов И девятой группы,д)выходы которой являются выходами чет-. вертой группы устройства, дополнительно введены второй и третий элементы ИЛИ, четвертый и пятый элементы И, первый, второй и третий выходывторого дешифратора соединены с пер -вым, вторым и третьим входами второ -го элемента ИЛИ, выход которого соединен с первым входом четвертого элемента И, вторые входы четвертого ипятого элементов И соединены с пятымвыходом распределителя импульсов, первый вход пятого элемента И соединенс первым выходом второго регистра,выходы четвертого и пятого элементовИ соединены с входами третьего элемента ИЛИвыход которого соединен свходом сброса третьего регистра.На чертеже представлена структурная схема устройства.Устройство содержит первый регистр1, шину данных устройства 2, генератор одиночных импульсов 3, синхровход устройства 4, распределительимпульсов 5 делитель частоты 6, ге -нераторимпульсов 7, первый дешифратор 8, первую группу элементов И 9,второй 10 и третий 11 регистры, вторую 12, третью 13, четвертую 14,пятую 15 и шестую 16 группу элементов И, первый элемент И 17, седьмуюгруппу элементов И 18, второй 19 итретий 20 элементы И, выходные шины21 в оперативную память, первый счетчик 22, второй дешифратор 23, восьмую группу элементов И 24, элементпамяти 25, девятую группу элементовИ 26, первый элемент ИЛИ 27, второйсчетчик 28, выходные шины 29 в оперативную память, выходные шины 30в управляющую память, четвертый регистр 31, выходные шины 32 в управляющую память, второй элемент ИЛИ 33,четвертый 34 и пятый 35 элементы И,третий элемент ИЛИ 36,Устройство работает следующим образом. Ввод информации производится с клавиатуры либо автоматически посим -и егцичное состояние. В остальныхтактах первого цикла ничего не происходит. ВО втором - пятом циклах осуществляется ввод адресного слова. В каждом цикле по первому такту де 1 фратор 8 вырабатывает сигнал отсутствия информации, разрешающий перезапись четырех младших разрядов из регистра 1 в регистр 11 па второму такту. В шестом цикле на регистр 1 поступает признак передачи адреса.В первом такте второй разряд регистра 10 устанавливается в единичное состояние. Передача четырех младших разрядов регистра 1 через группу элементов И 9 в младшие разряды регистра 11 производится во втором такте каждого цикла. ввода адресного или информационного слова при наличии сигнала отсутствия служебной информации, поступающего с вь)хода дешифратора 8 ца второй вход группы элементов И 9, Регистр 11 выполнен сдвигающим в сторону старших разрядов ца четыре позиции. В третьем так 25 те шестого икла группа элемецтов И 12 переписывает сформированное в предыдущих циклах адресное слово из регистра 11 в счетчик 28. В четвертом такте шестого цикла второй раз ряд регистра 10 устанавливается в нулевое состояние, В последуюцгх восьми циклах производится ввод ицформационцога слова. В пятнадцатол цикле вводится признак записи. В первом З 5 такте пятнадцатого цикла дешифратор 8 производит анализ содер)кимого регистра 11 и тр:тий разряд регистра 10 устанавливается в единичное сос - таяние. В третьем такте производит ся передача адресного и информациоц - ного слова через группу элементов И 18, 13 через выходные шины устройст ва в оперативуг) память, В четвертом такте элемент И 19 формирует сигнал 45 модификации адреса, который через элемент И 26 поступает на второй вход счетчика 8. После этого третий разряд регистра 1 Г) устаавливается в цулевае состояние. Ввод адресцога 50 и первого ицфгрмаионного слова заОц с 1. В и)л.;1 ующих девяти циклах в БОДитсЯ в то 1) ОО 11)1 ФОР)а Ци он 1) ) е с.1 в И Т,1.55Ввод 1 уира в. яющую палять. уцрав -ляк)щая цамят имет разрядно ть и трираза бо;1.)1 ук п ра гивцс)й, ц) )таюУп 11 оЯ)01),1 е О,11. 11 г)Д 11 ОЯ 1) астЯл каждая из которых сопровождается приз наком записи. В первом слове все три части полноразрядные, во втором слове полноразрядная только первая. часть, вторая и третья нулевые, Ввод каждой части первого слова осуществляется в той же последовательности, что и при вводе в оперативную память, В первом цикле вводится признак управляющей памяти, в первом такте дешифратор 8 анализирует состояние регистра 1 и устанавливает в единичное состояние четвертый разряд регистра 1 О, В последующих двенадцати циклах вводится адресное слово и первая часть информационного слова. Порядок работы в этих циклах такой же, как и при вводе в оперативную память. В четырнадцатом цикле вводится признак записи. В первом также дешифратор 8 анализирует состояние регистра 1 и устанавливает в единичное состояние третий разряд регистра 10, В третьем такте сигнал с выхода элемецта И 17 устанавливает в едицичцое состояние счетчик 22. Дешифратор 23 анализирует состояние счетчика 22 и вырабатывает сигнал, поступающий с его первого выхода на группу элементов И 14, на информационный вход которой поступает содержимое регистра 11 и запоминается регистром 31, В пятом такте элемент И 34 вырабатывает сигцал, который поступает через элемент ИЛИ 36 на вход сброса регистра 11 и устанавливает его в нулеваесостояние.В последующих восьми циклах прои.- водится ввод второй части слова управ;яющей памяти. При вводе второго признака записи состояние счет чика 22 увеличивается на единицу. Нри этом сигнал с второго выхода децифратора 23 управляет передачей информации с регистра 11 через группу элементов И 15 на регистр 31. Сигнал с выхода дешифратора 23 через элемент ИЛИ 33 поступает на элемент И 34, который по пятому такту уста - навливает в нулевое состояние регистр 11. С двадцать четвертого по тридцать первый цекл производится ввод третьей части, которая запоминается регистром 11. С приходом третьего признака записи содержимое счетчика 22 увеличивается ца единицу, Сигнал с третьего вы з)ды дешифратора 23 устанавливает в единичное состояние элсмецт памяти 5 и управ1 1 08428 По писишке ИИПИ Заказ .".86534 ЖФЛЯпиал ППП "Патент , г.Ужгород, ул,Проектная,ляет передачей содержимого регистра11 через группу И 16 на регистр 31,разрядность которого в три раза больше разрядности регистра 11. Одновременно сигнал с третьего выхода дешифратора 23 поступает через элементИЛИ 33 на элемент И 34. В четвертомтакте элемент И 20 выра."атывает сигнал модификации адреса счетчика 28и производит передачу информационного слова через группу элементов И 26в управляющую память. В пятом тактепроизводится установка в нулевое состояние регистра 11 сигналом, поступающим с выхода элемента И 34. На 15этом ввод первого информационногослова в управляющую память заканчивается. Все три части имеют значащие сивмолы,в том числе и ноль.Рассмотрим ввод управляющего слова, когда вторая и третья часть содержат нулевые значения. При этом производится ввод первой части указанным способом и с приходом симво 11 11ла Запись 3 в пятом такте регистр 11 устанвливается в нулевое состояние. Вторая часть це вводится, а поступает второй признак записи, По третьему такту нулевое содержимое регистра 11 переписывается в регистр 31, а в пятом такте нулевое состояцие регистра 11 подтверждается. Третья часть вводится как вторая, т.е, за второй записью следует третья,
СмотретьЗаявка
3574409, 07.04.1983
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА
ОМЕЛЬЧЕНКО ВИКТОР ИВАНОВИЧ
МПК / Метки
МПК: G06F 3/02
Метки: ввода, информации
Опубликовано: 15.08.1984
Код ссылки
<a href="https://patents.su/6-1108428-ustrojjstvo-dlya-vvoda-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для ввода информации</a>
Предыдущий патент: Устройство для ввода информации
Следующий патент: Устройство для ввода информации
Случайный патент: Пленочный расходомер